自己做的FPGA下的频率计模块化设计 附有完整的程序和仿真图纸
自己做的FPGA下的频率计模块化设计 附有完整的程序和仿真图纸...
自己做的FPGA下的频率计模块化设计 附有完整的程序和仿真图纸...
四位频率计,实现10~100kHz的频率测量,采用测周法...
这是我课程设计做的数字频率计的设计,不知道会不会太简单或者重复了。...
基于51单片机设计的用1602 显示数字钟 频率计 歌曲...
该程序实现一个频率计,测量范围:1-49999999赫兹,用8为数码管扫描显示出被测信号的频率。 INT_DIV模块用于对系统的频率进行分频,此模块的输出信号为被测信号的频率,可以自己设定分频系数,验证频率计的功能,实际应用中,可去掉此模块,直接把待测信号加到CLKCIN端即可。 MYPINLV...