文档为嵌入式系统项目设计---基于ARM的移动视频监控讲解文档,是一份不错的参考资料,感兴趣的可以下载看看,,,,,,,,,,,,,,,
标签: 嵌入式
上传时间: 2022-07-08
上传用户:zhaiyawei
C6678双千兆网接口设计方案
上传时间: 2022-07-10
上传用户:
基于51单片机开发的一款由PWM控制呼吸灯设计方案原理图+源码
上传时间: 2022-07-22
上传用户:wangshoupeng199
自制太阳能手机充电器设计方案与原理图
标签: 太阳能手机充电器
上传时间: 2022-07-27
上传用户:
1.【参赛作品】低成本的智能家居联网控制解决方案 2.arduino+android制作的智能家居系统 3.采用STC89C54RD设计的智能家居控制系统 4.独家珍藏免费分享——智能家居控制系统完整设计方案 5.国赛机密资料 — 智能家居原理图、程序(软硬件开源,3.63G) 6.基于51单片机智能家居设计 7.基于Arduino的智能家居语音识别系统设计 8.基于M453的智能家居源码——集成语音播报,生物识别技术,射频识别技术 9.基于STM32的参加大赛智能家居控制器分享 10.基于STM32的智能家居控制系统 11.基于Web服务与Android的智能家居系统 12.简单、便捷智能家居室内WIFI报警系统设计(原理图、程序、设计报告等) 13.能控制所有智能家居的机器人管家设计(硬件+程序源码+论文) 14.全套完整毕业设计智能家居控制系统设计 15.无线控制智能家居系统设计 16.智能家居的设计方案,附解决方案、源代码、电路图 17.智能家居管理系统设计(原理图+APP+源代码等) 18.智能家居继电器控制源程序+蓝牙4.0开发软件 19.智能家居系统设计(附智能照明、自动浇花、宠物喂食器功能) 20.智能家居专用-STM32 以太网开发板电路设计(开源带例程)
上传时间: 2013-04-15
上传用户:eeworm
在目前全球能源危机和温室效应越来越严重的情况下,电动车(Electric Vehicle)以其无污染、低噪声、效率高,便于操作等优点,越来越受到人们的青睐。本课题与华中科技大学辜承林教授联合,为苏州益高电动车辆制造有限公司设计旅游车无刷电机驱动系统。课题结合现代CPU技术、数字技术和电力电子技术,设计了一款以无位置传感器无刷直流电机为动力的大功率汽车轮毂驱动控制器。 本课题采用辜老师设计的“横向磁通无刷直流电动机”为控制对象。本文首先分析了无刷直流电机的数学模型和无位置传感器的反电势过零点检测的基本原理,从整体上对控制系统的各个方面进行了讨论并确定了整体设计方案。在课题中,本人采用DSP 2407A作为控制核心,以功率MOS管为逆变器件,研制出系统硬件,用C语言编制了系统软件。鉴于该课题在大电流等级的无刷直流电机应用中,国内外尚无先例,本项目在开发实验中,对无位置传感器无刷电机的起动和反电势过零检测作了大量的研究工作,取得许多有益的科研实践经验。通过对电机的起动过程和位置检测方法进行的一些有效改进措施,使得电机达到较好的运行性能和操控特性。 实验结果表明本项目设计方案有效可行,研制的无位置传感器无刷直流电机控制器达到设计的预期基本性能指标。
上传时间: 2013-06-10
上传用户:yx007699
在目前全球能源危机和温室效应越来越严重的情况下,电动车(Electric Vehicle)以其无污染、低噪声、效率高,便于操作等优点,越来越受到人们的青睐。本课题与华中科技大学辜承林教授联合,为苏州益高电动车辆制造有限公司设计旅游车无刷电机驱动系统。课题结合现代CPU技术、数字技术和电力电子技术,设计了一款以无位置传感器无刷直流电机为动力的大功率汽车轮毂驱动控制器。 本课题采用辜老师设计的“横向磁通无刷直流电动机”为控制对象。本文首先分析了无刷直流电机的数学模型和无位置传感器的反电势过零点检测的基本原理,从整体上对控制系统的各个方面进行了讨论并确定了整体设计方案。在课题中,本人采用DSP 2407A作为控制核心,以功率MOS管为逆变器件,研制出系统硬件,用C语言编制了系统软件。鉴于该课题在大电流等级的无刷直流电机应用中,国内外尚无先例,本项目在开发实验中,对无位置传感器无刷电机的起动和反电势过零检测作了大量的研究工作,取得许多有益的科研实践经验。通过对电机的起动过程和位置检测方法进行的一些有效改进措施,使得电机达到较好的运行性能和操控特性。 实验结果表明本项目设计方案有效可行,研制的无位置传感器无刷直流电机控制器达到设计的预期基本性能指标。
上传时间: 2013-04-24
上传用户:qq1604324866
本项目完成的是基于中国“数字电视地面广播传输系统帧结构、信道编码和调制”国家标准的发射端系统FPGA设计与实现。在本设计中,系统采用了Stratix系列的EP1S80F1020C5 FPGA为基础构建的主硬件处理平台。对于发射端系统,数据处理部分的扰码器(随机化)、前向纠错编码(FEC)、符号星座映射、符号交织、系统信息复用、频域交织、帧体数据处理(OFDM调制)、同步PN头插入、以及信号成形4倍插值滚降滤波器(SRRC)等各模块都是基于FPGA硬件设计实现的。其中关键技术:TDS-OFDM技术及其和绝对时间同步的复帧结构、信号帧的头和帧体保护技术、低密度校验纠错码(LDPC)等,体现了国标的自主创新特点,为数字电视领域首次采用。其硬件实现,亦尚未有具体产品参考。 本文首先介绍了当今国内外数字电视的发展现状,中国数字电视地面广播传输国家标准的颁布背景。并对国标系统技术原理框架,发端系统的整体结构以及FPGA设计的相关知识进行了简要介绍。在此基础上,第三章重点、详细地介绍了基于FPGA实现的发射端系统各主要功能模块的具体结构设计,论述了系统中各功能模块的FPGA设计和实现,包括设计方案、算法和结构的选取、FPGA实现、仿真分析等。第四章介绍了对整个系统的级连调试过程中,对系统结构进行的优化调整,并对级连后的整个系统的性能进行了仿真、分析和验证。作者在项目中完成的工作主要有: 1.阅读相关资料,了解并分析国标系统的技术结构和原理,分解其功能模块。 2.制定了基于国标的发端系统FPGA实现的框架及各模块的接口定义。 3.调整和改进了3780点IFFT OFDM调制模块及滚降滤波器模块的FPGA设计并验证。 4.完成了扰码器、前向纠错编码、符号星座映射、符号交织、系统信息复用、频域交织、帧体数据处理、同步PN头插入、以及信号成形4倍插值滚降滤波器等功能模块的FPGA设计和验证。 5.在系统级连调试中,利用各模块数据结构特点,优化系统模块结构。 6.完成了整个发射端系统FPGA部分的调试、分析和验证。
上传时间: 2013-04-24
上传用户:zzbbqq99n
在数字电视系统中,MPEG-2编码复用器是系统传输的核心环节,所有的节目、数据以及各种增值服务都是通过复用打包成传输流传输出去。目前,只有少数公司掌握复用器的核心算法技术,能够采用MPEG-2可变码率统计复用方法提高带宽利用率,保证高质量图像传输。由于目前正处广播电视全面向数字化过渡期间,市场潜力巨大,因此对复用器的研究开发非常重要。本文针对复用器及其接口技术进行研究并设计出成形产品。 文中首先对MPEG-2标准及NIOS Ⅱ软核进行分析。重点研究了复用器中的部分关键技术:PSI信息提取及重构算法、PID映射方法、PCR校正及CRC校验算法,给出了实现方法,并通过了硬件验证。然后对复用器中主要用到的AsI接口和DS3接口进行了分析与研究,给出了设计方法,并通过了硬件验证。 本文的主要工作如下: ●首先对复用器整体功能进行详细分析,并划分软硬件各自需要完成的功能。给出复用器的整体方案以及ASI接口和DS3接口设计方案。 ●在FPGA上采用c语言实现了PSI信息提取与重构算法。 ●给出了实现快速的PID映射方法,并根据FPGA特点给出一种新的PID映射方法,减少了逻辑资源的使用,提高了稳定性。 ●采用Verilog设计了SI信息提取与重构的硬件平台,并用c语言实现了SDT表的提取与重构算法,在FPGA中成功实现了动态分配内存空间。 ●在FPGA上实现了.ASI接口,主要分析了位同步的实现过程,实现了一种新的快速实现字节同步的设计。 ●在FPGA上实现了DS3接口,提出并实现了一种兼容式DS3接口设计。并对帧同步设计进行改进。 ●完成部分PCB版图设计,并进行调试监测。 本复用器设计最大特点是将软件设计和硬件设计进行合理划分,硬件平台及接口采用Verilog语言实现,PSI信息算法主要采用c语言实现。这种软硬件的划分使系统设计更加灵活,且软件设计与硬件设计可同时进行,极大的提高了工作效率。 整个项目设计采用verilog和c两种语言完成,采用Altera公司的FPGA芯片EP1C20,在Quartus和NIOS IDE两种设计平台下设计实现。根据此方案已经开发出两台带有ASI和DS3接口的数字电视TS流复用器,经测试达到了预期的性能和技术指标。
上传时间: 2013-08-03
上传用户:gdgzhym
随着移动终端、多媒体、Internet网络、通信,图像扫描技术的发展,以及人们对图象分辨率,质量要求的不断提高,用软件压缩难以达到实时性要求,而且会带来因传输大量原始图象数据带来的带宽要求,因此采用硬件实现图象压缩已成为一种必然趋势。而熵编码单元作为图像变换,量化后的处理环节,是图像压缩中必不可少的部分。研究熵编解码器的硬件实现,具有广阔的应用背景。本文以星载视频图像压缩的硬件实现项目为背景,对熵编码器和解码器的硬件实现进行探讨,给出了并行熵编码和解码器的实现方案。熵编解码器中的难点是huffman编解码器的实现。在设计并行huffman编码方案时通过改善Huffman编码器中变长码流向定长码流转换时的控制逻辑,避免了因数据处理不及时造成数据丢失的可能性,从而保证了编码的正确性。而在实现并行的huffman解码器时,解码算法充分利用了规则化码书带来的码字的单调性,及在特定长度码字集内码字变化的连续性,将并行解码由模式匹配转换为算术运算,提高了存储器的利用率、系统的解码效率和速度。在实现并行huffman编码的基础上,结合针对DC子带的预测编码,针对直流子带的游程编码,能够对图像压缩系统中经过DWT变换,量化,扫描后的数据进行正确的编码。同时,在并行huffman解码基础上的熵解码器也可以解码出正确的数据提供给解码系统的后续反量化模块,进一步处理。在本文介绍的设计方案中,按照自顶向下的设计方法,对星载图像压缩系统中的熵编解码器进行分析,进而进行逻辑功能分割及模块划分,然后分别实现各子模块,并最终完成整个系统。在设计过程中,用高级硬件描述语言verilogHDL进行RTL级描述。利用了Altera公司的QuartusII开发平台进行设计输入、编译、仿真,同时还采用modelsim仿真工具和symplicity的综合工具,验证了设计的正确性。通过系统波形仿真和下板验证熵编码器最高频率可以达到127M,在62.5M的情况下工作正常。而熵解码器也可正常工作在62.5M,吞吐量可达到2500Mbps,也能满足性能要求。仿真验证的结果表明:设计能够满足性能要求,并具有一定的使用价值。
上传时间: 2013-05-19
上传用户:吴之波123