虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

雷达探测器

雷达探测器是设计出来探测以上各个波段雷达波并使用声、光进行提示使用者的探测器。
  • 一种高分辨雷达角跟踪技术

    对回波信号进行一维成像处理,以距离像幅度作为单脉冲测角幅度,利用单脉冲测角方法得到目标在各个距离单元内的角度信息,通过加权平均处理,得到目标几何中心空间角度。仿真结果表明,该方法可以抑制角闪烁偏差,提高导引头角跟踪精度。

    标签: 高分辨雷达

    上传时间: 2013-10-28

    上传用户:yl1140vista

  • 对逆合成孔径雷达噪声调频预加重干扰的研究

    研究了对ISAR的一种相干干扰方式——噪声调频预加重干扰。相对于常规的非相干噪声调频干扰,噪声调频预加重干扰可以获得一定的处理增益,从而节省干扰功率。

    标签: 合成孔径雷达 噪声调频 预加重 干扰

    上传时间: 2013-10-09

    上传用户:jasson5678

  • ZMNL的相关广义K分布宽带雷达杂波仿真

    文中首先研究了广义K分布模型及其统计特性,得到了相关系数之间的非线性关系。从而利用零记忆非线性变换(ZMNL)方法仿真了相关广义K分布杂波,给出了基于ZMNL法的相关广义K分布杂波序列仿真原理和算法流程图,并仿真了几种经典的特殊广义K分布。

    标签: ZMNL K分布 广义 宽带雷达

    上传时间: 2013-10-24

    上传用户:cccole0605

  • SPDT微波开关的设计

      随着微波半导体器件的成熟,工艺加工技术的改进,以及砷化镓材料设备的完善,器件成品率提高,使单片微波电路的研究已具备现实的条件。微波开关也被单片集成化。这使得微波开关具有体积小,重量轻,结构简单、制作容易、可靠性高等优点,是微波和毫米波控制电路的重要器件,广泛用于微波和毫米波雷达,通信,电子对抗和测量系统中。

    标签: SPDT 微波开关

    上传时间: 2013-11-15

    上传用户:c12228

  • 米波有源相控阵数字化TR组件设计

    本文设计了一套完整的数字化 T/R 组件框图、电路。并主要对大功率固态放大器和数字接收系统进行了硬件设计和实验。针对数字化 T/R 组件在雷达上应用所面临的一些问题,包括:多通道的检测和校准;系统噪声系数的等效;高速串行传输技术的选用以及分布式频率源对系统的影响,本文进行了相关的分析。

    标签: 有源相控阵 数字化 TR组件

    上传时间: 2014-12-30

    上传用户:ewtrwrtwe

  • AMTI对箔条杂波抑制作用的仿真

        机械动目标显示(AMTI)技术广泛应用于机械雷达系统,用于抑制和衰减地物等静止物体的背景回拨信号。文中根据AMTI的基本原理,提出利用AMTI抑制箔条慢动杂波的方法,并建立基于AMTI的机械雷达信号处理系统模型......

    标签: AMTI 杂波 仿真

    上传时间: 2013-10-13

    上传用户:wmwai1314

  • 基于PSPICE的视频放大电路故障获取

    介绍了一种新的逆向思维故障诊断方法。将此方法应用于某型雷达系统内部视频放大电路故障知识的自动获取,应用结果证实了所提方法可以降低知识获取的工作量以及对专家的依赖性,能在一定程度上实现知识获取的“自动化”。

    标签: PSPICE 视频 放大 电路故障

    上传时间: 2013-12-21

    上传用户:ls530720646

  • 基于FPGA的远距离实时传输接口设计

    为满足对弹载雷达回波信号、图像及遥测数据的高速、高容量、远距离、低功耗、高可靠性等特点的要求。地面测试台采用LVDS接口,运用FPGA对雷达获取信号数据进行处理与存储,通过USB接口将数据上传到计算机实现数据分析与实验。实验结果表明,该方案的传输速率600 MBps,很好的满足了对雷达获取信号的数据发送和接收的速度要求。

    标签: FPGA 实时传输 接口设计

    上传时间: 2013-11-10

    上传用户:小码农lz

  • 基于Quartus II免费IP核的双端口RAM设计实例

      QuartusII中利用免费IP核的设计   作者:雷达室   以设计双端口RAM为例说明。   Step1:打开QuartusII,选择File—New Project Wizard,创建新工程,出现图示对话框,点击Next;

    标签: Quartus RAM IP核 双端口

    上传时间: 2013-10-18

    上传用户:909000580

  • 对Altera 28nm FPGA浮点DSP设计流程和性能的独立分析

      电子发烧友网核心提示:Altera公司昨日宣布,在业界率先在28 nm FPGA器件上成功测试了复数高性能浮点数字信号处理(DSP)设计。独立技术分析公司Berkeley设计技术有限公司(BDTI)验证了能够在 Altera Stratix V和Arria V 28 nm FPGA开发套件上简单方便的高效实现Altera浮点DSP设计流程,同时验证了要求较高的浮点DSP应用的性能。本文是BDTI完整的FPGA浮点DSP分析报告。    Altera的浮点DSP设计流程经过规划,能够快速适应可参数赋值接口的设计更改,其工作环境包括来自MathWorks的MATLAB和 Simulink,以及Altera的DSP Builder高级模块库,支持FPGA设计人员比传统HDL设计更迅速的实现并验证复数浮点算法。这一设计流程非常适合设计人员在应用中采用高性能 DSP,这些应用包括,雷达、无线基站、工业自动化、仪表和医疗图像等。

    标签: Altera FPGA DSP 28

    上传时间: 2015-01-01

    上传用户:sunshie