设计并调试好一个能产生”梁祝”曲子的音乐发生器,并用EDA实验开发系统(拟采用的实验芯片的型号可选Altera的MAX7000系列的 EPM7128 CPLD ,FLEX10K系列的EPF10K10LC84-3 FPGA, ACEX1K系列的 EP1K30 FPGA,Xinlinx 的XC9500系列的XC95108 CPLD,Lattice的ispLSI1000系列的1032E CPLD)进行硬件验证。 设计思路 根据系统提供的时钟源引入一个12MHZ时钟的基准频率,对其进行各种分频系数的分频,产生符合某一音乐的频率,然后再引入4HZ的时钟为音乐的节拍控制,最后通过扬声器放出来。
上传时间: 2013-12-19
上传用户:阿四AIR
设计并调试好一个VGA彩条信号发生器,并用EDA实验开发系统(拟采用的实验芯片的型号可选Altera的MAX7000系列的 EPM7128 CPLD ,FLEX10K系列的EPF10K10LC84-3 FPGA, ACEX1K系列的 EP1K30 FPGA,Xinlinx 的XC9500系列的XC95108 CPLD,Lattice的ispLSI1000系列的1032E CPLD)进行硬件验证。 设计思路 由系统提供的时钟源引入扫描信号,根据VGA彩色显示器的工作原理,设计出各种颜色编码和行场扫描信号。将并口线从计算机并口与CPLD/FPGA适配板连接好,然后将VGA接口与彩色显示器连接好,彩条信号就可以在显示器中产生,通过按键可以改变产生彩条的方式,共六种彩条信号,两种横彩条,两种竖彩条,两种棋盘格。本实验运用层次化设计出VGA彩条信号发生器,由行场信号模块模块和彩条信号发生模块构成,彩条信号发生器的顶层原理图如图10.7 所示.
上传时间: 2016-12-27
上传用户:manking0408
vc++实现随机数生成算法 随机数生成与头文件随机数生成算法 1产生一个介于0和32767之间的随机整数 2产生一个[0,1]区间内均匀分布伪随机数 3产生多个[0,1]区间内均匀分布伪随机数 4产生任意[a,b]区间内一个均匀分布伪随机整数 5产生任意[a,b]区间内均匀分布伪随机整数序列 6产生一个任意均值与方差的正态分布随机数 7产生任意均值与方差的正态分布随机数序列 最后注意,在VC++ 6.0中设置好路径,特别是include目录(文件夹)的路径,否则在编译时会出现找不到头文 件的错误,使编译无法正常进行。
上传时间: 2014-12-19
上传用户:wlcaption
产生随机数实现摇号功能的java源码,“开始”“重置”“停止”三个简单的按钮响应
上传时间: 2014-12-04
上传用户:520
基于DDS技术的函数波形发生器设计,适合用fpga设计波形发生器用
上传时间: 2014-01-03
上传用户:edisonfather
本文件时关于脉冲发生器的设计
标签: 脉冲发生器
上传时间: 2013-12-14
上传用户:baiom
单片机实现智能信号发生器 从书上摘抄的,仅供参考
上传时间: 2017-01-01
上传用户:BIBI
java 实现的神经网络 解决4色问题 含有随机数生成初始partten
上传时间: 2014-01-06
上传用户:sardinescn
简易的函数信号发生器 输出正弦波方波锯齿波
上传时间: 2017-01-04
上传用户:13681659100
阐述了基于TM S320VC5402DSP 实现信号发生器的设计原理和实现方法, 详细介绍了所设计的信号发生器的 硬件电路结构和程序设计流程图。
上传时间: 2014-01-17
上传用户:luopoguixiong