VB整除和求余的问题
标签:
上传时间: 2014-01-06
上传用户:墙角有棵树
单片机C语言编程应注意的若干问题
上传时间: 2014-08-17
上传用户:270189020
C语言编程常见问题解答!
标签: C语言编程
上传时间: 2013-11-17
上传用户:yepeng139
最经典常见C语言的问题。
标签: C语言
上传时间: 2013-12-04
上传用户:caiguoqing
在OpenStack中,出现问题比较多的除了网络部分,还有存储部分。对于swift对象存储的研究和相关技术资料已经有很多,而块存储nova-volume相关的介绍还少见,其中也有很多问题出现。 OpenStack卷存储nova-volume相关问题,由于nova-volume问题较多,单独写这一篇,主要介绍块存储相关的问题
标签: nova-volume OpenStack 存储 机制
上传时间: 2013-11-05
上传用户:yangbo69
C编程入门,及常见问题详解
标签:
上传时间: 2014-03-30
上传用户:大灰狼123456
IBIS 模型在做类似板级SI 仿真得到广泛应用。在做仿真的初级阶段,经常对于ibis 模型的描述有些疑问,只知道把模型拿来转换为软件所支持的格式或者直接使用,而对于IBIS 模型里面的数据描述什么都不算很明白,因此下面的一些描述是整理出来的一点对于ibis 的基本理解。在此引用很多presention来描述ibis 内容(有的照抄过来,阿弥陀佛,不要说抄袭,只不过习惯信手拈来说明一些问题),仅此向如muranyi 等ibis 先驱者致敬。本文难免有些错误或者考虑不周,随时欢迎进行讨论并对其进行修改!IBIS 模型的一些基本概念IBIS 这个词是Input/Output buffer information specification 的缩写。本文是基于IBIS ver3.2 所撰写出来(www.eigroup.org/IBIS/可下载到各种版本spec),ver4.2增加很多新特性,由于在目前设计中没用到不予以讨论。。。在业界经常会把spice 模型描述为transistor model 是因为它描述很多电路细节问题。而把ibis 模型描述为behavioral model 是因为它并不象spice 模型那样描述电路的构成,IBIS 模型描述的只不过是电路的一种外在表现,象个黑匣子一样,输入什么然后就得到输出结果,而不需要了解里面驱动或者接收的电路构成。因此有所谓的garbage in, garbage out,ibis 模型的仿真精度依赖于模型的准确度以及考虑的worse case,因此无论你的模型如何精确而考虑的worse case 不周全或者你考虑的worse case 如何周全而模型不精确,都是得不到较好的仿真精度。
上传时间: 2013-10-16
上传用户:zhouli
EMC软件设置问题
上传时间: 2014-03-19
上传用户:wkchong
用EDA软件实现电子电路的设计与仿真,极大地提高了电子电路设计的效率和效益,已成为电路设计的重要手段。学习和掌握这一技术十分重要。在各种仿真软件中,Protel 99 SE独领风骚,它丰富的仿真器件库和齐全的仿真功能,使它能胜任大多数电路的仿真工作,再加上前端的原理图输人和后端的仿真结果输出都具有易学易用的风格,从而倍受广大电路设计人员的青睐。使用Protel 99 SE进行电路仿真时,不需要编写网表文件(尽管它使用与PSPICE相同的仿真内核),系统将根据所画电路图自动生成网表文件并进行仿真,仿真类型的选择通过对话框完成,十分方便。然而,仿真时有关参数的设置仍然具有较高的技术含量,它既需要对电路原理的深刻把握,又需要注意软件的特点。能否正确设置好仿真参数,是仿真能否顺利进行的关键。本文将通过几个实例讨论这一问题
上传时间: 2013-11-09
上传用户:vodssv
EMC软件设置问题
上传时间: 2013-10-30
上传用户:testAPP