通过对IETM智能化语义检索方法的探讨,提出了一种基于Jena推理的IETM智能化语义检索方法。分析了当前IETM系统检索方法存在的不足,提出了语义检索是实现IETM智能化的有效途径。详细阐述了Jena语义推理的基本原理。最后,设计了基于Jena推理的IETM智能化语义检索方法,该方法根据输入检索语义检索条件在IETM领域本体库中进行Jena推理获得语义扩展的检索结果;根据语义扩展后的检索结果在CSDB中进行检索,获得最终结果。所提方法较好地满足了IETM系统中海量领域知识的智能化检索和用户多样性需求的要求,强调了检索的查全率和查准率,有效地克服了传统的关键字检索模型存在的语义缺失问题。
上传时间: 2013-11-10
上传用户:hehuaiyu
电路仿真不仅应用于电路设计阶段,也用于电路故障诊断中。电路仿真结果能够为建立电路测试诊断知识库提供重要的参考信息。本文简要介绍了电路仿真收敛性的相关理论,分析了板级模拟电路直流分析和瞬态分析的仿真收敛性问题,深入探讨了电路仿真技术的原理和发展,重点研究了新的电路仿真算法,并将其应用于模拟电路仿真系统中。
上传时间: 2014-12-23
上传用户:hopy
本文是关于在印刷电路板 (PCB) 开发阶段使用数字输入/输出缓冲信息规范(IBIS) 模拟模型的系列文章之第 3 部分(共三部分)。“第 1 部分”讨论了 IBIS仿真模型的基本组成,以及它们在 SPICE 环境中产生的过程1。“第 2 部分”讨论了 IBIS 模型有效性验证。2 在设计阶段,我们会碰到许多信号完整性问题,而 IBIS 模型为这些问题带来了一种简单的解决方案。本文即“第 3 部分”,将介绍如何使用一个 IBIS 模型来提取一些重要的变量,用于信号完整性计算和确定 PCB 设计解决方案。请注意,该提取值是 IBIS 模型不可或缺的组成部分。
上传时间: 2013-10-15
上传用户:hehuaiyu
针对准确测量油气水多相流各分相含量的问题,采用了电容层析成像技术完成油气水多相流各分相含量测量。通过仿真分析了采用有限元分析方法的电极间的灵敏度特性,探讨了测量中的"软场"特性;结合灵敏度的分析,对单元滤波图象重建进行了仿真对比,得到单元滤波对图像重建有很大的改善。说明采用电容层析成像技术测量各分相含量的方案是可行的。
上传时间: 2013-10-15
上传用户:hustfanenze
借助一个双向计时器的设计电路,以举例的形式对数字电路设计中3个方面的常见问题进行了较为详尽地分析,并提出了一些见解,即针对控制设计方面在分析了其实质要求的基础上提出解决问题的关键是选取合适的输入控制信号和正确列出真值表或状态表,针对时序方面通过比较同步和异步的特点并指出可采用同步的“分频”和异步的“级联”完成设计,而针对引脚方面则解析了一般芯片中几个特殊引脚并准确阐述了其所蕴含的不容易被理解的概念。
上传时间: 2013-11-11
上传用户:bnfm
为了帮助广大电子爱好者了解、掌握AV功放的电路结构、工作原理和维修特点,本刊特约有关作者编写了“AV功放原理与维修”的讲座,拟就AV功放的前置处理电路、卡拉OK电路、杜比定向逻辑解码器、DSP和SRS声场处理电路、荧光屏显示与驱动电路、频谱均衡控制与显示电路、电源电路、遥控与微电脑控制电路、功率放大电路的原理与AV功放维修方面的问题与大家交流。欢迎广大读者关注并参与探讨。
上传时间: 2013-11-01
上传用户:wanqunsheng
针对传统诊断方法的不足之处,介绍了基于人工智能和现代信息信号处理的现代故障诊断方法,包括专家系统诊断方法、神经网络诊断方法、模糊诊断方法和基于核的诊断方法,同时系统地分析了每种方法的基本原理、优缺点、研究进展和典型应用。最后探讨了目前模拟电路故障诊断研究存在的问题和未来的发展方向。
上传时间: 2013-10-30
上传用户:maricle
放大电路静态工作点的稳定问题 温度对静态工作点的影响 射极偏置电路 1. 基极分压式射极偏置电路 2. 含有双电源的射极偏置电路 3. 含有恒流源的射极偏置电路
上传时间: 2014-01-04
上传用户:wentian_e
前面讨论了很多内容,基本上涉及了有关PCB板的绝大部分相关的知识。第二章探讨了传输线的基本原理,第三章探讨了串扰,在第四章里我们阐述了许多在现代设计中必须关注的非理想互连的问题。对于信号从驱动端引脚到接收端引脚的电气路径的相关问题,我们已经做了一些探究,然而对于硅芯片,即处于封装内部的IC来说,其信号传输通常要通过过孔和连接器来进行,对这样的情况我们该如何处理?在本章中,我们将通过对封装、过孔和连接器的研究,阐述其原理,从而指导大家在设计的时候对整个电气路径进行完整地分析,即从驱动端内部IC芯片的焊盘到接受器IC芯片的焊盘。
标签: High-Speed Digital System desi
上传时间: 2013-11-24
上传用户:maizezhen
本文简单探讨了verilog HDL设计中的可综合性问题,适合HDL初学者阅读 用组合逻辑实现的电路和用时序逻辑实现的 电路要分配到不同的进程中。 不要使用枚举类型的属性。 Integer应加范围限制。 通常的可综合代码应该是同步设计。 避免门级描述,除非在关键路径中。
上传时间: 2013-10-21
上传用户:smallfish