基于AT89C2051的红外遥控学习器源程序,很好的单片机遥控编程学习资料。
上传时间: 2013-04-24
上传用户:1234567890qqq
直接转矩控制技术(DTC)是继矢量控制技术之后交流调速领域中新兴的控制技术,它采用空间矢量分析的方法,直接在定子坐标系下计算并控制异步电机的转矩和磁链,采用定子磁场定向,直接对逆变器的开关状态进行最佳控制,从而能够快速而准确地控制异步电动机的转矩和磁链,以获得转矩的高动态性能。目前在高速离心机行业,普遍采用通用型变频器,其通用性好,但参数较多,价格较贵,为了降低成本增强控制性能,本文利用直接转矩控制技术的优点,采用直接转矩控制策略设计并制作了针对高速离心机的专用变频器。 本文介绍了异步电动机和逆变器的基本数学模型,分析了异步电机直接转矩控制的基本原理,以及直接转矩控制系统的基本组成,对直接转矩控制系统进行了仿真研究,建立了基于MATLAB/Simulink的仿真系统,介绍了仿真模型的各组成部分,包括3/2变换、定子磁链、电机转矩观测模型、转矩调节器、磁链调节器、扇区判断、开关表选择等,给出了系统加减负载和加减转速仿真结果,仿真结果表明了其磁链轨迹近似为圆形,系统具有良好的动态和稳态性能,同时证明了建立的转矩和磁链观测模型以及控制算法的正确性和可行性。根据仿真实现方法以及结果的指导,设计并制作了整个系统的硬件电路,包括主电路(单相整流、滤波、制动电路、启动限流电路、逆变电路)、控制电路(DSP、驱动隔离放大、采样)并对各器件进行选型,给出了硬件各部分电路图;最后介绍了系统的软件流程以及各模块的程序实现,系统的软件部分采用C语言进行编程,实现了定子相电流的采样、定子相电压的计算、定子磁链的计算和开关信号的输出等功能。在分别对硬件和软件各部分进行调试后,进行了系统的联合调试,以TMS320F2808作为控制器,在一台功率为1.5KW的交流异步电机上实现了直接转矩控制。
上传时间: 2013-05-31
上传用户:y307115118
逆变器广泛应用于工业生产的各个方面,数字控制具有方便实现复杂算法、抗干扰性强和产品容易升级等优点,已成为未来逆变器的发展趋势。使用数字技术控制设计逆变器,控制器的性能决定了逆变系统系统的性能。然而在很多高频应用的场合,目前常用的控制器的速度往往不能完全达到要求。与传统单片机和DSP芯片相比,FPGA器件具有更高的处理速度。同时FPGA应用在数字化逆变器设计中,还可以大大简化控制系统结构,并可实现多种高速算法,具有较高的性价比。在逆变器的全数字化控制领域,FPGA具有很好的应用价值。 论文首先介绍了SPWM基本原理及其控制方式,SPWM的生成方法,并结合本课题给出了查表法生成SPWM波的一般方法,且以单相全桥逆变器为例进行了仿真。分析其的电路特点,建立PWM逆变器的统一电路模型、连续状态空间以及离散状态空间模型,在此数学模型基础上,针对逆变器研究分析了目前用于逆变器设计的各种数字控制技术、控制方案,讨论了其控制方法的优缺点,相关控制器设计的一般问题,最后比较了其优缺点,指出其存在的共性问题,总结了使用FPGA设计逆变器数字控制器的优势。然后以单相电压型PWM逆变器为控制模型采用新型模数结合现场可编程门阵列FPGA实现数字化控制器的方案,给出了纯正正弦波逆变器的设计方案。 论文详细论述了采用模数混合型FPGA作为主控芯片的高频逆变器设计方法与实现过程。系统主控芯片采用Fusion系列AFS600,世界上首个模数混合型FPGA。主要设计要点包括:逆变器硬件电路设计以及SPWM数字控制系统软件设计。外围强电电路的设计的难点在于用于前端升压的高频变压器的设计以及输出端LC滤波电感与电容的选取。另外,SPWM“H”字全桥逆变电路中的高悬浮电压也是设计中需要值得注意的重要环节。在控制系统软件设计方面,采用FPGA自上而下的设计方法,对其控制系统进行了功能划分,完成了SPWM产生器以及加入死区补偿的PWM发生器、和反馈等模块的设计。 论文的结束部分给出了设计结果,并指出了进一步的工作的思路和方向。
上传时间: 2013-05-19
上传用户:小码农lz
Sigma-Delta A/D转换器利用过采样,噪声整形和数字滤波技术,有效衰减了输出信号带内的量化噪声,提高了信噪比。与传统的Nyquist转换器相比,它降低了对模拟电路性能指标和元件精度的要求,简化了模拟电路的设计,降低了生产成本。 本论文在对Sigma-Delta A/D转换器原理研究的基础上,基于TSMC0.18um工艺,采用1.8V工作电源,128倍的过采样率,6.4MHz的采样频率,设计了一个主要应用于音频信号处理的Sigma-Delta A/D转换器,分辨率达到16位。在调制器的设计中,本文采用了多级噪声整形MASH(2-1)级联调制器结构,同时,考虑了各种非理想因素对系统性能的影响,在SDtoolbox工具的帮助下使用Simulink进行调制器系统设计。并使用Cadence Spectre对模块电路进行设计仿真,包括运放,比较器,带隙基准电压源,CMOS开关,非交叠时钟产生电路等。在数字抽取滤波器的设计中,采用了分级抽取技术,使用MATLAB软件中的SPTool和FDATool工具对各级抽取滤波器进行优化设计。并在原有的滤波器算法的基础上,采用了CIC滤波器和半带滤波器,设计出了运算量和存储量都相对少的三级抽取滤波器系统,大大降低了功耗和面积。 论文的仿真结果表明,所设计的Sigma-Delta A/D转换器信噪比达到102.3dB,满足系统需要的16位精度要求。 关键词:Sigma-Ddta; 信噪比; 多级噪声整形; 数字抽取滤波器
标签: SigmaDelta 音频 模数转换器
上传时间: 2013-06-27
上传用户:songyuncen
为了减小异步电机在起动过程中过高电流对电网的冲击,消除传统降压起动对电器和机械设备的不利影响,提高电机的起动特性,本文基于电力电子技术对异步电机的软起动进行了较为深刻的研究。 本文介绍并设计了一种基于PIC18F4550的新型的软起动器。在功能上,除了具有一般的电压斜坡软起动和电流限流软起动功能,还增加了专门针对泵类负载的转矩闭环泵控软起动模式。这种起动方式有效的降低了水泵起动和停止时造成的水锤,并减轻了管路系统的振荡。同时,针对异步电动机软起动过程中出现的电流、电磁转矩以及转速振荡问题,分析了引起振荡的影响因素及其产生原因,采用以电流关断时刻为晶闸管触发基准来抑制振荡问题。 文章首先分析研究了异步电机的基本结构和工作原理,确定了软起动器所采用的基本原理和控制方法。分析得出为改善泵类负载起动性能所采用的转矩闭环泵控制策略以及为减小振荡所采用的关断角控制方法的可行性。 其次,本课题对传统的软起动器的改进进行了尝试。采用Microchip公司的PIC18F4550芯片为控制核心。在此基础上,详细介绍了交流采样电路、同步触发电路以及通迅接口电路等硬件电路。软件方面采用C语言和汇编语言混合编程实现模块化程序的设计,在文中较为详细地介绍了控制系统各部分软件的设计思想和实现,其中包括主程序流程、各种起动方式的控制程序等。 在文章最后给出了基于MATLAB搭建的软起动系统的仿真模型,仿真结果表明这种带泵控制功能的软起动器可以有效的减小电机起动过程中过高电流对电网的冲击,优化了电机的起动性能。
上传时间: 2013-06-13
上传用户:wang5829
本文的目的在于设计一个自适应噪音抵消系统,使其能消除含噪语音信号中的背景噪音,达到提高语音信号质量的目的.主要工作分为两大部分.本文在第一部分介绍了自适应数字滤波器的基本理论思想,具体阐述了自适应噪声抵消系统基本原理,并对自适应噪声抵消系统的指标、抵消性能进行了计算分析.自适应滤波器的算法是整个系统的核心,在第一部分中,对两种最基本的自适应算法,进行了详细的介绍和分析,并针对两种算法的优缺点进行了详细的比较.这一部分中最关键的是对设计的噪声抵消系统进行计算机仿真,验证系统设计的合理性和算法的正确性.通过对自适应噪声抵消器的MATLAB仿真及对仿真图形的分析,验证了系统设计和自适应算法的可行性.第二部分主要完成自适应噪声抵消系统的硬件设计和软件编程.在第一部分计算机仿真分析的基础上,利用高速信号处理芯片DSP(TMS320LF2407)设计了一个噪声干扰抵消系统,在高速信号处理芯片(TMS320LF2407)上开发实现了自适应LMS算法.
标签: DSP
上传时间: 2013-06-28
上传用户:zklh8989
卷积码是广泛应用于卫星通信、无线通信等多种通信系统的信道编码方式。Viterbi算法是卷积码的最大似然译码算法,该算法译码性能好、速度快,并且硬件实现结构比较简单,是最佳的卷积码译码算法。随着可编程逻辑技术的不断发展,使用FPGA实现Viterbi译码器的设计方法逐渐成为主流。不同通信系统所选用的卷积码不同,因此设计可重配置的Viterbi译码器,使其能够满足多种通信系统的应用需求,具有很重要的现实意义。 本文设计了基于FPGA的高速Viterbi译码器。在对Viterbi译码算法深入研究的基础上,重点研究了Viterbi译码器核心组成模块的电路实现算法。本设计中分支度量计算模块采用只计算可能的分支度量值的方法,节省了资源;加比选模块使用全并行结构保证处理速度;幸存路径管理模块使用3指针偶算法的流水线结构,大大提高了译码速度。在Xilinx ISE8.2i环境下,用VHDL硬件描述语言编写程序,实现(2,1,7)卷积码的Viterbi译码器。在(2,1,7)卷积码译码器基础上,扩展了Viterbi译码器的通用性,使其能够对不同的卷积码译码。译码器根据不同的工作模式,可以对(2,1,7)、(2,1,9)、(3,1,7)和(3,1,9)四种广泛运用的卷积码译码,并且可以修改译码深度等改变译码器性能的参数。 本文用Simulink搭建编译码系统的通信链路,生成测试Viterbi译码器所需的软判决输入。使用ModelSim SE6.0对各种模式的译码器进行全面仿真验证,Xilinx ISE8.2i时序分析报告表明译码器布局布线后最高译码速度可达200MHz。在FPGA和DSP组成的硬件平台上进一步测试译码器,译码器运行稳定可靠。最后,使用Simulink产生的数据对本文设计的Viterbi译码器的译码性能进行了分析,仿真结果表明,在同等条件下,本文设计的Viterbi译码器与Simulink中的Viterbi译码器模块的译码性能相当。
上传时间: 2013-06-24
上传用户:myworkpost
MPEG-2是MPEG组织在1994年为了高级工业标准的图象质量以及更高的传输率所提出的视频编码标准,其优秀性使之成为过去十年应用最为广泛的标准,也是未来十年影响力最为广泛的标准之一。 本文以MPEG-2视频标准为研究内容,建立系统级设计方案,设计FPGA原型芯片,并在FPGA系统中验证视频解码芯片的功能。最后在0.18微米工艺下实现ASIC的前端设计。完成的主要工作包括以下几个方面: 1.完成解码系统的体系结构的设计,采用了自顶而下的设计方法,实现系统的功能单元的划分;根据其视频解码的特点,确定解码器的控制方式;把视频数据分文帧内数据和帧间数据,实现两种数据的并行解码。 2.实现了具体模块的设计:根据本文研究的要求,在比特流格式器模块设计中提出了特有的解码方式;在可变长模块中的变长数据解码采用组合逻辑外加查找表的方式实现,大大减少了变长数据解码的时间;IQ、IDCT模块采用流水的设计方法,减少数据计算的时间:运动补偿模块,针对模块数据运算量大和访问帧存储器频繁的特点,采用四个插值单元同时处理,增加像素缓冲器,充分利用并行性结构等方法来加快运动补偿速度。 3.根据视频解码的参考软件,通过解码系统的仿真结果和软件结果的比较来验证模块的功能正确性。最后用FPGA开发板实现了解码系统的原型芯片验证,取得了良好的解码效果。 整个设计采用Verilog HDL语言描述,通过了现场可编程门阵列(FPGA)的原型验证,并采用SIMC0.18μm工艺单元库完成了该电路的逻辑综合。经过实际视频码流测试,本文设计可以达到MPEG-2视频主类主级的实时解码的技术要求。
上传时间: 2013-07-27
上传用户:ice_qi
MP3音乐是目前最为流行的音乐格式,因其音质、复杂度与压缩比的完美折中,占据着广阔的市场,不仅在互联网上广为流传,而且在便携式设备领域深受人们喜爱。本文以MPEG-1的MP3音频解码器为研究对象,在实时性、面积等约束条件下,研究MP3解码电路的设计方法,实现FPGA原型芯片,研究MP3原型芯片的验证方法。 论文的主要贡献如下: (1)使用算法融合方法合并MP3解码过程的相关步骤,以减少缓冲区存储单元的容量和访存次数。如把重排序步骤融合到反量化模块,可以减少一半的读写RAM操作;把IMDCT模块内部的三个算法步骤融合在一起进行设计,可以省去存储中间计算结果的缓存区单元。 (2)反量化、立体声处理等模块中,采用流水线设计技术,设置寄存器把较长的组合逻辑路径隔开,提高了电路的性能和可靠性;使用连续访问公共缓存技术,合理规划各计算子模块的工作时序,将数据计算的时间隐藏在访存过程中;充分利用频率线的零值区特性,有效地减少数据计算量,加快了数据处理的速度。 (3)设计了MP3硬件解码器的FPGA原型芯片。采用Verilog HDL硬件描述语言设计RTL级电路,完成功能仿真,以Altera公司Stratix II系列的EP2S180 FPGA开发板为平台,实现MP3解码器的FPGA原型芯片。MP3硬件解码器在Stratix II EP2S180器件内的资源利用率约为5%,其中组合逻辑查找表ALUT为7189个,寄存器共有4024个,系统频率可达69.6MHz,充分满足了MP3解码过程的实时性要求。实验结果表明,MP3音频解码FPGA原型芯片可正常播放声音,解码音质良好。
上传时间: 2013-07-01
上传用户:xymbian
本文将高效数字调制方式QAM和软件无线电技术相结合,在大规模可编程逻辑器件FPGA上对16QAM算法实现。在当今频谱资源日趋紧缺的情况下有很大现实意义。 论文对16QAM软件实现的基础理论,带通采样理论、变速率数字信号处理相关抽取内插技术做了推导和分析;深入研究了软件无线电核心技术数字下变频原理和其实现结构;对CIC、半带等高效数字滤波器原理结构和性能作了研究;16QAM调制和解调系统设计采用自项向下设计思想;采用硬件描述语言VerilogHDL在EDA工具QuartusII环境下实现代码输入;对系统调试采用了算法仿真和在系统实测调试相结合方法。 论文首先对16QAM调制解调算法进行系统级仿真,并对实现的各模块的可行性仿真验证,在此基础上,完成了调制端16QAM信号的时钟分频模块、串并转换模块、星座映射、8倍零值内插、低通滤波以及FPGA和AD9857接口等模块;解调器主要完成带通采样、16倍CIC抽取滤波,升余弦滚降滤波,以及16QAM解码等模块,实现了16QAM调制器;给出了中频信号时域测试波形和频谱图。本系统在200KHz带宽下实现了512Kbps的高速数据数率传输。论文还对增强型数字锁相环EPLL的实现结构进行了研究和性能分析。
上传时间: 2013-07-10
上传用户:kennyplds