脉冲和数字电路
上传时间: 2014-08-07
上传用户:xinzhch
脉冲和数字电路
上传时间: 2014-01-13
上传用户:ZJX5201314
脉冲和数字电路
上传时间: 2016-04-13
上传用户:zhanditian
反向连接,java socket远程监控,长连接
上传时间: 2016-04-14
上传用户:1051290259
在信息信号处理过程中,如对信号的过滤、检测、预测等,都要使用滤波器,数字滤波器是数字信号处理(DSP,DigitalSignalProcessing)中使用最广泛的一种器件。常用的滤波器有无限长单位脉冲响应(ⅡR)滤波器和有限长单位脉冲响应(FIR)滤波器两种[1],其中,FIR滤波器能提供理想的线性相位响应,在整个频带上获得常数群时延从而得到零失真输出信号,同时它可以采用十分简单的算法实现,这两个优点使FIR滤波器成为明智的设计工程师的首选,在采用VHDL或verilogHDL等硬件描述语言设计数字滤波器时,由于程序的编写往往不能达到良好优化而使滤波器性能表现一般。而采用调试好的IPCore需要向Altera公司购买。笔者采用了一种基于DSPBuilder的FPGA设计方法,使FIR滤波器设计较为简单易行,并能满足设计要求
上传时间: 2016-04-15
上传用户:gut1234567
微机原理课程设计报告 课题六:数字闹钟 1. 通过8253定时器产生秒脉冲定时中断。在中断服务程序中实现秒、分、小时的进位(24小时制)。 2. 将当前时分秒在七段LED显示器上显示(如:091132)。 3. 可设置闹钟的时间当前值(对准时间),设置闹铃时间,闹铃功能的关闭和开放. 关键词:数字闹钟,8253定时器,LED显示器,8255A并行口
上传时间: 2016-04-17
上传用户:chens000
配合液晶1602及3个健独立5路控制倒计时,每路可独立没置开启时间,开启时长,关闭时间
上传时间: 2014-11-28
上传用户:zhouli
巴克码生成与测试电路。 当计数脉冲不断进入由Q3Q2Q1组成的三位二进制异步计数器时,3-8译码器的8个输出经反相器后顺序输出高电平。其中五路信号经“或非”后再和其中3路“或”,在Y端便可顺序产生11000100代码序列。
上传时间: 2016-04-18
上传用户:极客
长整数加法器,实现长整数加法。开发环境为C++。
上传时间: 2013-12-22
上传用户:zhaoq123
四阶无限长冲激响应滤波器的DSP ccs环境下的实现,TI-C5509A
上传时间: 2013-12-26
上传用户:lxm