FPGA上浮点算法的实现,用VHDL语言编程
上传时间: 2013-08-16
上传用户:kernaling
LCD 因其轻薄短小,低功耗,无辐射,平面直角显示,以及影像稳定等特点,当今应用非常广泛。CPLD(复杂可编程逻辑器件) 是一种具有丰富可编程功能引脚的可编程逻辑器件,不仅可实现常规的逻辑器件功能,还可以实现复杂而独特的时序逻辑功能。并且具有ISP (在线可编\\r\\n程) [1 ] 功能,便于进行系统设计和现场对系统进行功能修改、调试、升级。通常CPLD 芯片都有着上万次的重写次数,即用CPLD[ 2 ] 进行硬件设计,就像软件设计一样灵活、方便。而现今LCD的控制大都采用
上传时间: 2013-08-16
上传用户:zhliu007
RS译码的Euclid算法及其FPGA实现,并通过仿真器的出结果,对于设计RS译码很有帮助
上传时间: 2013-08-17
上传用户:leawon947
高级FPGA教学实验指导书-逻辑设计部分.pdf QuatusII5.0 是Altera 公司的最新产品。MaxplusII 是一套非常成功的PLD 开发软件,虽然QuartusII 已经推出了4 年,并且Altera 宣布不再对MaxplusII 进行升级,但至今仍有非常多的工程师在使用MaxplusII。 Altera 在QuartusII 中允许将软件界面设置为MaxplusII 风格,以吸引MaxplusII 的用户转向QuartusII。
上传时间: 2013-08-17
上传用户:life840315
实现8通道模拟/数字转换和数字/模拟转换的例子,采用ISA总线控制逻辑.
上传时间: 2013-08-19
上传用户:talenthn
YLP270开发板光盘附带的cpld逻辑试验
上传时间: 2013-08-20
上传用户:stampede
介绍了3DES加密算法的原理并详尽描述了该算法的FPGA设计实现。采用了状态机和流水线技术,使得在面积和速度上达到最佳优化;添加了输入和输出接口的设计以增强该算法应用的灵活性。各模块均用硬件描述语言实现,最终下载到FPGA芯片Stratix EP1S25F780C5中。
上传时间: 2013-08-20
上传用户:HGH77P99
DVD数字伺服系统DPD循迹伺服相位比较算法,可以根据输出波形判断循迹伺服情况
上传时间: 2013-08-21
上传用户:familiarsmile
用fpga实现dsp 的fft算法 其中有几个文档文件和用vhdl写的1024点的fft代码
上传时间: 2013-08-22
上传用户:ukuk
在ALTERA公司的EPM570上实现的电机脉冲算法,编码器反馈技术算法,已实际应用。
上传时间: 2013-08-22
上传用户:zengduo