基于复杂可编程逻辑器件(CPLD)的120MHz高速A_D采集卡的设计
基于复杂可编程逻辑器件(CPLD)的120MHz高速A_D采集卡的设计...
基于复杂可编程逻辑器件(CPLD)的120MHz高速A_D采集卡的设计...
ewb仿真 数字逻辑课程设计 使用电脑EWB仿真技术,独立完整地设计一定功能的电子电路...
稀疏矩阵运算器 以“带行逻辑链接信息”的三元组顺序表表示稀疏矩阵...
译码器的逻辑功能是将已赋予特定含义的一组二进制输入代码的原意"翻译"出来,变成对应的输出高低电平信号.该程序为3-8译码器.基于VHDL,其开发环境是MAXPLUS2....
从算法设计到硬线逻辑的实现:复杂数字逻辑系统的Verilog...
VHDL硬件描述语言与数字逻辑电路设计,需要的朋友可以下载。...
方差的简化计算公式 方差的简化计算公式 方差的简化计算公式...
SX-CPLD/FPGA 数字逻辑电路设计实验仪 SX-CPLD/FPGA 数字逻辑电路设计实验仪 产品介绍 1.利用CPLD/FPGA 提供的软硬件开发环境学习最新逻辑IC...
VHDL硬件描述语言与数字逻辑电路设计——学习FPGA/CPLD时可参考...
稀疏矩阵运算器 本程序要求用“带行逻辑链接信息”的三元组顺序表表示稀疏矩阵,实现两个矩阵相加、相减和相乘的运算。具体有以下几点: 1.本程序中稀疏矩阵的输入形式采用三元组表示,而运算结果的...