虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

通讯板

  • MFRC500开发板设计资料含源码

    一份很难得的MFRC500开发板设计资料,包括源程序、原理图、PCB图,源程序在KEIL环境下编译,打开压缩包后直接点击PRJ文件,即可编译使用。

    标签: MFRC 500 开发板 设计资料

    上传时间: 2013-04-24

    上传用户:英雄

  • CYCLONE的EP1C6Q240C8开发板原理图

    ATERA的CYCLONE系列EP1C6Q240C8开发板的原理图。

    标签: CYCLONE 240C Q240 240

    上传时间: 2013-07-26

    上传用户:han0097

  • PCB板蛇形走线的作用

    PCB板蛇形走线的作用 PCB板蛇形走线的作用

    标签: PCB 蛇形 线的作用

    上传时间: 2013-06-14

    上传用户:cee16

  • TX-1C单片机学习板Proteus软件模拟版

    Proteus软件模拟版,需要自己安装好Proteus7.5,免费体验郭天翔 TX-1C 的51学习板,基本上教程的习题都能做。

    标签: Proteus TX 单片机学习板 软件模拟

    上传时间: 2013-07-26

    上传用户:225588

  • 应用FPGA的高速数据采集

    随着计算机技术的突飞猛进以及移动通讯技术在日常生活中的不断深入,数据采集不断地向多路、高速、智能化的方向发展。本文针对此需求,实现了一种应用FPGA的多路、高速的数据采集系统,从而为测量仪器提供良好的采集数据。    本文设计了一种基于AD+FPGA+DSP的多路数据采集处理系统,针对此系统设计了基于AD9446的模数转换采集板,再将模数转换采集板的数据传送至基于FPGA的采集控制模块进行数据的压缩以及缓冲存储,最后由DSP调入数据进行数据的处理。本文的设计主要分为两部分,一部分为模数转换采集板的设计与调试,另一部分为采集控制模块的设计与仿真。    经设计与调试,模数转换模块可为系统提供稳定可靠的数据,能稳定工作在百兆的频率下;采集控制模块能实时地完成数据压缩与数据缓冲,并能通过时钟管理模块来控制前端AD的采样,该模块也能稳定工作在百兆的频率下。该系统为多路、高速的数据采集系统,并能稳定工作,从而能满足电子测量仪器的要求。

    标签: FPGA 高速数据 采集

    上传时间: 2013-05-24

    上传用户:chuckbassboy

  • 51开发板原理图

    51开发板原理图,可以了解开发板的原理,同时可以根据它进行仿真。

    标签: 51开发板 原理图

    上传时间: 2013-06-26

    上传用户:xiaoxiang

  • 99se四层板

    这是一个电脑主板的PCB四层板,用99se打开,画四层板的可以借鉴一下!

    标签: 99 se 四层板

    上传时间: 2013-04-24

    上传用户:caozhizhi

  • 三星S3C2410开发板PCB

    三星S3C2410开发板PCB,还不错,值得学习学习,有空了您也可以好好欣赏一下哦,希望对有需要者有所帮助^_^

    标签: S3C2410 PCB 三星 开发板

    上传时间: 2013-06-05

    上传用户:Avoid98

  • WINCC与S7200通讯方法

    WINCC与S7200通讯方法2011年5月15日 16:10:58

    标签: WINCC S7200 通讯

    上传时间: 2013-07-18

    上传用户:chenlong

  • 基于FPGA的PCI接口的设计

    PCI(Peripheral Component Interconnect)局部总线是微型计算机中处理器、存储器与外围控制部件、扩展卡之间的互连接口,由于其速度快、可靠性高、成本低、兼容性好等特点,在各种计算机总线标准占有重要地位,基于PCI标准的接口设计已经成为相关项目开发中的一个重要的选择。    目前,现场可编程门阵列FPGA(Field Programmable Gates)得到了广泛应用。由于其具有规模大,开发过程投资小,可反复编程,且支持软硬件协同设计等特点,因此已逐步成为复杂数字硬件电路设计的首选。    PCI接口的开发有多种方法,主要有两种:一是使用专用接口芯片,二是使用可编程逻辑器件,如FPGA。本论文基于成本和实际需要的考虑,采用第二种方法进行设计。    本论文采用自上而下(Top-To-Down)和模块化的设计方法,使用FPGA和硬件描述语言(VHDL和Verilog HDL)设计了一个PCI接口核,并通过自行设计的试验板对其进行验证。为使设计准确可靠,在具体模块的设计中广泛采用流水线技术和状态机的方法。    论文最终设计完成了一个33M32位的PCI主从接口,并把它作为以NIOSⅡ为核心的SOPC片内外设,与通用计算机成功进行了通讯。    论文对PCI接口进行了功能仿真,仿真结果和PCI协议的要求一致,表明本论文设计正确。把设计下载进FPGA芯片EP2C8Q208C7之后,论文给出了使用SIGNALTAPⅡ观察到的信号实际波形,波形显示PCI接口能够满足本设计中系统的需要。本文最后还给出试验板的具体设计步骤及驱动程序的安装。

    标签: FPGA PCI 接口的设计

    上传时间: 2013-07-28

    上传用户:372825274