虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

通用图

  • STM32原理图及PCB库.rar

    STM32原理图及PCB库.rar原理图封装pcb

    标签: STM PCB 32

    上传时间: 2013-05-21

    上传用户:17826829386

  • DSP28335参考原理图

    DSP28335官方参考原理图,很好用 ,分享一下。

    标签: 28335 DSP 原理图

    上传时间: 2013-07-09

    上传用户:skfreeman

  • 阻抗匹配与史密斯(Smith)圆图

    本文利用史密斯圆图作为RF阻抗匹配的设计指南。文中给出了反射系数、阻抗和导纳的作图范例,并用作图法设计了一个频率为60MHz的匹配网络。

    标签: Smith 阻抗匹配 史密斯

    上传时间: 2013-06-18

    上传用户:huangping588

  • 教你如何在orcad设计原理图怎样在powerpcb中生成PCB的步骤及方法

    教你如何在orcad设计原理图怎样在powerpcb中生成PCB的步骤及方法

    标签: powerpcb orcad PCB 设计原理

    上传时间: 2013-07-05

    上传用户:huyanju

  • 电子厂通用培训资料

    电子厂通用培训资料 电子厂新员工培训资料,电子元器件认识

    标签: 电子 培训资料

    上传时间: 2013-05-23

    上传用户:zhangjinzj

  • 基于DSPFPGA的数字电视条件接收系统

    这篇论文以数字电视条件接收系统为研究对象,系统硬件设计以DSP和FPGA为实现平台,采用以DSP实现其加密算法、以FPGA实现其外围电路,对数字电视条件接收系统进行设计。首先根据数字电视条件接收系统的原理及其软硬分离的发展趋势,提出采用 DSP+FPGA结构的设计方式,将ECC与AES加密算法应用于SK与CW的加密;根据其原理对系统进行总体设计,同时对系统各部分的硬件原理图进行详细设计,并进行 PCB设计。其次采用从上而下的设计方式,对FPGA实现的逻辑功能划分为各个功能模块,然后再对各个模块进行设计、仿真。采用Quartus Ⅱ7.2软件对FPGA实现的逻辑功能进行设计、仿真。仿真结果表明:基于通用加扰算法(CSA)的加扰器模块,满足TS流加扰要求;块加密模块的最高时钟频率达到229.89MHz,流加密模块的最高时钟频率达到331.27MHz,对于实际的码流来说,具有比较大的时序裕量;DSP接口模块满足 ADSP BF-535的读写时序;包处理模块实现对加密后数据的包处理。最后对条件接收系统中加密算法程序采用结构化、模块化的编程方式进行设计。 ECC设计时采用C语言与汇编语言混合编程,充分利用两种编程语言的优势。将ECC 与AES加密算法在VisualDSP++3.0开发环境下进行验证,并下载至ADSP BF-535评估板上运行。输出结果表明:有限域运算汇编语言编程的实现方式,其运行速度明显提高, 192位加法提高380个时钟周期,32位乘法提高92个时钟周期;ECC与AES达到加密要求。上述工作对数字电视条件接收系统的设计具有实际的应用价值。关键词:条件接收,DSP,FPGA,ECC,AEs

    标签: DSPFPGA 数字电视 条件接收系统

    上传时间: 2013-07-03

    上传用户:www240697738

  • sop-4 pcb封装图

    sop-4 pcb封装图,非常难找,自己做了一个

    标签: sop pcb 封装

    上传时间: 2013-06-08

    上传用户:cy_ewhat

  • 通用无线遥控键盘的设计

    通用无线遥控键盘的设计,电子爱好者学习参考。

    标签: 无线遥控 键盘

    上传时间: 2013-06-18

    上传用户:15528028198

  • ATMEGA128最小系统原理图

    ATMEGA128最小系统原理图ATMEGA128最小系统原理图ATMEGA128最小系统原理图

    标签: ATMEGA 128 最小系统 原理图

    上传时间: 2013-04-24

    上传用户:wendy15

  • 原理图和pcb图的汉化 方法

    原理图和pcb图的汉化 方法 PowerLogic汉化 PowerPCB汉化

    标签: pcb 原理图 汉化

    上传时间: 2013-06-12

    上传用户:jjq719719