虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

进程间通信

  • 本代码是基于LINUX系统下的

    本代码是基于LINUX系统下的,实现企业内部员工间通信的客服端代码部分。可以完成文件传输及集体会议等。已通过测试,代码完全无误。

    标签: LINUX 代码

    上传时间: 2013-12-17

    上传用户:teddysha

  • 本代码是基于LINUX系统下的

    本代码是基于LINUX系统下的,实现企业内部员工间通信的服务器端代码部分。可以完成文件传输及集体会议等。包含详细完整的代码。

    标签: LINUX 代码

    上传时间: 2014-01-11

    上传用户:stewart·

  • 电梯调度模拟,有mfc界面展现5部电梯的相互调度

    电梯调度模拟,有mfc界面展现5部电梯的相互调度,模拟进程间的协作

    标签: mfc 电梯 模拟 互调

    上传时间: 2013-12-11

    上传用户:shanml

  • 本书对Linux操作系统及其编程作了整体的介绍

    本书对Linux操作系统及其编程作了整体的介绍,以支持用于开发软件的公开源码模型。对内存管理、进程及其通信机制、PCI、内核模块编程及内核系统结构作了详细的解释,且附有很多程序代码实例。对深入研究Linux下的编程有很大的帮助。

    标签: Linux 操作系统 编程

    上传时间: 2017-09-16

    上传用户:GHF

  • 嵌入式操作系统

    对UCOS_II操作系统的任务间通信、中断管理、内存管理以及Linux操作系统进行了介绍

    标签: 嵌入式操作系统

    上传时间: 2017-12-25

    上传用户:hangdiancy

  • 嵌入式实时操作系统RTThread原理分析与应用

    随着计算机技术的快速发展在手机、汽车等众多领域中对于嵌入式实时操作系统的应用越来越广泛,它的前景在这些领域中也极为广阔。但是同时,随着更加苛刻的要求和更广泛的应用对嵌入式实时操作系统的要求也日益增加,实时性,可靠性,强移植性等变得更加重要。现在嵌入式实时操作系统内核已经发展到了第2代微内核操作系统,例如L4、QNX等,它们主要是解决了微内核体系系统中所带来的进程之间通信的问题。微内核具有良好的灵活性、移植性,并且可靠性强的优点,目前已经成为广泛应用的一种系统体系。本文在在微内核结构基础上,借鉴了L4、VxWorks等几个优秀的嵌入式操作系统的思想,来分析RT-Thread嵌入式实时操作系统。RT-Thread操作系统融合了微内核的特点并加入了自己的特色,属于第二代微内核操作系统。它使用范围极其灵活,无论是在资源紧张的小型系统还是一个具有内存管理、网络功能等的基本计算单元,并且它内核可配置、扩展性好。这里主要讨论了RT-Thread系统的微内核的具体实现,详细分析了RT-Thread的各个功能模块例如内核对象系统、线程调度、IPC机制、内存管理等,并且分析了各个模块在内核之间的相互联系,最后将其移植到CM3芯片中,并测试了系统功能。

    标签: 嵌入式 操作系统 rtthread

    上传时间: 2022-06-29

    上传用户:

  • Java网络高级编程。本书第1-3章介绍了网络进程通信的主要技术。第6章介绍JSP技术。第7-9间主要介绍Java有关的Web技术。

    Java网络高级编程。本书第1-3章介绍了网络进程通信的主要技术。第6章介绍JSP技术。第7-9间主要介绍Java有关的Web技术。

    标签: Java JSP Web 网络

    上传时间: 2017-02-27

    上传用户:qb1993225

  • MSP430系列多单片机间的SPI主从通信.rar

    这篇文章介绍了MSP430系列多单片机间的SPI主从通信原理和相关例程

    标签: MSP 430 SPI

    上传时间: 2013-04-24

    上传用户:啦啦啦啦啦啦啦

  • 基于FPGA的SCI串行通信接口的研究与实现.rar

    国家863项目“飞行控制计算机系统FC通信卡研制”的任务是研究设计符合CPCI总线标准的FC通信卡。本课题是这个项目的进一步引伸,用于设计SCI串行通信接口,以实现环上多计算机系统间的高速串行通信。 本文以此项目为背景,对基于FPGA的SCI串行通信接口进行研究与实现。论文先概述SCI协议,接着对SCI串行通信接口的两个模块:SCI节点模型模块和CPCI总线接口模块的功能和实现进行了详细的论述。 SCI节模型包含Aurora收发模块、中断进程、旁路FIFO、接受和发送存储器、地址解码、MUX。在SCI节点模型的实现上,利用FPGA内嵌的RocketIO高速串行收发器实现主机之间的高速串行通信,并利用Aurora IP核实现了Aurora链路层协议;设计一个同步FIFO实现旁路FIFO;利用FPGA上的块RAM实现发送和接收存储器;中断进程、地址解码和多路复合分别在控制逻辑中实现。 CPCI总线接口包括PCI核、PCI核的配置模块以及用户逻辑三个部分。本课题中,采用FPGA+PCI软核的方法来实现CPCI总线接口。PCI核作为PCI总线与用户逻辑之间的桥梁:PCI核的配置模块负责对PCI核进行配置,得到用户需要的PCI核;用户逻辑模块负责实现整个通信接口具体的内部逻辑功能;并引入中断机制来提高SCI通信接口与主机之间数据交换的速率。 设计选用硬件描述语言VerilogHDL和VHDL,在开发工具Xilinx ISE7.1中完成整个系统的设计、综合、布局布线,利用Modelsim进行功能及时序仿真,使用DriverWorks为SCI串行通信接口编写WinXP下的驱动程序,用VC++6.0编写相应的测试应用程序。最后,将FPGA设计下载到FC通信卡中运行,并利用ISE内嵌的ChipScope Pro虚拟逻辑分析仪对设计进行验证,运行结果正常。 文章最后分析传输性能上的原因,指出工作中的不足之处和需要进一步完善的地方。

    标签: FPGA SCI 串行通信接口

    上传时间: 2013-04-24

    上传用户:竺羽翎2222

  • 两块STM32间的SPI通信(查询方式)

    两块STM32芯片间的SPI通信,工程内附说明。

    标签: STM SPI 32 通信

    上传时间: 2013-07-15

    上传用户:dianxin61