近年来,以电池作为电源的微电子产品得到广泛使用,因而迫切要求采用低电源电压的模拟电路来降低功耗。目前低电压、低功耗的模拟电路设计技术正成为微电子行业研究的热点之一。 在模拟集成电路中,运算放大器是最基本的电路,所以设计低电压、低功耗的运算放大器非常必要。在实现低电压、低功耗设计的过程中,必须考虑电路的主要性能指标。由于电源电压的降低会影响电路的性能,所以只实现低压、低功耗的目标而不实现优良的性能(如高速)是不大妥当的。 论文对国内外的低电压、低功耗模拟电路的设计方法做了广泛的调查研究,分析了这些方法的工作原理和各自的优缺点,在吸收这些成果的基础上设计了一个3.3 V低功耗、高速、轨对轨的CMOS/BiCMOS运算放大器。在设计输入级时,选择了两级直接共源一共栅输入级结构;为稳定运放输出共模电压,设计了共模负反馈电路,并进行了共模回路补偿;在偏置电路设计中,电流镜负载并不采用传统的标准共源-共栅结构,而是采用适合在低压工况下的低压、宽摆幅共源-共栅结构;为了提高效率,在设计时采用了推挽共源极放大器作为输出级,输出电压摆幅基本上达到了轨对轨;并采用带有调零电阻的密勒补偿技术对运放进行频率补偿。 采用标准的上华科技CSMC 0.6μpm CMOS工艺参数,对整个运放电路进行了设计,并通过了HSPICE软件进行了仿真。结果表明,当接有5 pF负载电容和20 kΩ负载电阻时,所设计的CMOS运放的静态功耗只有9.6 mW,时延为16.8ns,开环增益、单位增益带宽和相位裕度分别达到82.78 dB,52.8 MHz和76°,而所设计的BiCMOS运放的静态功耗达到10.2 mW,时延为12.7 ns,开环增益、单位增益带宽和相位裕度分别为83.3 dB、75 MHz以及63°,各项技术指标都达到了设计要求。
标签: CMOSBiCMOS 低压 低功耗
上传时间: 2013-06-29
上传用户:saharawalker
主要介绍如何使用运算放大器,既有理论,又有实践电路
标签: 运算放大器
上传时间: 2013-07-25
上传用户:firstbyte
运算放大器的基本工作原理,包括非倒相放大电路、倒相放大电路、差分放大电路。还有一些放大器电流电压的计算方法
上传时间: 2013-07-06
上传用户:wang0123456789
学习运算放大器的设计,从简单运算放大器设计到运算电路、信号整形等等,是一个使用手册
上传时间: 2013-07-01
上传用户:Neoemily
LM324是四运放集成电路,它采用14脚双列直插塑料封装,外形如图所示。它的内部包含四组形式完全相同的运算放大器, 除电源共用外,四组运放相互独立。每一组运算放大器可用图1所示的符号来表示,它有5个引出脚,其中“+”、“-”为两个信号输入端,“V+”、“V-”为正、负电源端,“Vo”为输出端。两个信号输入端中,Vi-(-)为反相输入端,表示运放输出端Vo的信号与该输入端的位相反;Vi+(+)为同相输入端,表示运放输出端Vo的信号与该输入端的相位相同。
上传时间: 2013-04-24
上传用户:eddy77
集成运算放大电路的一般组成及其单元结构,如恒流源电路、差分放大电路、CC-CE、CC-CB 电路和互补输出电路等。 运算放大器主要由输入级、中间放大级、输出级和偏置电路等四部分组成
上传时间: 2013-04-24
上传用户:jiachuan666
介绍了一款不要求负参考电压 (VREF) 的电流源 DAC/运算放大器接口。尽管该建议电路设计提供了一款较好的有效解决方案,但必须注意的是:如果 DAC 的最大兼容电压作为运算放大器输入 (VDAC+) 正端的设计目标,则负端 (VDAC–) 的 DAC 电压将会违反最大兼容输出电压,因为存在最初并不那么明显的偏置。下面的讨论,将对出现这种偏置的原因进行解释,并提出一种解决问题的简单方法。之后,我们将讨论在 DAC 和运算放大器之间插入一个滤波器的方法。
上传时间: 2013-10-22
上传用户:gut1234567
EVAL-PRAOPAMP-2R/2RU/2RM评估板支持采用SOIC、TSSOP和MSOP封装的双运算放大器。它能以不同的应用电路和配置为用户提供多种选择和广泛的灵活性。该评估板不是为了用于高频器件或高速放大器。但是,它为用户提供了不同电路类型的多种组合,包括有源滤波器、仪表放大器、复合放大器,以及外部频率补偿电路。本应用笔记会给出几个应用电路的例子。
上传时间: 2014-12-23
上传用户:kxyw404582151
运算放大器
上传时间: 2013-11-23
上传用户:文993
运算放大器详细的应用电路
标签: 运算放大器
上传时间: 2013-11-22
上传用户:shizhanincc