虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

达到

  • 半导体激光器的驱动电路设计

    对于半导体激光器而言,其输出功率的稳定性是评价其性能的最重要的参数。设计了一种半导体激光器驱动电路,并进行了测试,测试表明加 入温度控制部分之后激光器输出功率的稳定度得到了明显提高,功率稳定度达到1.75‰。

    标签: 半导体激光器 驱动 电路设计

    上传时间: 2013-05-28

    上传用户:exxxds

  • 异步FIFO是用来适配不同异步FIFO采用了格雷(GRAY)变换技术和双端口RAM实现了不同时钟域之间的数据无损传输

    异步FIFO是用来适配不同时钟域之间的相位差和频率飘移的重要模块。本文设计的异步FIFO采用了格雷(GRAY)变换技术和双端口RAM实现了不同时钟域之间的数据无损传输。该结构利用了GRAY变换的特点,使得整个系统可靠性高和抗干扰能力强,系统可以工作在读写时钟频率漂移达到正负300PPM的恶劣环境。并且由于采用了模块化结构,使得系统具有良好的可扩充性。

    标签: FIFO GRAY RAM 适配

    上传时间: 2013-08-08

    上传用户:13817753084

  • FPGA之间的LVDS传输

    FPGA之间的LVDS传输,采用serdes接口,传输速率达到400m

    标签: FPGA LVDS 传输

    上传时间: 2013-08-09

    上传用户:hoperingcong

  • 可编程逻辑器件是一种可以通过编程

    可编程逻辑器件是一种可以通过编程,改变系统连线,达到系统重构的器件,该器件\\\\\\\\r\\\\\\\\n可以现场编程,就是说当该器件安装到电路板上后,可以对它的功能进行重新设置,这样\\\\\\\\r\\\\\\\\n就可以非常方便的进行数字系统的设计与制作

    标签: 可编程逻辑器件 编程

    上传时间: 2013-08-10

    上传用户:stella2015

  • DM642 接硬盘的方案

    DM642 接硬盘的方案,利用FPGA作FIFO缓冲,达到数据/图像/视频的实时高速写入。

    标签: 642 DM 硬盘 方案

    上传时间: 2013-08-13

    上传用户:lgd57115700

  • 以ARM微处理器和FPGA 芯片为核心设计了嵌入式CCD 采集系统

    提出了基于嵌入式技术CCD 采集系统的新方法,并以ARM微处理器和FPGA 芯片为核心设计了嵌入式CCD 采集系统,解决了传统采集方法中系统过于庞大和复杂的问题,具有结构简单、小型化和智能化的特点。试验结果表明,该系统实现了CCD 输出图像的高速采集和实时显示,数据采集速率达到5 MHz。

    标签: FPGA ARM CCD 微处理器

    上传时间: 2013-08-15

    上传用户:baitouyu

  • 在数字电路的设计中

    在数字电路的设计中,时序设计是一个系统性能的主要标志,在高层次设计方法中,对时序控制的抽象度也相应提高,因此在设计中较难把握,但在理解RTL电路时序模型的基础上,采用合理的设计方法在设计复杂数字系统是行之有效的,通过许多设计实例证明采用这种方式可以使电路的后仿真通过率大大提高,并且系统的工作频率可以达到一个较高水平

    标签: 数字电路

    上传时间: 2013-08-18

    上传用户:nairui21

  • 介绍了3DES加密算法的原理并详尽描述了该算法的FPGA设计实现,采用了状态机和流水线技术

    介绍了3DES加密算法的原理并详尽描述了该算法的FPGA设计实现。采用了状态机和流水线技术,使得在面积和速度上达到最佳优化;添加了输入和输出接口的设计以增强该算法应用的灵活性。各模块均用硬件描述语言实现,最终下载到FPGA芯片Stratix EP1S25F780C5中。

    标签: 3DES FPGA 加密算法 算法

    上传时间: 2013-08-20

    上传用户:HGH77P99

  • FPGA实现频率合成的技术,含软硬件设计

    尽管频率合成技术已经经历了大半个世纪的发展史,但直到今天,人们对\\r\\n它的研究仍然在继续。现在,我们可以开发出输出频率高达IG的DDS系统,\\r\\n武汉理工大学硕士学位论文\\r\\n已能满足绝大多数频率源的要求,集成DDS产品的信噪比也可达到75dB以上,\\r\\n已达到锁相频率合成的一般水平。电子技术的发展己进入数字时代,模拟信号\\r\\n数字化的方法也是目前一个热门研究课题,高速AD、DA器件在通信、广播电\\r\\n视等领域的应用越来越广泛。本次设计完成了软件仿真和硬件实现,对设计原

    标签: FPGA 频率合成 软硬件设计

    上传时间: 2013-08-21

    上传用户:asdkin

  • 利用ARM的GPIO和SPI总线进行FPGA的被动串行配置

    利用ARM的GPIO和SPI总线进行FPGA的被动串行配置,加载速度可以达到200KBytes/Sec.

    标签: GPIO FPGA ARM SPI

    上传时间: 2013-08-28

    上传用户:Maple