用verilog设计密勒解码器 一、题目: 设计一个密勒解码器电路 二、输入信号: 1. DIN:输入数据 2. CLK:频率为2MHz的方波,占空比为50% 3. RESET:复位信号,低有效 三、输入信号说明: 输入数据为串行改进密勒码,每个码元持续时间为8μs,即16个CLK时钟;数据流是由A、B、C三种信号组成; A:前8个时钟保持“1”,接着5个时钟变为“0”,最后3个时钟为“1”。 B:在整个码元持续时间内都没有出现“0”,即连续16个时钟保持“1”。 C:前5个时钟保持“0”,后面11个时钟保持“1”。 改进密勒码编码规则如下: 如果码元为逻辑“1”,用A信号表示。 如果码元为逻辑“0”,用B信号表示,但以下两种特例除外:如果出现两个以上连“0”,则从第二个“0”起用C信号表示;如果在“通信起始位”之后第一位就是“0”,则用C信号表示,以下类推; “通信起始位”,用C信号表示; “通信结束位”,用“0”及紧随其后的B信号表示。 “无数据”,用连续的B信号表示。
上传时间: 2013-12-02
上传用户:wang0123456789
该程序主要是实现键盘显示的功能,当从键盘上得到输入信号时,如何将其正确显示
上传时间: 2014-08-31
上传用户:CHENKAI
用递推最小二乘法辨识系统参数(6位的M序列作为输入信号,递推300次)
上传时间: 2015-10-20
上传用户:tuilp1a
文件当中题意如下:已知一个二阶欠阻尼闭环系统,其传递函数G(s)=20/s2+3s+20 .输入信号为单位阶跃信号.求: (1):解析解 (2):用四阶R—K方法及Adams预估校正法求数值解. (3):比较用四阶R—K方法不同步长时计算精度与解析解进行比较,结果以图形给出. (4):给出用Adams做出的阶跃响应图形. 本文档解析透彻,有完整的源程序和仿真图形,对学习的朋友很有借鉴意义。
上传时间: 2015-12-31
上传用户:WMC_geophy
实现D触发器的基本功能,D触发器的功能是时钟信号为上升沿时检测输入信号并将其赋值给输出信号并维持到下一个上升沿(压缩包内为所有MAXPLUS2程序)
上传时间: 2014-01-17
上传用户:lizhizheng88
阵列信号处理中:四个输入信号,八单元均匀圆阵的波达方向估计和波束形成.应用Music方法
上传时间: 2016-02-17
上传用户:希酱大魔王
4位数值比较器MC14585B.能够将两个输入信号比较的各种情况送到输出端口上.本程序基于VHDL语言,开发环境是MAXPLUS2
上传时间: 2016-03-09
上传用户:363186
W83791d是华帮公司生产的通用的具有I2C总线接口的硬件设备监控芯片。此芯片可以监控10种电压的输入信号,5种风扇的转速,3种温度的输入等。在我们的存储项目种,目前只是用到了电源电压的监控和硬盘温度的监控。驱动的移植主要是借鉴了I2C的linux下的标准架构和一种linux的新的文件系统—sysfs文件系统。
上传时间: 2016-04-15
上传用户:1109003457
设pn序列长度为Lc,为输入信号的Lc倍,输入带宽为f,则经过扩频后,信道中传输信号的带宽为Lc*f,.躁声也衰减为原来的1/Lc。在解调端用相同的pn序列进行解调。这样的好处是频带扩宽了,有利于对传送信号的保密,只有知道调制端的pn序列,才能正确地解调出信号;另外,由于躁声的衰减,在很大程度上降低了误码率
上传时间: 2016-05-21
上传用户:钓鳌牧马
使用matlab实现输入信号的小波消噪和自适应滤波
上传时间: 2013-12-02
上传用户:qq1604324866