基于FPGA实现的一种新型数字锁相环
基于FPGA实现的一种新型数字锁相环...
基于FPGA实现的一种新型数字锁相环...
文章介绍了系统的硬件电路原理与具体实现方法,其中主要包括载波恢\r\n复电路,PN 码捕获电路和跟踪电路,并针对Xilinx 公司FPGA 的特点,对各电\r\n路的实现进行优化设计,在不影响系统稳定性和精度的前提下,减少硬件资源\r\n消耗,提高硬件利用率。设计利用Verilog 硬件描述语言完成...
基于FPGA的全数字锁相环设计,内有设计过程和设计思想...
基于FPGA设计数字锁相环,提出了一种由微分超前/滞后型检相器构成数字锁相环的Verilog-HDL建模方案...
关于数字锁相环的一点东西,可以下来看看\r\n...