载波跟踪环

共 35 篇文章
载波跟踪环 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 35 篇文章,持续更新中。

模拟cmos集成电路设计(design of analog

<P>模拟集成电路的设计与其说是一门技术,还不如说是一门艺术。它比数字集成电路设计需要更严格的分析和更丰富的直觉。严谨坚实的理论无疑是严格分析能力的基石,而设计者的实践经验无疑是诞生丰富直觉的源泉。这也正足初学者对学习模拟集成电路设计感到困惑并难以驾驭的根本原因。.<BR>美国加州大学洛杉机分校(UCLA)Razavi教授凭借着他在美国多所著名大学执教多年的丰富教学经验和在世界知名顶级公司(AT&

XAPP854-数字锁相环(DPLL)参考设计

<div> Many applications require a clock signal to be synchronous, phase-locked, or derived fromanother signal, such as a data signal or another clock. This type of clock circuit is important in

船载USB系统跟踪数传信号可行性研究

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">讨论了一种船载USB系统跟踪数传信号可行性的方案,为实现船载USB系统对飞船目标跟踪功能的备份提供了一个新的思路,该方案通过切换船载USB系统中跟踪接收机软件状态的方式来实现,此方法已成功应用于跟踪过境数传信号目标的跟

C波段频率源设计及性能分析

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px;">采用锁相环技术设计了一种稳定、低噪声的C波段频率源。建立了锁相环的相位噪声模型并分析影响相位噪声的因素,进行了锁相环低通滤波器的设计。利用软件对环路的稳定

锁相环基本原理

锁相环

XS128之锁相环PLL

XS128之锁相环PLL

时钟分相技术应用

<p> 摘要: 介绍了时钟分相技术并讨论了时钟分相技术在高速数字电路设计中的作用。<br /> 关键词: 时钟分相技术; 应用<br /> 中图分类号: TN 79  文献标识码:A   文章编号: 025820934 (2000) 0620437203<br /> 时钟是高速数字电路设计的关键技术之一, 系统时钟的性能好坏, 直接影响了整个电路的<br /> 性能。尤其现代电子系统对性

基于ADF4111的锁相环频率合成器设计

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px;">为得到性能优良、符合实际工程的锁相环频率合成器,提出了一种以ADI的仿真工具ADIsimPLL为基础,运用ADS(Advanced Design Syst

电子学名词介绍

电子学名词<BR>1、 电阻率---又叫电阻系数或叫比电阻。是衡量物质导电性能好坏的一个物理量,以字母ρ表示,单位为欧姆*毫米平方/米。在数值上等于用那种物质做的长1米截面积为1平方毫米的导线,在温度20C时的电阻值,电阻率越大,导电性能越低。则物质的电阻率随温度而变化的物理量,其数值等于温度每升高1C时,电阻率的增加与原来的电阻电阻率的比值,通常以字母α表示,单位为1/C。<BR>2、 电阻的温

相敏检波电路鉴相特性的仿真研究

<P>分析了调幅信号和载波信号之间的相位差与调制信号的极性的对应关系,得出了相敏检波电路输出电压的极性与调制信号的极性有对应关系的结论。为了验证相敏检波电路的这一特性,给出3 个电路方案,分别选用理想元件和实际元件,采用Multisim 对其进行仿真实验,直观形象地演示了相敏检波电路的鉴相特性,是传统的实际操作实验所不可比拟的。<BR>关键词:相敏检波;鉴相特性;Multisim;电路仿真</P>

宽带低EVM直接变频发射机

本电路为宽带直接变频发射机模拟部分的完整实施方案(模拟基带输入、RF输出)。通过使用锁相环(PLL)和宽带集成电压控制振荡器(VCO),本电路支持500 MHz至4.4 GHz范围内的RF频率。PLL中的LO执行谐波滤波,确保提供出色的正交精度。低噪声LDO确保电源管理方案对相位噪声和EVM没有不利影响。这种器件组合可以提供500 MHz至4.4 GHz频率范围内业界领先的直接变频发射机性能。<b

锁相环(PLL)基本原理

<div> 锁相环是一种反馈系统,其中电压控制振荡器(VCO)和相位比较器相互连接,使得振荡器可以相对于参考信号维持恒定的相位角度。锁相环可用来从固定的低频信号生成稳定的输出高频信号等。<br /> <img alt="" src="http://dl.eeworm.com/ele/img/829019-12060QP95V62.jpg" style="width: 459px; height

一种载波同步锁相环设计方案

<p> 研究了一种利用corid 算法的矢量及旋转模式对载波同步中相位偏移进行估计并校正的方法.设计并实现了基于corid 算法的数字锁相环.通过仿真验证了设计的有效性和高效性.</p> <p> <img alt="" src="http://dl.eeworm.com/ele/img/177094-1202091A23D44.jpg" style="width: 488px; height:

3GHz射频信号源模块GR6710

产品概要: 3GHz射频信号源模块GR6710是软件程控的虚拟仪器模块,可以通过测控软件产生9kHz到3GHz的射频信号源和AM/FM/CW调制输出,具有CPCI、PXI、SPI、RS232、RS485和自定义IO接口。 产品描述: 3GHz射频信号源模块GR6710是软件程控的虚拟仪器模块,可以通过测控软件产生9kHz到3GHz的射频信号源和AM/FM/CW调制输出,还可以通过IQ选件实现其它任

同步多个1 GSPS直接数字频率合成器AD9910

多个DDS器件同步后,就可以在多个频率载波实现相位和幅度的精确数字调谐控制。这种控制在雷达应用和用于边带抑制的正交(I/Q)上变频中很有用。<br /> <img alt="" src="http://dl.eeworm.com/ele/img/31-130201155531143.jpg" style="width: 399px; height: 398px; " /><br />

自动跟踪工频陷波器的研究与设计

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px; ">介绍了一种新型线性自动跟踪工频陷波器的电路结构。该陷波器应用于电子束曝光机束流测量电路中,用来抑制工频干扰对测量精度的影响。基于对自动跟踪陷波器的基本工

高等模拟集成电路

近年来,随着集成电路工艺技术的进步,电子系统的构成发生了两个重要的变化: 一个是数字信号处理和数字电路成为系统的核心,一个是整个电子系统可以集成在一个芯片上(称为片上系统)。这些变化改变了模拟电路在电子系统中的作用,并且影响着模拟集成电路的发展。 数字电路不仅具有远远超过模拟电路的集成规模,而且具有可编程、灵活、易于附加功能、设计周期短、对噪声和制造工艺误差的抗扰性强等优点,因而大多数复杂系统以数

X波段低相噪跳频源的设计

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">结合直接数字频率合成(DDS)和锁相环(PLL)技术完成了X波段低相噪本振跳频源的设计。文章通过软件仿真重点分析了本振跳频源的低相噪设计方法,同时给出了主要的硬件选择和详细电路设计过程。最后对样机的测试结果表明,本方案

一种带振幅调节的晶体振荡器

<span id="LbZY">设计了一种带振幅控制的晶体振荡器,用于32 768 Hz的实时时钟。振幅调节环采用源接地振荡器形式来得到高的频率稳定性和低的功耗。使用MOS管电阻有效的减小了版图面积。电路在0.35 &mu;m、5 V CMOS工艺上实现,仿真和测试结果都能满足设计要求。<br /> <img alt="" src="http://dl.eeworm.com/ele/img/31-

全数字跟踪接收机的设计与实现

<span id="LbZY">随着软件无线电在中频领域的广泛应用,采用数字信号处理技术设计了基于FPGA全数字中频跟踪接收机并应用于遥感卫星天线接收系统中。给出了详细的理论说明和体统组成。该接收机结构简单,成本低,调试方便。在测试和实际应用中,该跟踪接收机输入信号的动态范围大,AGC和误差电压精度等指标较模拟接收机都有显著的提高。<br /> <img alt="" src="http://dl