虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

载波模块

  • 基于DSP的柴油发电机组控制系统自动并网模块设计

    针对现有自动准同期并网装置与发电机组控制系统分离,采用单独的控制芯片而导致资源浪费的问题,设计了以发电机组控制系统的主控芯片TMS320F2812为核心实现的自动准同期并网模块。该模块节省了硬件资源,通过实验可以方便的实现安全、可靠的并网。详细叙述了该模块的原理和软硬件设计。

    标签: DSP 柴油发电机组 控制系统 并网

    上传时间: 2013-11-10

    上传用户:sqq

  • 三相SPWM波在TMS320F28335中的实现

    载波相移正弦脉宽调制(SPWM)技术是一种适用于大功率电力开关变换装置的高性能开关调制策略,在有源电力滤波器中有良好的应用前景。本文介绍了如何利用高性能数字信号处理器TMS320F28335的片内外设事件管理器(EV)模块产生三相SPWM波,给出了程序流程图及关键程序源码。该方法采用不对称规则采样算法,参数计算主要采用查表法,计算量小,实时性高。在工程实践中表明,该方法既能满足控制精度要求,又能满足实时性要求,可以很好地控制逆变电源的输出。

    标签: F28335 28335 SPWM 320F

    上传时间: 2013-11-05

    上传用户:tzrdcaabb

  • 利用Matlab自带的DSP模块生成CCS的Projects的详细操作

    利用Matlab里自带的DSP模块生成CCS的Projects的详细操作

    标签: Projects Matlab DSP CCS

    上传时间: 2013-11-12

    上传用户:stampede

  • DSP芯片SCI模块在电力电子控制装置中的应用

    DSP芯片SCI模块在电力电子控制装置中的应用

    标签: DSP SCI 芯片 模块

    上传时间: 2013-11-23

    上传用户:crazyer

  • 基于DSP和CPLD的液晶模块的设计

    本文介绍了一种基于DSP TMS320F2812和CPLD EPM7128SQC100的液晶模块的设计与实 现方法。将CPLD作为DSP与液晶模块之间连接的桥梁,解决了快速处理器DSP与慢速外设液晶模块的匹配问题,给出了硬件接口电路以及相关的程序设计,并在实际应用系统中成功运行。

    标签: CPLD DSP 液晶模块

    上传时间: 2014-12-28

    上传用户:xinhaoshan2016

  • 使用LabVIEW FPGA模块设计IP核

    对于利用LabVIEW FPGA实现RIO目标平台上的定制硬件的工程师与开发人员,他们可以很容易地利用所推荐的组件设计构建适合其应用的、可复用且可扩展的代码模块。基于已经验证的设计进行代码模块开发,将使现有IP在未来应用中得到更好的复用,也可以使在不同开发人员和内部组织之间进行共享和交换的代码更好服用

    标签: LabVIEW FPGA IP核 模块设计

    上传时间: 2013-11-20

    上传用户:lnnn30

  • 基于Arria V和Cyclone V精度可调DSP模块的高性能DSP应用与实现

         本文是基于Arria V和Cyclone V精度可调DSP模块的高性能DSP应用与实现(英文资料)

    标签: DSP Cyclone Arria 精度可调

    上传时间: 2014-12-28

    上传用户:CHINA526

  • Verilog_HDL的故事之模块的沟通

    Verilog_HDL的故事4_之_模块的沟通

    标签: Verilog_HDL 模块 沟通

    上传时间: 2013-12-23

    上传用户:13686209316

  • 基于FPGA实现的高速串行交换模块实现方法研究

    采用Xlinx公司的Virtex5系列FPGA设计了一个用于多种高速串行协议的数据交换模块,并解决了该模块实现中的关键问题.该交换模块实现4X模式RapidIO协议与4X模式PCI Express协议之间的数据交换,以及自定义光纤协议与4X模式PCI Express协议之间的数据交换,实现了单字读写以及DMA操作,并提供高速稳定的传输带宽.

    标签: FPGA 高速串行 模块 实现方法

    上传时间: 2013-10-12

    上传用户:rnsfing

  • AD接收UART发送模块

    AD接收UART发送模块

    标签: UART 接收 发送 模块

    上传时间: 2013-10-28

    上传用户:zhang_yi