虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

软硬件设计

  • 基于ARM的小型无人直升机飞行控制系统设计

    小型无人直升机具有悬停、侧飞、倒飞等独特的飞行特性,能够实现固定翼飞机所不能完成的飞行动作,在军事和民用方面都有很大的应用需求。飞行控制系统是小型无人直升机系统的重要组成部分,是飞行控制算法的运行平台,也是实现小型无人直升机自主飞行的关键部分。进行小型无人直升机飞行控制系统的研究具有重要的现实意义。 本文围绕小型无人直升机飞行控制系统的设计与实现展开论述。首先,文章对目前小型无人直升机及其飞行控制系统的研究现状与发展趋势进行了综述,在此基础上提出了一种以ARM处理器为控制核心、以CPLD为辅助控制器件的飞行控制系统方案。 其次,文章重点描述了小型无人直升机飞行控制系统的软硬件设计过程和相关方案。飞行控制系统的硬件部分由ARM模块和CPLD模块两大部分组成,其中包括数据采集电路、串口通讯电路、舵机控制电路、电源电路等硬件功能模块。软件部分由基于Linux2.6内核的操作系统和相关的设备驱动组成,并设计了基于SD卡的软件存储系统。 最后,文章对小型无人直升机的导航控制系统进行了一些探讨。讨论了从飞行控制系统到导航控制系统的平台升级方案和小型无人直升机在未知环境中的导航控制算法。

    标签: ARM 无人直升机 飞行控制 系统设计

    上传时间: 2013-05-20

    上传用户:fanghao

  • 基于ARM的压电薄膜轴的车辆动态称重系统嵌入式研究与设计

    WIM动态称重系统的研究对于保护公路的正常使用有着非常重要的经济利益和社会价值。针对我国公路WIM系统的研究现状和存在的问题,提出了新的思路、解决办法和改进措施,用以提高整个WIM系统的各项性能指标。 基于ARM的压电薄膜轴的车辆动态称重系统的嵌入式研究与设计,致力于提高WIM系统精度等各项性能指标,其采用了高新的软硬件技术,是一个比较有研究意义的课题。 本文首先从分析称重原理入手,提出了一个改进的系统整体设计方案,在该方案的前提下,通过不断地试验修改,搭建了一个基于Labview的现场模拟实验系统,为下一步研究和整个系统的实现打下了坚实的基础。本文所做的具体工作,概括起来有如下几点: 第一,简要地介绍了基于压电薄膜轴的WIM系统原理、影响因素以及课题研究的意义等; 第二,给出了系统整体设计方案,并设计了多个信号调理电路,诸如电荷放大电路,隔离电路以及滤波电路等; 第三,采用了32位的微处理器,并采用了一种比较完善的数据处理方法,提高了系统的软硬件技术,在此基础上研究设计了基于ARM-μgC/OS-Ⅱ的WIM嵌入式系统平台,完成了系统的软硬件设计、实现及操作系统移植; 最后,设计并实地进行了一个新的试验,即基于LabVIEW8.2的数据采集卡的现场模拟试验,给出了试验结果和分析。该试验方便于测量与数据采集,可得到较为精准的现场数据,为后续的数据处理打下了基础;

    标签: ARM 压电 动态称重系统 薄膜

    上传时间: 2013-07-29

    上传用户:源弋弋

  • 基于ARM9 和CPLD 的输入输出系统设计

    介绍了一种基于ARM9 和CPLD 架构的嵌入式输入输出系统的软硬件设计。系统以工业级EP9315 为核心,扩展了LCD、触摸屏、以太网、串口和USB 等控制接口;以MAX2_EPM240为核

    标签: ARM9 CPLD 输入输出 系统设计

    上传时间: 2013-05-27

    上传用户:pwcsoft

  • 基于ARM的嵌入式多串口网络服务器的设计与实现

    随着电子设备的迅猛发展,“让全部设备接入网络”已经成为一种发展趋势。通过嵌入式串口服务器,可以让现有的串行设备拥有联网功能,避免了投资大量人力、物力,有利于对传统串行设备进行更换或者升级。 本文设计的串口服务器采用嵌入式处理器和Linux操作系统,把现有的基于串行接口的数据转化成以太网数据,然后进行数据存取,将传统的串行数据送往网络。 论文主要研究了以下内容: 第一,在研究串口服务器网关工作机理的基础上,分析高性能串口网络服务器的功能需求。 第二,基于AT91ARM9200微处理器及LXT971ALE网络接口芯片等构建嵌入式系统,完成RS232-TCP/IP转换网关的软硬件设计,实现最多32路串行终端同时接入以太网的高性能串口服务器。 第三,在RH Linux 9.0为ARM处理器提供的交叉开发工具下移植Linux,为嵌入式串口服务器设计服务器端与客户端工作模式,同时设计实现系统参数的在线配置功能。 第四,在客户端和服务器端分别设计串口服务器的基本API函数,为系统二次开发打下良好的基础。

    标签: ARM 嵌入式 多串口 网络服务器

    上传时间: 2013-04-24

    上传用户:mqien

  • 基于DSP和FPGA的自动指纹识别系统硬件设计与实现

    随着计算机与信息技术的发展,生物特征识别技术受到了广泛的关注。指纹识别是生物特征识别中的一项重要内容,一直以来是国内外的研究热点。 嵌入式自动指纹识别是指指纹识别技术在嵌入式系统上的应用。传统的嵌入式自动指纹识别系统多采用单片DSP或MIPS处理器来完成算法,由于DSP或MIPS处理器只能根据程序顺序执行,在指纹匹配过程中只能和整个库中的指纹进行一一匹配,因此这类系统在处理较大指纹库时下匹配时间相当长。为了克服这个缺点,本文构建了浮点DSP和FPGA协同处理构架的硬件平台,充分利用DSP在计算上的精确度和FPGA并行处理的特点,由DSP和FPGA共同处理匹配算法。 本文的主要工作如下: 1.设计了一个硬件系统,包括DSP处理器、FPGA、指纹传感器、人机交互接口和USB1.1接口。同时,还设计了各硬件模块的驱动程序,为应用程序提供控制接口。由于系统中DSP工作频率为300MHz,其中某些器件的工作频率达到了100MHz,因此本文还给出了一些信号完整性分析和PCB设计经验。 2.编写了Verilog程序,在FPGA中实现了9路指纹的并行匹配。由于FPGA本身的局限性,实现原有匹配算法有很大困难。在简化原有匹配算法的基础上本文提出了便于FPGA实现“粗匹配”算法。此外,还设计了用于和DSP通信的接口模块设计。 3.完成了系统应用程序设计。在使用uC/OS-Ⅱ实时操作系统的基础上设计了各系统任务,通过调用驱动程序控制和协调各硬件模块,实现了自动指纹识别功能。为了便于存放指纹特征信息,设计了指纹库数据结构,实现了指纹库添加、删除、编辑的功能。 最终,本系统实现了高效、快速的进行指纹识别,各模块工作稳定。同时,模块化的软硬件设计使本系统便于进行二次开发,快速应用于各种场合。

    标签: FPGA DSP 自动 指纹识别系统

    上传时间: 2013-06-05

    上传用户:guanliya

  • 基于ARM和CPLD的可扩展嵌入式系统设计

    进入20世纪90年代后,随着全球信息化、智能化、网络化的发展,嵌入式系统技术获得了前所未有的发展空间。 嵌入式系统的最大特点之_是其所具有的目的性或针对性,即每一套嵌入式系统的开发设计都有其特殊的应用场合与特定功能,这也是嵌入式系统与通刚的计算机系统最主要的区别。由于嵌入式系统是为特定的目的而设计的,且常常受到体积、成本、功能、处理能力等各种条件的限制。因此,如果可以最大限度地提高应用系统硬件上和软件上的灵活性,就可以用最低的成本,最少的时间,快速的完成功能的转换。 本课题的目的在于提出并设计一种基于ARM(Advanced RISC Machines)和CPLD(Complex Programmable Logic Device)的可扩展功能嵌入式系统平台,并完成了系统的硬件设计和PCI(Peripheral Component Interconnect)桥的固件设计。设计过程中采用美国ALTIUM公司的ALTIUM DESIGNER 6.0 EDA软件开发了系统的硬件部分。在整个硬件开发环节中,充分采用高速PCB(Printed Circuit Board)的设计原则,并进行全面的电路仿真试验,保证了硬件系统的高度可靠性。本系统承袭了ARM7系列处理器高性能、低功耗、低成本的优点,并充分考虑到用户的需要,扩展了多种常用的外部设备接口以及蓝牙无线接口等,为将米各种可能的应用提供了完善的硬件基础。概括总结起来本文具体工作如下: 1.完全自主设计了具有高扩展性的基于LPC2292嵌入式处理器的嵌入式系统应用开发平台。基于该硬件平台,可以实现许多基于ARM架构处理器的嵌入式应刚而无需对硬什系统作出大的改变,如多协议转换器、CAN(Control Area Network)总线网关、以太网关、各种工业控制应用等。并在具体的设计实践中,总结出了嵌入式系统硬件平台的设计原则及设计方法。 2.完成了基于CPLD的PCI桥接芯片的同什设计,在ARM硬件平台上成功扩展了PCI设备,成功解决了ARM处理器和PCI从设备之间通讯的问题。 3.完成了对所开发的嵌入式系统硬件平台的测试工作,完成了基于AT89C51的PCI测试卡软硬件设计。基于此测试卡,可以实现对系统中的PCI通讯功能进行有效测试,以保证整个硬件系统正常、高效、稳定地运行。本系统的设计完成,使其可以作为嵌入式应用的二次开发或实验平台,用于工业产品开发及高校相关专业的实践教学。

    标签: CPLD ARM 扩展 嵌入式系统设计

    上传时间: 2013-05-22

    上传用户:sztfjm

  • 基于ARM及uClinux的嵌入式测控仪表的设计

    在工业生产中,二次自动化仪表是构成自动化系统的基本单元之一。我国的单元仪表己基本完成由电动Ⅲ型仪表向基于八位或十六位单片机为基础设计的数字化仪表的转换。由于常规单片机资源的限制,以单片机为基础设计的单元仪表基本上还是在功能上替代电动Ⅲ型仪表,并按电动Ⅲ型功能进行分类。这样造成国内自动化仪表生产厂家生产的二次数字化仪表品种繁杂,标准难以统一,设计随意性大。因此带来如下现实问题: 1.自动化系统设计单位的仪表选型、系统调试、使用中操作、维修和系统的功能优化及备件的准备非常的不方便: 2.仪表生产厂家的批量生产困难,产品质量的提高及成本的节约不利: 3.国内现在自动化仪表厂家数量众多,但都无法形成规模生产,质量不佳,而国外进口的二次仪表往往依附于特定的集散系统,也存在标准不统一,难以灵活替换的问题,且价格昂贵。 自动化系统设计、生产及应用迫切需要一种使用方便、通用性强的智能型二次仪表,以解决上述问题,改变传统设计、生产及应用方式,这将是未来自动化仪表的发展趋势,也就是本课题的努力方向。 本论文正是针对上述问题,以设计出一种可灵活组态的通用智能型二次仪表为研究对象,在深入分析国内主流仪表厂家的仪表操作方式和仪表功能的基础上,合理地进行软硬件设计,为在同一硬件平台下实现多种仪表的功能进行了创新性和探索性研究。主要内容为: 1.各种常规二次仪表功能、标准、接线、操作习惯及结构方式的归类分析; 2.多信号多量程的柔性测量方法研究; 3.系统整机设计以及系统可靠性设计; 4.u-boot的向ARM的移植、uClinux向ARM的移植、uClinux下的通用组态软件设计。 本文设计了一种以三星公司的ARM7TDMI系列处理器S3C44BOX为核心,辅以外围电路,实现同一硬件平台下多种仪表的功能,并成功制作了样品系统。 本文所讨论的基于$3C44BOX和uClinux的智能仪表系统的开发技术同样适用于其它项目的开发,对其它嵌入式的应用系统开发有重要的参考价值。

    标签: uClinux ARM 嵌入式 测控仪表

    上传时间: 2013-05-16

    上传用户:jjq719719

  • 谐波信号发生器的研究与设计

    随着频率合成理论和高速大规模集成电路的发展,信号发生器作为一类重要的仪器,在通信、检测、导航等领域有着广泛的应用。特别是在高压电力系统的检测领域,常常需要模拟电网谐波的标准信号源对检测设备的性能进行校验,例如高压电力线路的相位检测,避雷器的性能检测,用户电能表的性能校验等。为此,本文围绕一种新型的参数可调谐波信号发生器进行了研究和设计,课题得到了常州市科技攻关项目的资助。 本文首先论述了频率合成技术的发展,并将直接数字频率合成技术与传统的频率合成技术进行了比较。然后深入研究了DDS的工作原理和基本结构,从频域角度分析了理想参数和实际参数两种情况下DDS的输出频谱。在此基础上,详细分析了引起输出杂散的三个主要因素,并对DDS的杂散抑制方法进行了仿真研究。最后对参数可调谐波信号发生器进行了软硬件设计。 在系统设计的过程中,本文以Altera公司的FPGA芯片EPF10K70RC240-2为核心,利用开发工具MAX+PLUSⅡ并结合硬件描述语言VHDL设计了一种频率、相位、幅度、谐波比例可调的谐波信号发生器。详细阐述了该信号发生器的体系结构,并进行了软硬件的设计和具体电路的实现。实验结果表明,系统的性能指标均达到了设计要求,且具有使用简单、集成度高等特点。

    标签: 谐波 信号发生器

    上传时间: 2013-05-20

    上传用户:qulele

  • 计算机温度控制系统设计

    一、 课程设计(论文)的内容 设计一个由微机(单片机)实现温度控制系统。通过这个过程学习计算机闭环温度控制系统的软硬件设计。 二、课程设计(论文)的要求与数据 1.温度控制指标:60~100℃之间任选;偏差:2℃。 2.在线调整可控硅导通角,通过改变加热丝两端电压调整温箱温度,自行确定控制算法。 3.通过按键设置系统设定温度并在显示器上显示设定温度值和实时温度值。 4. 加热丝两端最高电压为AC220V +/-5%,最高功率为1000W。

    标签: 计算机 温度控制 系统设计

    上传时间: 2013-07-01

    上传用户:2525775

  • 实验开发评估板设计与实现

    信号与信息处理是信息科学中近几年来发展最为迅速的学科之一,随着片上系统(SOC,System On Chip)时代的到来,FPGA正处于革命性数字信号处理的前沿。基于FPGA的设计可以在系统可再编程及在系统调试,具有吞吐量高,能够更好地防止授权复制、元器件和开发成本进一步降低、开发时间也大大缩短等优点。然而,FPGA器件是基于SRAM结构的编程工艺,掉电后编程信息立即丢失,每次加电时,配置数据都必须重新下载,并且器件支持多种配置方式,所以研究FPGA器件的配置方案在FPGA系统设计中具有极其重要的价值,这也给用于可编程逻辑器件编程的配置接口电路和实验开发设备提出了更高的要求。 本论文基于IEEE1149.1标准和USB2.0技术,完成了FPGA配置接口电路及实验开发板的设计与实现。作者在充分理解IEEE1149.1标准和USB技术原理的基础上,针对Altcra公司专用的USB数据配置电缆USB-Blaster,对其内部工作原理及工作时序进行测试与详细分析,完成了基于USB配置接口的FPGA芯片开发实验电路的完整软硬件设计及功能时序仿真。作者最后进行了软硬件调试,完成测试与验证,实现了对Altera系列PLD的配置功能及实验开发板的功能。 本文讨论的USB下载接口电路被验证能在Altera的QuartusII开发环境下直接使用,无须在主机端另行设计通信软件,其兼容性较现有设计有所提高。由于PLD(Programmable Logic Device)厂商对其知识产权严格保密,使得基于USB接口的配置电路应用受到很大限制,同时也加大了自行对其进行开发设计的难度。 与传统的基于PC并口的下载接口电路相比,本设计的基于USB下载接口电路及FPGA实验开发板具有更高的编程下载速率、支持热插拔、体积小、便于携带、降低对PC硬件伤害,且具备其它下载接口电路不具备的SignalTapII嵌入式逻辑分析仪和调试NiosII嵌入式软核处理器等明显优势。从成本来看,本设计的USB配置接口电路及FPGA实验开发板与其同类产品相比有较强的竞争力。

    标签: 实验 评估板

    上传时间: 2013-06-07

    上传用户:2525775