虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

软启动器

软启动器是一种集电机软起动、软停车、轻载节能和多种保护功能于一体的电机控制装置。[1]不仅实现在整个起动过程中无冲击而平滑的起动电机,而且可根据电动机负载的特性来调节起动过程中的参数,如限流值、起动时间等。[2]
  • Audio100的测音软件

    Audio100 audio tester是短歌行网站(WWW.AUDIO100.COM)开发的音频信号发生器软件,提供了35种不同频率的正弦波信号,也提供了3组粉红噪音信号和一组20Hz-20kHz的扫频信号,所有信号的幅度为-20dB。Audio100 audio tester中的波形信号全部从专业音频信号发生仪器采样,所产生波形的频率极为准确,失真度也极小,并且提供了专业的音频测试信号说明。在1.0以前的版本均为测试版本,在以后的版本中将加入更多频率的正弦波和不同频率的方波、三角波等波形信号,成为一个具有专业品质的软信号发生器。

    标签: Audio 100 测音 软件

    上传时间: 2013-11-11

    上传用户:zl520l

  • Audio100的测音软件

    Audio100 audio tester是短歌行网站(WWW.AUDIO100.COM)开发的音频信号发生器软件,提供了35种不同频率的正弦波信号,也提供了3组粉红噪音信号和一组20Hz-20kHz的扫频信号,所有信号的幅度为-20dB。Audio100 audio tester中的波形信号全部从专业音频信号发生仪器采样,所产生波形的频率极为准确,失真度也极小,并且提供了专业的音频测试信号说明。在1.0以前的版本均为测试版本,在以后的版本中将加入更多频率的正弦波和不同频率的方波、三角波等波形信号,成为一个具有专业品质的软信号发生器。

    标签: Audio 100 测音 软件

    上传时间: 2013-10-18

    上传用户:半熟1994

  • Nios II软核的点阵控制设计

    如何利用SOPC制作点阵显示

    标签: Nios II软核 点阵 控制设计

    上传时间: 2015-01-01

    上传用户:王小奇

  • 基于FPGA的钢丝绳漏磁无损检测系统设计

    提出一种以现场可编程门阵列(FPGA)为硬件核心的钢丝绳漏磁无损检测系统设计方案,设计了外围电路并对嵌入式IP软核进行了配置,利用C语言和VHDL硬件描述语言编写了检测系统软件程序。实验表明该系统具有功耗低、运算能力强、精度高、便于携带等优点。

    标签: FPGA 漏磁 无损检测 系统设计

    上传时间: 2015-01-01

    上传用户:pans0ul

  • 清华大学Altera FPGA工程师成长手册(光盘视频)

       《Altera FPGA工程师成长手册》以altera公司的fpga为例,由浅入深,全面、系统地详细讲述了基于可编程逻辑技术的设计方法。《Altera FPGA工程师成长手册》讲解时穿插了大量典型实例,便于读者理解和演练。另外,为了帮助读者更好地学习,《Altera FPGA工程师成长手册》提供了配套语音教学视频,这些视频和《Altera FPGA工程师成长手册》源代码一起收录于《Altera FPGA工程师成长手册》配书光盘中。   《Altera FPGA工程师成长手册》涉及面广,从基本的软件使用到一般电路设计,再到nios ⅱ软核处理器的设计,几乎涉及fpga开发设计的所有知识。具体内容包括:eda开发概述、altera quartus ii开发流程、altera quartus ii开发向导、vhdl语言、基本逻辑电路设计、宏模块、lpm函数应用、基于fpga的dsp开发设计、sopc系统构架、soc系统硬件开发、sopc系统软件开发、nios ii常用外设、logiclock优化技术等。

    标签: Altera FPGA 清华大学 工程师

    上传时间: 2015-01-01

    上传用户:123啊

  • EDA原理及VHDL实现(何宾教授)

      第1章 数字系统EDA设计概论   第2章 可编程逻辑器件设计方法   第3章 VHDL语言基础   第4章 数字逻辑单元设计   第5章 数字系统高级设计技术(*)   第6章 基于HDL设计输入   第7章 基于原理图设计输入   第8章 设计综合和行为仿真   第9章 设计实现和时序仿真   第10章 设计下载和调试   第11章 数字时钟设计及实现(*)   第12章 通用异步接收发送器设计及实现(*)   第13章 数字电压表设计及实现(*)   第14章 软核处理器PicoBlaze原理及应用(*)   注:带*的内容可根据课时的安排选讲

    标签: VHDL EDA

    上传时间: 2013-11-01

    上传用户:atdawn

  • 基于FPGA的DDS IP核设计方案

    以Altera公司的Quartus Ⅱ 7.2作为开发工具,研究了基于FPGA的DDS IP核设计,并给出基于Signal Tap II嵌入式逻辑分析仪的仿真测试结果。将设计的DDS IP核封装成为SOPC Builder自定义的组件,结合32位嵌入式CPU软核Nios II,构成可编程片上系统(SOPC),利用极少的硬件资源实现了可重构信号源。该系统基本功能都在FPGA芯片内完成,利用 SOPC技术,在一片 FPGA 芯片上实现了整个信号源的硬件开发平台,达到既简化电路设计、又提高系统稳定性和可靠性的目的。

    标签: FPGA DDS IP核 设计方案

    上传时间: 2013-12-22

    上传用户:forzalife

  • LMS自适应滤波器的FPGA实现

    LMS自适应滤波器是一种广泛使用的数字信号处理算法,对其实现有多种方法.通过研究其特性的基础上,提出了在FPGA 中使用软处理的嵌入式实现方案,文中对实现方式的优缺点进行了分析,并给出了硬件实现中的有线字长效应进行了详细的分析.

    标签: FPGA LMS 自适应滤波器

    上传时间: 2015-01-02

    上传用户:muhongqing

  • 基于FPGA的恒温晶振频率校准系统的设计

    为满足三维大地电磁勘探技术对多个采集站的同步需求,基于FPGA设计了一种晶振频率校准系统。系统可以调节各采集站的恒温压控晶体振荡器同步于GPS,从而使晶振能够输出高准确度和稳定度的同步信号。系统中使用FPGA设计了高分辨率的时间间隔测量单元,达到0.121 ns的测量分辨率,能对晶振分频信号与GPS秒脉冲信号的时间间隔进行高精度测量,缩短了频率校准时间。同时在FPGA内部使用PicoBlaze嵌入式软核处理器监控系统状态,并配合滑动平均滤波法对测量得到的时间间隔数据实时处理,有效地抑制了GPS秒脉冲波动对频率校准的影响。

    标签: FPGA 恒温晶振 频率校准

    上传时间: 2013-11-17

    上传用户:www240697738

  • 基于Actel FPGA的CoreFFT应用

    CoreFFT 是Actel 公司提供的基于Actel FPGA 结构优化的微秒级FFT 运算软核,为客户提供功能强大和高效的DSP 解决方案。CoreFFT 应用于Actel 以Flash 和反熔丝技术为基础的现场可编程门阵列(FPGA)器件,专为讲求高可靠性的应用场合而设计,如雷达、地面和高空通信、声学、石油和医疗信号处理等,应用于需要耐受高温并对固件错误和辐射有免疫能力的场合。CoreFFT 可生成专为Actel FPGA 而优化的软核,进行FFT 变换,将信号从时域转移至频域,从而分析信号的频谱构成。

    标签: CoreFFT Actel FPGA

    上传时间: 2013-11-05

    上传用户:风行天下