提出了一种基于PIC16F877A微控制器和CC2500射频收发器芯片的低功耗、低成本RFID(Radio Frequency Identification, 无线射频识别)局域定位系统设计方法,介绍了系统的定位工作原理、主要硬件电路模块及定位算法的设计和实现。采用基于序列号对时隙数运算的排序算法有效解决了多标签识别碰撞的问题,基于射频辐射强度(Received Signal Strength Indication, RSSI)和圆周定位算法实现了基于RFID多标签系统的平面定位。实验测试表明,这种射频定位方法能够实现一定精度下的无线局域定位的功能。
上传时间: 2013-11-06
上传用户:weareno2
本文首先简单介绍了无线通信系统特征,进而引出未来移动通信的关键技术之一—oFDM,并对OFDM系统中已有的信道估计方法做了分类和比较。这些已有的算法在服从奈奎斯特准则的情况下均匀分配导频数据,从而降低了导频分配的灵活性。
上传时间: 2013-12-22
上传用户:lwq11
本篇论文,主要是设计应用于GSM和CDS系统之线性极性化双频曲折天线,天线的两个操作频率分别为900MHZ和1800MHZ.比较曲折型天线原型,加入矩形贴片的曲折型天线及加入矩形环路之曲折型天线于自由空间中.
上传时间: 2013-11-05
上传用户:a82531317
关于射频(RF) 关于射频集成电路 无线通信与射频集成电路设计 课程相关信息 RFIC相关IEEE/IEE期刊和会议• 是什么推动了RFIC 的发展?• Why RFIC?– Why IC?– 体积更小,功耗更低,更便宜→ 移动性、个人化、低成本– 功能更强,适合于复杂的现代通信网络– 更广泛的应用领域如生物芯片、RFID 等• Quiz: why not fully integrated?• 射频集成电路设计最具挑战性之处在于,设计者向上必须懂得无线系统的知识,向下必须具备集成电路物理和工艺基础,既要掌握模拟电路的设计和分析技巧,又要熟悉射频和微波的理论与技术。(当然,高技术应该带来高收益:)
上传时间: 2014-05-08
上传用户:liuchee
针对OFDM技术中的载波频率同步问题,分析了载波频率偏差对OFDM系统造成的影响,总结了基于IEEE802.11标准的三种常见的频偏估计算法:基于循环前缀的最大似然算法、基于训练序列的时域相关算法和基于导频的频域相关算法,提出一种基于训练序列和导频的联合载波频偏估计算法。性能仿真结果表明,该联合估计算法在估计范围和估计精度上具有明显的优势,适合实际工程应用。
上传时间: 2013-11-07
上传用户:leesuper
真空断路器灭弧室触头是断路器实现分闸合闸的关键部件,需定期检查,但常规人工检测方法费时费力。经过对真空断路器灭弧室机械结构特点与动作过程的研究,设计出一种基于ARM处理器的触头磨损度检测系统,此系统由安装在断路器端的从机和安装在控制室电脑上的主机适配器组成,系统使用搭载ARM1176JZF-S处理器的S3C6410芯片、AD3812模块、W-DCD5位移传感器、4432系列射频无线模块等器件实现了在机房使用一台PC机或手机短信对多台真空断路器灭弧室触头磨损进行远程检测与控制。经测试,系统检测误差低于0.78%。系统检测精度高,使用方便实时性好,可靠性强,大大减少了以往的触头检测工作量。
上传时间: 2013-10-14
上传用户:nanshan
《射频通信电路》系统地介绍了射频通信电路各模块的基本原理、设计特点以及在设计中应考虑的问题。《射频通信电路》分为射频电路设计基础知识、调制与解调机理、收发信机结构和收发信机射频部分各模块电路设计四大部分,其中模块电路包括小信号低噪声放大器、混频器、调制解调器、振荡器、锁相及频率合成器、高频功率放大器及自动增益控制电路的原理及设计方法。
上传时间: 2013-10-11
上传用户:LIKE
介绍了多入多出-正交频分复用(MIMO-OFDM)系统,并分析了其发射机的实现原理。充分利用Altera公司Stratix系列现场可编程门阵列(FPGA)芯片和IP(知识产权)核,提出了一种切实可行的MIMO-OFDM基带系统发射机的FPGA实现方法。重点论述了适合于FPGA实现的对角空时分层编码(D-BLAST)的方法和实现原理以及各个主要模块的工作原理。并给出了其在ModelSim环境下的仿真结果。结果表明,本设计具有设计简单、快速、高效和实时性好等特点。
上传时间: 2013-11-01
上传用户:wpt
针对传统集成电路(ASIC)功能固定、升级困难等缺点,利用FPGA实现了扩频通信芯片STEL-2000A的核心功能。使用ISE提供的DDS IP核实现NCO模块,在下变频模块调用了硬核乘法器并引入CIC滤波器进行低通滤波,给出了DQPSK解调的原理和实现方法,推导出一种简便的引入?仔/4固定相移的实现方法。采用模块化的设计方法使用VHDL语言编写出源程序,在Virtex-II Pro 开发板上成功实现了整个系统。测试结果表明该系统正确实现了STEL-2000A的核心功能。 Abstract: To overcome drawbacks of ASIC such as fixed functionality and upgrade difficulty, FPGA was used to realize the core functions of STEL-2000A. This paper used the DDS IP core provided by ISE to realize the NCO module, called hard core multiplier and implemented CIC filter in the down converter, described the principle and implementation detail of the demodulation of DQPSK, and derived a simple method to introduce a fixed phase shift of ?仔/4. The VHDL source code was designed by modularity method , and the complete system was successfully implemented on Virtex-II Pro development board. Test results indicate that this system successfully realize the core function of the STEL-2000A.
上传时间: 2013-11-19
上传用户:neu_liyan
为满足三维大地电磁勘探技术对多个采集站的同步需求,基于FPGA设计了一种晶振频率校准系统。系统可以调节各采集站的恒温压控晶体振荡器同步于GPS,从而使晶振能够输出高准确度和稳定度的同步信号。系统中使用FPGA设计了高分辨率的时间间隔测量单元,达到0.121 ns的测量分辨率,能对晶振分频信号与GPS秒脉冲信号的时间间隔进行高精度测量,缩短了频率校准时间。同时在FPGA内部使用PicoBlaze嵌入式软核处理器监控系统状态,并配合滑动平均滤波法对测量得到的时间间隔数据实时处理,有效地抑制了GPS秒脉冲波动对频率校准的影响。
上传时间: 2013-11-17
上传用户:www240697738