虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

谐波<b>检测</b>

  • 基于全数字控制的有源滤波器的软件设计.rar

    随着非线性负载在电网应用中的不断增加,给电网造成的谐波污染日益严重,已成为影响电能质量的重要因素之一。与无源滤波器相比,有源滤波器具有滤波特性好,受电网阻抗影响小,可同时补偿谐波和无功等优点,所以,有源电力滤波装置作为一项有效措施,被广泛地研究和应用。 本文首先介绍了谐波产生及其严重的危害性,综述了国内外电力系统谐波抑制技术的发展概况以及有源电力滤波器在谐波抑制中的应用前景。阐明了以DSP为核心控制芯片的有源电力滤波器数字控制系统的特点。介绍了有源电力滤波器的结构和工作原理,在瞬时无功功率理论的基础上设计了谐波电流的检测方案,提出了有源电力滤波器全数字化控制系统的实施方案,包括信号调理、过零检测、交流采样、锁相和滤波等,同时给出部分程序框图及程序和程序运行结果。为了进行更加深入的理论分析,本文在MATLAB的SIMULINK仿真环境下建立了有源电力滤波器系统的仿真模型,并对谐波电流检测方法进行了仿真对比。同时,重点进行了软件设计,包括数字锁相环、低通滤波器等,程序运行结果取得了令人满意的效果。 本文以三相并联有源电力滤波器为研究对象,设计了基于DSP芯片的数字化控制方案,该方案用一片DSP芯片TMS320F2812实现谐波指令电流计算和控制环节。并详细介绍了该控制方案的软件设计。 从目前国外的研究和使用情况来看,有源电力滤波器具有广阔的应用前景。本题目今后的重点发展方向是进行实用化研究。

    标签: 全数字 控制 有源滤波器

    上传时间: 2013-04-24

    上传用户:lifangyuan12

  • 基于FPGA的有源滤波器系统硬件设计

    由于各种非线性电力电子装置的和功率开关器件的广泛应用产生了谐波。随着对电能质量要求的不断提高,各种治理谐波的电力电子装置就产生了。谐波治理的方法主要有无源滤波技术和有源电力滤波器技术。传统的方法采用LC 无源滤波器,与无源滤波器相比有源电力滤波器具有很大的优越性,因此越来越多的应用到治理谐波污染中。随着以DSP 和FPGA 的高速发展,以全数字化控制技术实现的有源电力滤波器必将更多的应用到谐波装置中去。本文深入分析了谐波治理的研究背景意义和有源滤波器的研究现状和发展趋势。介绍了有源滤波器的基本的工作原理;分类;谐波的检测方法和控制策略,在各个方法的比较上选用基于瞬时无功功率理论的谐波检测法对谐波电流进行了检测。并提出了一种基于 DSP 及FPGA 控制的有源电力滤波器的设计方案,重点研究了三相并联型有源滤波器的控制系统及硬件设计。本文还对系统的功率器件进行了分析并选用IGBT 作为其开关器件。设计了IGBT 驱动及保护电路,利用理论分析和仿真结果设定了系统直流侧电容和输出电感的参数。对整个系统进行了Simulink 仿真实验,选用DSP 和和FPGA 作为核心处理芯片,DSP 用来采集数据并检测谐波,FPGA 用来实现PWM 脉冲的输出。设计并调试出非线性负载,传感器采集,电流电压调理电路,主电路,过零检测电路,IGBT 的驱动及吸收缓冲电路。并在此基础上搭建出了试验平台。给出了DSP 及FPGA 的软件设计思想和流程。

    标签: FPGA 有源滤波器 硬件设计

    上传时间: 2013-04-24

    上传用户:youth25

  • 微电脑型数学演算式隔离传送器

    特点: 精确度0.1%满刻度 可作各式數學演算式功能如:A+B/A-B/AxB/A/B/A&B(Hi or Lo)/|A|/ 16 BIT类比输出功能 输入与输出绝缘耐压2仟伏特/1分钟(input/output/power) 宽范围交直流兩用電源設計 尺寸小,穩定性高

    标签: 微电脑 数学演算 隔离传送器

    上传时间: 2014-12-23

    上传用户:ydd3625

  • 有源滤波器建模与控制策略研究

    合理利用有效的控制策略提高有源滤波器的本身的补偿性能越来越成为各国学者研究重点。本文从有源滤波器的数学模型出发,详述有源滤波器的数学建模过程。并且针对谐波电流的检测需要较高的准确度和较好的实时性以及有源滤波器工作时的非线性与不确定性的特点,基于瞬时无功功率补偿法的谐波电流检测方法。有效的计算出电网中谐波电流、无功以及负序电流。并根据该算法的特点,将实时检测出的畸变电流通过控制算法,研制的有源滤波器可对不对称三相负载起到平衡作用。在MATLAB/simulink平台下搭建仿真模型,与传统的有源滤波器进行对比,仿真结果表明这种有源滤波器能够更加迅速、精确的补偿谐波电流。

    标签: 有源滤波器 建模 控制策略

    上传时间: 2013-10-10

    上传用户:风行天下

  • 微电脑型数学演算式双输出隔离传送器

    特点(FEATURES) 精确度0.1%满刻度 (Accuracy 0.1%F.S.) 可作各式数学演算式功能如:A+B/A-B/AxB/A/B/A&B(Hi or Lo)/|A| (Math functioA+B/A-B/AxB/A/B/A&B(Hi&Lo)/|A|/etc.....) 16 BIT 类比输出功能(16 bit DAC isolating analog output function) 输入/输出1/输出2绝缘耐压2仟伏特/1分钟(Dielectric strength 2KVac/1min. (input/output1/output2/power)) 宽范围交直流两用电源设计(Wide input range for auxiliary power) 尺寸小,稳定性高(Dimension small and High stability)

    标签: 微电脑 数学演算 输出 隔离传送器

    上传时间: 2013-11-24

    上传用户:541657925

  • 与电网电压同步的正弦波发生电路设计

    目前的有源电力滤波器通常是采用基于瞬时无功功率理论的谐波电流检测方法。其中的ip-iq算法需要用到与电网电压同步的正余弦信号,即与电网电压同频同相的标准正余弦信号。该信号的获取可以采用锁相环加正余弦函数发生器的方法,也可采用软件查表的方法。本设计采用全硬件电路完成,即通过锁相环加正弦函数发生器的方法,可自动实时跟踪电网电压的频率和相位,不占用微处理器的软、硬件资源,大大降低了谐波检测算法编程的复杂度。

    标签: 电网电压 同步的 正弦波发生 电路设计

    上传时间: 2013-10-22

    上传用户:wxnumen

  • TLC2543 中文资料

    TLC2543是TI公司的12位串行模数转换器,使用开关电容逐次逼近技术完成A/D转换过程。由于是串行输入结构,能够节省51系列单片机I/O资源;且价格适中,分辨率较高,因此在仪器仪表中有较为广泛的应用。 TLC2543的特点 (1)12位分辩率A/D转换器; (2)在工作温度范围内10μs转换时间; (3)11个模拟输入通道; (4)3路内置自测试方式; (5)采样率为66kbps; (6)线性误差±1LSBmax; (7)有转换结束输出EOC; (8)具有单、双极性输出; (9)可编程的MSB或LSB前导; (10)可编程输出数据长度。 TLC2543的引脚排列及说明    TLC2543有两种封装形式:DB、DW或N封装以及FN封装,这两种封装的引脚排列如图1,引脚说明见表1 TLC2543电路图和程序欣赏 #include<reg52.h> #include<intrins.h> #define uchar unsigned char #define uint unsigned int sbit clock=P1^0; sbit d_in=P1^1; sbit d_out=P1^2; sbit _cs=P1^3; uchar a1,b1,c1,d1; float sum,sum1; double  sum_final1; double  sum_final; uchar duan[]={0x3f,0x06,0x5b,0x4f,0x66,0x6d,0x7d,0x07,0x7f,0x6f}; uchar wei[]={0xf7,0xfb,0xfd,0xfe};  void delay(unsigned char b)   //50us {           unsigned char a;           for(;b>0;b--)                     for(a=22;a>0;a--); }  void display(uchar a,uchar b,uchar c,uchar d) {    P0=duan[a]|0x80;    P2=wei[0];    delay(5);    P2=0xff;    P0=duan[b];    P2=wei[1];    delay(5);   P2=0xff;   P0=duan[c];   P2=wei[2];   delay(5);   P2=0xff;   P0=duan[d];   P2=wei[3];   delay(5);   P2=0xff;   } uint read(uchar port) {   uchar  i,al=0,ah=0;   unsigned long ad;   clock=0;   _cs=0;   port<<=4;   for(i=0;i<4;i++)  {    d_in=port&0x80;    clock=1;    clock=0;    port<<=1;  }   d_in=0;   for(i=0;i<8;i++)  {    clock=1;    clock=0;  }   _cs=1;   delay(5);   _cs=0;   for(i=0;i<4;i++)  {    clock=1;    ah<<=1;    if(d_out)ah|=0x01;    clock=0; }   for(i=0;i<8;i++)  {    clock=1;    al<<=1;    if(d_out) al|=0x01;    clock=0;  }   _cs=1;   ad=(uint)ah;   ad<<=8;   ad|=al;   return(ad); }  void main()  {   uchar j;   sum=0;sum1=0;   sum_final=0;   sum_final1=0;    while(1)  {              for(j=0;j<128;j++)          {             sum1+=read(1);             display(a1,b1,c1,d1);           }            sum=sum1/128;            sum1=0;            sum_final1=(sum/4095)*5;            sum_final=sum_final1*1000;            a1=(int)sum_final/1000;            b1=(int)sum_final%1000/100;            c1=(int)sum_final%1000%100/10;            d1=(int)sum_final%10;            display(a1,b1,c1,d1);           }         } 

    标签: 2543 TLC

    上传时间: 2013-11-19

    上传用户:shen1230

  • AVR单片机数码管秒表显示

    #include<iom16v.h> #include<macros.h> #define uint unsigned int #define uchar unsigned char uint a,b,c,d=0; void delay(c) { for for(a=0;a<c;a++) for(b=0;b<12;b++); }; uchar tab[]={ 0xc0,0xf9,0xa4,0xb0,0x99,0x92,0x82,0xf8,0x80,0x90,

    标签: AVR 单片机 数码管

    上传时间: 2013-10-21

    上传用户:13788529953

  • 采用高速串行收发器Rocket I/O实现数据率为2.5 G

    摘要: 串行传输技术具有更高的传输速率和更低的设计成本, 已成为业界首选, 被广泛应用于高速通信领域。提出了一种新的高速串行传输接口的设计方案, 改进了Aurora 协议数据帧格式定义的弊端, 并采用高速串行收发器Rocket I/O, 实现数据率为2.5 Gbps的高速串行传输。关键词: 高速串行传输; Rocket I/O; Aurora 协议 为促使FPGA 芯片与串行传输技术更好地结合以满足市场需求, Xilinx 公司适时推出了内嵌高速串行收发器RocketI/O 的Virtex II Pro 系列FPGA 和可升级的小型链路层协议———Aurora 协议。Rocket I/O支持从622 Mbps 至3.125 Gbps的全双工传输速率, 还具有8 B/10 B 编解码、时钟生成及恢复等功能, 可以理想地适用于芯片之间或背板的高速串行数据传输。Aurora 协议是为专有上层协议或行业标准的上层协议提供透明接口的第一款串行互连协议, 可用于高速线性通路之间的点到点串行数据传输, 同时其可扩展的带宽, 为系统设计人员提供了所需要的灵活性[4]。但该协议帧格式的定义存在弊端,会导致系统资源的浪费。本文提出的设计方案可以改进Aurora 协议的固有缺陷,提高系统性能, 实现数据率为2.5 Gbps 的高速串行传输, 具有良好的可行性和广阔的应用前景。

    标签: Rocket 2.5 高速串行 收发器

    上传时间: 2013-11-06

    上传用户:smallfish

  • 采用高速串行收发器Rocket I/O实现数据率为2.5 G

    摘要: 串行传输技术具有更高的传输速率和更低的设计成本, 已成为业界首选, 被广泛应用于高速通信领域。提出了一种新的高速串行传输接口的设计方案, 改进了Aurora 协议数据帧格式定义的弊端, 并采用高速串行收发器Rocket I/O, 实现数据率为2.5 Gbps的高速串行传输。关键词: 高速串行传输; Rocket I/O; Aurora 协议 为促使FPGA 芯片与串行传输技术更好地结合以满足市场需求, Xilinx 公司适时推出了内嵌高速串行收发器RocketI/O 的Virtex II Pro 系列FPGA 和可升级的小型链路层协议———Aurora 协议。Rocket I/O支持从622 Mbps 至3.125 Gbps的全双工传输速率, 还具有8 B/10 B 编解码、时钟生成及恢复等功能, 可以理想地适用于芯片之间或背板的高速串行数据传输。Aurora 协议是为专有上层协议或行业标准的上层协议提供透明接口的第一款串行互连协议, 可用于高速线性通路之间的点到点串行数据传输, 同时其可扩展的带宽, 为系统设计人员提供了所需要的灵活性[4]。但该协议帧格式的定义存在弊端,会导致系统资源的浪费。本文提出的设计方案可以改进Aurora 协议的固有缺陷,提高系统性能, 实现数据率为2.5 Gbps 的高速串行传输, 具有良好的可行性和广阔的应用前景。

    标签: Rocket 2.5 高速串行 收发器

    上传时间: 2013-10-13

    上传用户:lml1234lml