虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

语言建模

  • Verilog是广泛应用的硬件描述语言

    Verilog是广泛应用的硬件描述语言,可以用在硬件设计流程的建模、综合和模拟等多个阶段。随着硬件设计规模的不断扩大,应用硬件描述语言进行描述的CPLD结构,成为设计专用集成电路和其他集成电路的主流。通过应用Verilog HDL对多功能电子钟的设计,达到对Verilog HDL的理解,同时对CPLD器件进行简要了解。 本文的研究内容包括: 对Altera公司Flex 10K系列的EPF10K 10简要介绍,Altera公司软件Max+plusⅡ简要介绍和应用Verilog HDL对多功能电子钟进行设计。

    标签: Verilog 硬件描述语言

    上传时间: 2017-03-06

    上传用户:epson850

  • 本书介绍了UML语言的基础知识以及UML在面向对象的软件系统分析和设计中的应用

    本书介绍了UML语言的基础知识以及UML在面向对象的软件系统分析和设计中的应用,并通过实例讲解了系统的面向对象分析与设计过程,以及如何用UML语言为系统建模。此外,还介绍了如何使用Rational Rose 2000中的前向工程和逆向工程。 本书结合了丰富的实例,通过实例启发读者如何将所学到的面向对象技术应用于软件系统的分析、设计与开发中。 本书是一本内容全面的面向对象技术书籍。可作为软件设计与开发人员的参考手册,也可作为大专院校做面向对象分析与设计课程的教材使用。

    标签: UML 语言 基础知识 中的应用

    上传时间: 2017-05-17

    上传用户:tedo811

  • 实时监控应用软件Software(CTS)开发过去采用是结构化思路方法采用编程语言也是汇编语言、 FortranAda等结构化编程语言也曾有过分析和设计阶段采用结构化思路方法编程实现采用面向对象语言

    实时监控应用软件Software(CTS)开发过去采用是结构化思路方法采用编程语言也是汇编语言、 FortranAda等结构化编程语言也曾有过分析和设计阶段采用结构化思路方法编程实现采用面向对象语言尝试 采用面向对象思路方法(UML)完整实现监控实时应用软件Software是首次尝试收到了较好成效 UML(统建模语言)是美国Rational公司创造面向对象开发中种通用、统图形化模型语言

    标签: FortranAda Software CTS 编程语言

    上传时间: 2014-01-19

    上传用户:haoxiyizhong

  • VerilogHDL 建模那些事儿(forDB4CE15)

    VerilogHDL 入门必看书籍,通俗易懂的语言使初学者对建模有一个更直观的印象。

    标签: VerilogHDL 入门 建模

    上传时间: 2015-08-31

    上传用户:wangdaoxing

  • FPGA建模篇

    建模篇:可进行Verilog语言基础性认识,快速提升FPGA设计能力

    标签: FPGA

    上传时间: 2020-07-20

    上传用户:

  • VHDL语言100例 VHDL学习资料VHDL 编程要点VHDL编程心得体会: 100vhdl例子

    VHDL语言100例 VHDL学习资料VHDL 编程要点VHDL编程心得体会:100vhdl例子VHDL 编程要注意问题.docVHDL——按键消抖.docVHDL电路简化.docVHDL编程心得体会.pdfvhd开发的官方手册.pdf第1例 带控制端口的加法器第2例 无控制端口的加法器第3例 乘法器第4例 比较器第5例 二路选择器第6例 寄存器第7例 移位寄存器第8例 综合单元库第9例 七值逻辑与基本数据类型第10例 函数第11例 七值逻辑线或分辨函数第12例 转换函数第13例 左移函数第14例 七值逻辑程序包第15例 四输入多路器第16例 目标选择器第17例 奇偶校验器第18例 映射单元库及其使用举第19例 循环边界常数化测试第20例 保护保留字第21例 进程死锁 第22例 振荡与死锁第23例 振荡电路第24例 分辨信号与分辨函数第25例 信号驱动源第26例 属性TRANSACTION和分辨信号第27例 块保护及属性EVENT,第28例 形式参数属性的测试第29例 进程和并发语句第30例 信号发送与接收第31例 中断处理优先机制建模第32例 过程限定第33例 整数比较器及其测试第34例 数据总线的读写第35例 基于总线的数据通道第36例 基于多路器的数据通道第37例 四值逻辑函数第38例 四值逻辑向量按位或运算第39例 生成语句描述规则结构第40例 带类属的译码器描述第41例 带类属的测试平台第42例 行为与结构的混合描述第43例 四位移位寄存器第44例 寄存/计数器第45例 顺序过程调用第46例 VHDL中generic缺省值的使用第47例 无输入元件的模拟第48例 测试激励向量的编写第49例 delta延迟例释第50例 惯性延迟分析第51例 传输延迟驱动优先第52例 多倍(次)分频器第53例 三位计数器与测试平台第54例 分秒计数显示器的行为描述6第55例 地址计数器第56例 指令预读计数器第57例 加.c减.c乘指令的译码和操作第58例 2-4译码器结构描述第59例 2-4译码器行为描述第60例 转换函数在元件例示中的应用第61例 基于同一基类型的两分辨类型的赋值相容问题第62例 最大公约数的计算第63例 最大公约数七段显示器编码第64例 交通灯控制器第65例 空调系统有限状态自动机第66例 FIR滤波器第67例 五阶椭圆滤波器第68例 闹钟系统的控制第69例 闹钟系统的译码第70例 闹钟系统的移位寄存器第71例 闹钟系统的闹钟寄存器和时间计数器第72例 闹钟系统的显示驱动器第73例 闹钟系统的分频器第74例 闹钟系统的整体组装第75例 存储器第76例 电机转速控制器第77例 神经元计算机第78例ccAm2901四位微处理器的ALU输入第79例ccAm2901四位微处理器的ALU第80例ccAm2901四位微处理器的RAM第81例ccAm2901四位微处理器的寄存器第82例ccAm2901四位微处理器的输出与移位第83例ccAm2910四位微程序控制器中的多路选择器第84例ccAm2910四位微程序控制器中的计数器/寄存器第85例ccAm2910四位微程序控制器的指令计数器第86例ccAm2910四位微程序控制器的堆栈第87例 Am2910四位微程序控制器的指令译码器第88例 可控制计数器第89例 四位超前进位加法器第90例 实现窗口搜索算法的并行系统(1)——协同处理器第91例 实现窗口搜索算法的并行系统(2)——序列存储器第92例 实现窗口搜索算法的并行系统(3)——字符串存储器第93例 实现窗口搜索算法的并行系统(4)——顶层控制器第94例 MB86901流水线行为描述组成框架第95例 MB86901寄存器文件管理的描述第96例 MB86901内ALU的行为描述第97例 移位指令的行为描述第98例 单周期指令的描述第99例 多周期指令的描述第100例 MB86901流水线行为模型

    标签: vhdl

    上传时间: 2021-10-21

    上传用户:ttalli

  • 多源数据融合的三维实景建模与可视化技术研究及应用

    战场环境是影响战争胜负走向的关键因素,其中地形是战场环境的主要构成。随着军事技术的变革、精确打击和精确斩首武器的运用,传统二维地图的局限性已经无法满足军事训练和军事指挥方面的需求。而对于当前的三维战场地形,快速进行地形模型构建、地形模型精细化以及海量数据可视化呈现的要求显得越来越高。因此,本文为构建真实的三维战场地理环境及可视化进行了深入研究。本文选用倾斜摄影技术与 Cesium可视化库进行真实三维地形的建立及可视化平台的搭建,以西安工业大学未央校区做为典型应用实例进行城市作战可视化开发。首先,本文介绍了三维实景建模与可视化相关理论;论述了在Web端进行可视化开发的优势;提出了倾斜摄影测量技术对三维战场地形构建时存在的问题及解决办法。其次,本文制定了战场环境多源数据采集方案以及基于 Smart3D多源数据融合建模流程。制作了三维战场地形数据并进行了模型质量分析,包括模型的纹理精度、几何精度和地理坐标精度。确保生成的地形数据满足逼真的可视化视觉效果及地形对地面人员装备的各种干涉作用的真实性最后,本文在前三章的基础上采用BS三层架构的方式,通过 Cesium、HTLM,JavaScript等语言进行战场环境可视化平台的搭建,实现了城市化作战的三维战场环境构建。同时本文基于 Cesium完成了模型单体化和模型驱动等功能本课题对三维战场地形环境构建与可视化研究具有重要意义。本文提出的战场环境构建方法可以运用到各种战场环境的构建,包括山地丘陵的作战地形环境构建、城市反恐作战等。通过可视化平台的加载可以直观、真实了解战场环境。通过模型驱动完成战场中各种演示效果。关键词:多源数据融合;倾斜摄影测量:三维建模;Cesium:三维战场环境可视化:CZML

    标签: 数据融合

    上传时间: 2022-03-17

    上传用户:

  • SystemVerilog语言简介,基本语法都有了

    SystemVerilog 语言简介SystemVerilog是一种硬件描述和验证语言(HDVL),它基于IEEE 1364-2001Verilog硬件描述语言(HDL),并对其进行了扩展,包括扩充了C语言数据类型、结构、压缩和非压缩数组、接口、断言等等,这些都使得SystemVeri1og在一个更高的抽象层次上提高了设计建模的能力。SystemVerilog由Acce11era开发,它主要定位在芯片的实现和验证流程上,并为系统级的设计流程提供了强大的连接能力。下面我们从几个方面对SystemVerilog所作的增强进行简要的介绍,期望能够通过这个介绍使大家对SystemVerilog有一个概括性的了解。1.接口(Interface)Verilog模块之间的连接是通过模块端口进行的。为了给组成设计的各个模块定义端口,我们必须对期望的硬件设计有一个详细的认识。不幸的是,在设计的早期,我们很难把握设计的细节。而且,一旦模块的端口定义完成后,我们也很难改变端口的配置。另外,一个设计中的许多模块往往具有相同的端口定义,在Verilog中,我们必须在每个模块中进行相同的定义,这为我们增加了无谓的工作量。

    标签: systemverilog

    上传时间: 2022-07-01

    上传用户:得之我幸78

  • matlab数学建模算法全收录 超清书签版

    matlab数学建模算法全收录 超清书签版

    标签: matlab 数学建模 收录 算法

    上传时间: 2013-05-15

    上传用户:eeworm

  • 数学建模与数学实验(第3版)课件+matlab

    数学建模与数学实验(第3版)课件+matlab

    标签: matlab 数学建模 实验

    上传时间: 2013-05-15

    上传用户:eeworm