虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

详细过程

  • 基于FPGA的可测性设计方法研究

    现场可编程门阵列(FPGA)是一种现场可编程专用集成电路,它将门阵列的通用结构与现场可编程的特性结合于一体,如今,FPGA系列器件已成为最受欢迎的器件之一。随着FPGA器件的广泛应用,它在数字系统中的作用日益变得重要,它所要求的准确性也变得更高。因此,对FPGA器件的故障测试和故障诊断方法进行更全面的研究具有重要意义。随着FPGA器件的迅速发展,FPGA的密度和复杂程度也越来越高,使大量的故障难以使用传统方法进行测试,所以人们把视线转向了可测性设计(DFT)问题。可测性设计的提出为解决测试问题开辟了新的有效途径,而边界扫描测试方法是其中一个重要的技术。 本文对FPGA的故障模型及其测试技术和边界扫描测试的相关理论与方法进行了详细的探讨,给出了利用布尔矩阵理论建立的边界扫描测试过程的数学描述和数学模型。论文中首先讨论边界扫描测试中的测试优化问题,总结解决两类优化问题的现有算法,分别对它们的优缺点进行了对比,进而提出对两种现有算法的改进思想,并且比较了改进前后优化算法的性能。另外,本文还对FPGA连线资源中基于边界扫描测试技术的自适应完备诊断算法进行了深入研究。在研究过程中,本文基于自适应完备诊断的思想对原有自适应诊断算法的性能进行了分析,并将独立测试集和测试矩阵的概念引入原有自适应诊断算法中,使改进后的优化算法能够简化原算法的实现过程,并实现完备诊断的目标。最后利用测试仿真模型证明了优化算法能够更有效地实现完备诊断的目标,在紧凑性指标与测试复杂性方面比现在算法均有所改进,实现了算法的优化。

    标签: FPGA 可测性设计 方法研究

    上传时间: 2013-06-30

    上传用户:不挑食的老鼠

  • 基于FPGA的视频运动目标检测系统

    视频运动目标检测是数字视频信号处理、分析应用的一个重要领域,在民用和军事上有着广泛的应用,实现可靠、快速的运动目标检测系统有着非常重要的意义。 本文详细介绍了基于FPGA的视频运动目标检测系统的软硬件设计方法及其实现方案。首先介绍了视频信号的分类和性质,在此基础上,讨论分析了当前三种主要的运动目标检测算法的基本原理和优缺点;然后对运动目标检测系统的硬件设计制定了详细的方案,为系统的实现提供了稳定良好的硬件平台;最后,在前面分析研究的基础上,详细介绍了系统的FPGA硬件实现过程。 本文通过对视频运动目标检测算法的分析研究,采用了一种改进的帧间差分算法,并结合系统任务,最终开发了一种基于Altera公司CYCLONE系列FPGA芯片的实时视频运动目标检测系统。采用FPGA实现系统设计,可提高系统的处理速度,同时具有良好的灵活性和适应性。实际应用表明,本文所设计的运动目标检测系统能很好地检测出运动目标,并具有较好的抗干扰能力。

    标签: FPGA 视频运动 目标检测

    上传时间: 2013-04-24

    上传用户:hustfanenze

  • 基于FPGA的谐波分析仪

    随着各种非线性电力电子设备的大量应用,电网中的谐波污染日益严重。为了保证电力系统的安全经济运行,保证电气设备和用电人员的安全,治理电磁环境污染、维护绿色环境,研究实时、准确的电力谐波分析系统,对电网中的谐波进行实时检测、分析和监控,都具有重要的理论和工程实际意义。 目前实际应用的电力谐波分析系统大多是以单片机为核心组成。单片机运行速度慢,实时性较差,不能满足实际应用中对系统实时性越来越高的要求。另外,单片机的地址线和数据线位数较少,这使得由单片机构成的电力谐波分析系统外围电路庞大,系统的可靠性和可维护性上都大打折扣。 本文首先研究了电力谐波的产生,危害及国内外研究现状,对电力谐波检测中常用的各种算法进行分析和比较;然后介绍了FPGA芯片的特性和SOPC系统的特点,并分析比较了传统测量谐波装置和基于FPGA的新型谐波测量仪器的特性。综述了可编程元器件的发展过程、主要工艺发展及目前的应用情况。 然后,对整个谐波处理器系统的框架及结构进行描述,包括系统的功能结构分配,外围硬件电路的结构及软件设计流程。其后,针对系统外围硬件电路、FFTIP核设计和SOPC系统的组建,进行详细的分析与设计。系统采用NiosⅡ处理器核和FFT运算协处理器相结合的结构。FFT运算用专门的FFT运算协处理器核完成,使得系统克服的单片机系统实时性差和速度慢的缺点。FFTIP核采用现在ASIC领域的一种主流硬件描述语言VHDL进行编写,采用顺序的处理结构和IEEE浮点标准运算,具有系统简单、占用硬件资源少和高运算精度的优点。谐波分析仪系统组建采用SOPC系统。SOPC系统具有可对硬件剪裁和添加的特点,使得系统的更简单,应用面更广,专用性更强的优点。最后,给出了对系统中各模块进行仿真及系统生成的结果。

    标签: FPGA 谐波分析仪

    上传时间: 2013-04-24

    上传用户:cy_ewhat

  • 基于FPGA实现DVBS信道编码及调制

    DVB-S(Digital Video Broadcasting bv Satellite)调制器是符合DVB-S协议的数字电视前端设备之一,也满足我国数字电视卫星广播标准,该设备可以广泛应用于数字电视卫星业务和相关数字电视业务。本文主要阐述了基于FPGA实现DVB-S调制器的信道编码和调制,按功能对DVB-S信道编码过程进行模块分解、模块接口定义,针对每个模块进行工作原理分析、算法分析、HDL描述、时序仿真及FPGA实现;DVB-S调制器的核心是信道编码和调制部分,利用FPGA在数字信号处理方面的优势,本文重点对其中的几个关键模块,包括RS编码、卷积交织器和卷积穿孔编码等的实现算法进行了比较详细的分析,并通过HDL描述和时序仿真来验证算法正确性;对FPGA各模块的资源进行了估计、利用Altera公司的Cyclone器件的内部锁相环实现ASI信号的接收;最后对整机进行了测试,测试结果表明,本文设计的DVB-S调制器技术指标满足设计要求。

    标签: FPGA DVBS 信道编码 调制

    上传时间: 2013-04-24

    上传用户:gmh1314

  • 基于FPGA实现非均匀划分信道

    软件无线电已成为无线通信非常关键的技术之一。其基本思想是将宽带A/D、D/A尽可能靠近天线,在一个开放式、模块化的通用硬件平台上用尽可能多的软件来实现无线电台的各种功能。 本文所讨论的多相滤波器组信道化接收机(PPCR)及信道非均匀划分,即是应用了软件无线电理念的一种新技术。该技术针对传统无线电接收机存在的结构不灵活、系统升级困难、同时处理多信号能力弱及系统规模过大等问题,应用现代多速率信号处理理论对之进行了改进。改进后的软件无线电PPCR.具有全概率接收能力,能对信号进行下变频并降低其采样率处理,实现后资源耗费较低,而且依托现场可编程门阵列(FPGA)建立的平台是开放式的,在需要时可在不改变硬件系统的情况下通过软件更改系统的功能,极大地提高了系统的灵活性。诸多的优点使其具有十分广泛的应用前景,也成为当前研究热点之一。 本文首先介绍了课题的应用背景,并深入讨论了软件无线电的基本理论:信号采样理论及多速率信号处理理论,介绍了应用PPCR的采样处理过程,给出了推导PPCR的数学模型,并在此基础上分析阐述了信道非均匀划分的原理。 在本文的系统仿真及实现部分,首先介绍了应用现代DSP开发工具DSPBuilder进行开发的设计流程,然后对应用DSP Builder来设计PPCR中的主要模块一多相滤波器组及快速傅立叶变换模块做了详细阐述,最后对系统仿真及实现过程的实验结果图进行了分析。 本文主要是在实验室阶段对算法在硬件实现上进行研究。成果可以作为后续应用研究的基础,对各种应用软件无线电理念的通信系统都具有一定的参考价值。

    标签: FPGA 信道

    上传时间: 2013-06-17

    上传用户:xfbs821

  • 基于FPGA实现数字滤波

    随着科技的发展,电子电路的设计正逐渐摆脱传统的设计模式。可编程逻辑器件及硬件描述语言的出现与发展从根本上改变了数字系统设计与实现的技术与方法,越来越多的数字信号处理系统采用可编程逻辑器件来实现。 数字滤波技术作为数字信号处理的基本分支之一,在各种数字信号处理中起着重要作用,被广泛应用于很多领域。其中有限长冲激响应(FIR)滤波器,只有零点、系统稳定、运算速度快、具有线性相位的特性,设计灵活,在工程实际中获得广泛应用。 本文以数字滤波器的基本理论为依据,通过对现场可编程门阵列(FPGA)内部结构的研究,结合软件工程学中结构化设计思想和硬件描述语言的特点,以9阶FIR低通数字滤波器为例,采用Altera公司的EPIK30TC144-3器件完成了FIR数字滤波器的软硬件设计。我们在设计中采用了层次化、模块化的设计思想,将整个滤波器划分为多个功能模块,利用VHDL语言进行了各个功能模块的设计。 为了使设计的过程和结果更为直观,文中详细介绍了核心及外围硬件电路的设计过程,最终达到了基于FPGA硬件实现参数化FIR数字滤波器的目的。实验测试表明,本论文所设计的基于FPGA的9阶FIR低通数字滤波器基本达到了设计指标。依照此方法,只要修改参数,升级相关硬件,便可以更改滤波器性能,实现高通、带通FIR数字滤波器,说明本设计具有普遍指导意义。

    标签: FPGA 数字滤波

    上传时间: 2013-05-24

    上传用户:1101055045

  • 扩频与解扩的关键技术研究和FPGA实现

    扩频通信是现代通信系统中的一种重要的通信方式,具有较强的抗干扰、抗多径性能以及频谱利用率高、多址通信等诸多优点,得到了广泛的应用。FPGA以其功能强大,开发过程投资少、周期短,可反复修改,保密性能好,开发工具智能化等特点成为当今硬件设计的重要方式。本文研究了直接序列扩频系统,重点研究了扩频部分和解扩部分,对扩频码的性能、匹配滤波器以及频差相差的估计和修正等关键技术进行了详细的分析和说明。在此基础上,运用VHDL语言进行了FPGA部分的功能实现,给出了一些相关的仿真及测试结果。最后对该系统还需进一步研究的问题进行了简要的介绍,对调试过程中的出现的一些问题进行了简单的分析和小结。

    标签: FPGA 扩频 关键技术

    上传时间: 2013-05-26

    上传用户:四只眼

  • 屏上显示模块的FPGA实现

    随着数字电视技术的飞速发展,数字机顶盒已成为现在模拟电视收看数字电视节目必不可少的设备。而数字机顶盒需要在解码后的模拟视频信号上加入屏幕显示信息(如亮度、色度、信息服务菜单等)以提供给观众良好的界面和灵活的人机交互。 v屏幕显示系统(OSG,On-Screen-Graphics)解决了现有模拟电视无法实现的叠加屏幕显示信息的问题,提供同步输出叠加有各种图形、文字的电视节目图像的功能,其中最主要的部分是OSD(On-Screen-Display),即屏幕显示单元。OSD将叠加的位图图像分为多个OSD块,一般定义为矩形区域。每个矩形区域,例如台标、参数调节框、字幕等,都有独立的4色、16色或256色颜色查找表。同时OSG系统也支持真彩模式。OSD块经由编码/混合器与视频图像进行alpha混合后输出到电视屏幕上。 本文详细介绍了应用FPGA设计包括屏幕显示单元在内的OSG系统的思路和设计过程,描述了模块的划分与功能仿真。在论文前半部分,本文给出了图文屏幕显示系统各子单元的工作流程,接着论文的后半部分,给出了详细的模块接口说明和硬件实现。

    标签: FPGA 显示模块

    上传时间: 2013-07-27

    上传用户:万有引力

  • 无线通信系统的FPGA设计和研究

    在数字化、信息化的时代,数字集成电路应用得非常广泛。随着微电子技术和工艺的发展,数字集成电路从电子管、晶体管、中小规模集成电路、超大规模集成电路(VLSIC)逐步发展到今天的专用集成电路(ASIC)。但是ASIC因其设计周期长,改版投资大,灵活性差等缺陷制约着它的应用范围。可编程逻辑器件的出现弥补了ASIC的缺陷,使得设计的系统变得更加灵活,设计的电路体积更加小型化,重量更加轻型化,设计的成本更低,系统的功耗也更小了。FPGA是英文Field Programmable Gate Array的缩写,即现场可编程门阵列,它是在PAL、GAL、EPID等可编程器件的基础上进一步发展的产物。它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件门电路数有限的缺点。 本论文撰写的是用FPGA来实现无人小飞机系统中基带信号的处理过程。整个信号处理过程全部采用VHDL硬件描述语言来设计,并用Modelsim仿真系统功能进行调试,最后使用了Xilinx 公司可编程的FPGA芯片XC2S100完成,满足系统设计的要求。 本文首先研究和讨论了无线通信系统中基带信号处理的总体结构,接着详细阐述了各个模块的设计原理和方法,以及FPGA结果分析,最后就关键技术和难点作了详细的分析和研究。本文的最大特色是整个系统全部采用FPGA的方法来设计实现,修改灵活,体积小,功耗小。本系统的设计包括了数字锁相环、纠错编解码、码组交织、扰码加入、巴克码插入、帧同步识别、DPSK调制解调及选择了整体的时序,所有的组成部分都经过了反复地修改和调试,取得了良好的数据处理效果,其关键之处与难点都得到了妥善地解决。本文分别在发射部分(编码加调制)和接收部分(解调加解码)相独立和相联系的情况下,获得了仿真与实测结果。

    标签: FPGA 无线通信系统

    上传时间: 2013-07-05

    上传用户:acon

  • FPGA在硬盘加密卡中的应用与研究

    随着我国信息化发展进程加快,信息化覆盖面扩大,信息安全问题也就随之增多,其影响和后果也更加广泛和严重。同时,信息安全及其对经济发展、国家安全和社会稳定的重大影响,正日益突出地显现出来,受到越来越多的关注。在和平年代,通过对信息载体进行大规模的物理破坏,从而达到危害信息安全的目的,在一定程度上是行不通的。然而,在信息安全的角力上,破坏者从来都没有放弃过,他们把目标对准了信息载体中的数据,由于数据的易失性,计算机数据成为信息安全中的最大隐患,同时也是破坏信息安全的一个突破口。 本文提出研制硬盘加密卡的主要目的是为了防止对计算机数据的窃取,保护硬盘中的数据。破坏者在得到硬盘后,也不能够得到硬盘中的数据,从而达到保护信息安全的目的。加密卡提供两个符合ATA-6标准的接口,串接在主板IDE接口和硬盘之间。存储在硬盘上的数据,是经过加密以后的加密数据;从硬盘上读出的数据,必须经过该卡的解密才可被正常使用,否则只是一堆乱码。加密卡采用FPGA技术实现IDE接口和加密算法,以减小加解密带来的速度上的影响。 论文的工作重点主要有以下几个方面的内容:FPGA及VHDL语言的研究,ATA协议标准研究及IDE接口的FPGA实现。论文对ATA协议做了细致的研究,分析了硬盘接口的工作机制以及主机与硬盘之间的通信协议,并在此基础上,重点研究了用FPGA的编程功能来实现一个计算机硬件底层接口协议的方法,详细介绍了芯片的内部框图及FPGA的软件流程图,提出了在实现过程中应注意的要点,最终用FPGA构建了一个双向IDE硬盘通道,实现了两套符合ATA-6规范的IDE接口。

    标签: FPGA 硬盘 加密卡 中的应用

    上传时间: 2013-08-02

    上传用户:Ants