虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

设计平台

  • Allegro印制电路板设计610

    Cadence Allegro印制电路板设计610,作为Allegro系统互连设计平台的一个600系列产品,是一个完整的、高性能印制电路板设计套件。通过顶尖的技术,它为创建和编辑复杂、多层、高速、高密度的印制电路板设计提供了一个交互式、约束驱动的设计环境。它允许用户在设计过程的任意阶段定义、管理和验证关键的高速信号,并能抓住今天最具挑战性的设计问题。Allegro印制电路板设计610提高了设计效率和缩短设计周期,让你的产品尽快进入量产。

    标签: Allegro 610 印制 电路板设计

    上传时间: 2013-11-23

    上传用户:hj_18

  • 测试程序软件开发平台的实现

    测试程序软件开发平台的实现讨论了测试程序软件设计平台的基本功能、组成和软件结构,并介绍了与测试系统和UUT有关的各控制模型或数据库的功能。在该平台基础上设计TPS可以显著减少软件设计工作量.

    标签: 测试程序 开发平台 软件

    上传时间: 2013-10-28

    上传用户:jeffery

  • SoC系统设计的复杂性

    SoC系统设计的复杂性,要求更有效的手段来完成仿真,验证及软硬件结合等任务。SoC设计平台应运而生。本文以智原科技的SoCreative! A320设计平台为例,介绍了如何使用SoC设计平台进行快速有效的SoC开发设计

    标签: SoC 系统设计

    上传时间: 2015-07-02

    上传用户:nanxia

  • Cadence设计系统公司(纽约证券交易所代码:CDN)和广晟微电子公司今天共同宣布

    Cadence设计系统公司(纽约证券交易所代码:CDN)和广晟微电子公司今天共同宣布,广晟已经通过Cadence Virtuoso 全定制平台成功地开发出第一代10Gbps高速光传输集成电路(IC),而且只用了不到16个星期的时间。借助Virtuoso全定制设计平台为先进的全定制IC设计提供的整合平台、完整流程以及最优化的技术,广晟无需进行硅反复设计即可制作出复杂的通讯用集成电路。

    标签: Cadence CDN 代码

    上传时间: 2014-01-07

    上传用户:xmsmh

  • RS232接口电磁兼容设计方案

    在数据通信, 计算机网络以及分布式工业控制系统当中, 经常需要使用串行通信来实现 数据交换。RS-232是最早的串行接口标准,在短距离( <15M),较低波特率串行通信当中得 到了广泛应用。赛盛技术应用电磁兼容设计平台( EDP)软件从接口原理图、结构设计,线 缆设计三个方面来设计以RS232接口的EMC设计方案。

    标签: 232 RS 接口 电磁兼容 设计方案

    上传时间: 2020-12-19

    上传用户:

  • 电子书-单片机C语言程序设计实训100例 基于8051 Proteus仿真

    单片机C语言程序设计实训100例——基于8051 Proteus仿真本书简介 本书基于Keil μVision程序设计平台和Proteus硬件仿真平台,精心编写了100余个8051单片机C语言程 序设计案例。 全书基础设计类案例贯穿8051单片机最基本的端口编程、定时/计数器应用、中断和串口通信;硬 件应用类案例涵盖常用外部存储器扩展、接口扩展、译码、编码、驱动、光机、机电、A/D与 D/A转换等内容;综合设计类案例涉及大量消费类电子产品、仪器仪表及智能控制设备的相关技术 。 本书可作为大专院校学生学习实践单片机c语言程序设计的教材或参考书,也可作为电子工程技术 人员或单片机技术爱好者的参考资料。

    标签: 8051 proteus 单片机

    上传时间: 2022-02-10

    上传用户:XuVshu

  • 基于FPGA的多速率调制解调器的实现.rar

    随着人们对于高速无线数据业务的急切需求以及新的无线通信技术的发展,频谱资源匮乏问题日益严重。无线频谱的紧缺已经成为限制无线通信与服务应用持续发展的瓶颈。认知无线电技术(Cognitive Radio)改变了传统的固定频谱分配方式,它以频谱利用的高效性为目标,允许非授权用户择机利用授权用户的频谱空洞传输数据,以此来解决无线频谱资源短缺的问题。它是具有自主寻找和使用空闲频谱资源能力的智能无线电技术。本文的目标是在基于FPGA+DSP的系统硬件平台上,以软件编程的方式实现认知无线电数据传输的功能。 软件无线电是实现认知无线电的理想平台。本文首先阐述了软件无线电的基本工作原理及关键技术途径,对多速率信号处理中的内插和抽取、带通采样、数字下变频、滤波等技术进行了分析与探讨,为设计多速率调制解调系统提供了理论基础。然后针对软件无线电的要求给出了基于FPFA+DSP的系统设计硬件框图,并对其中的部分硬件(FPGA、AD9857、AD9235)做了简要的描述并给出其初始化过程。在理解基本概念和原理的基础上,详细论述了在系统硬件设计平台上实现的π/4-DQPSK、8PSK、16QAM调制解调技术。本文给出了调制解调系统实现方案中的各个功能模块(差分编、解码,加同步头、内插和成形滤波,下变频,系统同步等)具体的设计方案和通过硬件编程实现了板级的仿真和最后的硬件实现,并对其中得到的数据进行分析,进一步验证方案的可行性。最后介绍了通信板同频谱感知板协同工作原理,依据频谱感知板获取的各个信道状况自适应的选择π/4-DQPSK、8PSK、16QAM调制解调方式并在FPGA上实现了其中部分功能。

    标签: FPGA 多速率 调制解调器

    上传时间: 2013-05-30

    上传用户:fywz

  • TS流复用器及其接口

    在数字电视系统中,MPEG-2编码复用器是系统传输的核心环节,所有的节目、数据以及各种增值服务都是通过复用打包成传输流传输出去。目前,只有少数公司掌握复用器的核心算法技术,能够采用MPEG-2可变码率统计复用方法提高带宽利用率,保证高质量图像传输。由于目前正处广播电视全面向数字化过渡期间,市场潜力巨大,因此对复用器的研究开发非常重要。本文针对复用器及其接口技术进行研究并设计出成形产品。 文中首先对MPEG-2标准及NIOS Ⅱ软核进行分析。重点研究了复用器中的部分关键技术:PSI信息提取及重构算法、PID映射方法、PCR校正及CRC校验算法,给出了实现方法,并通过了硬件验证。然后对复用器中主要用到的AsI接口和DS3接口进行了分析与研究,给出了设计方法,并通过了硬件验证。 本文的主要工作如下: ●首先对复用器整体功能进行详细分析,并划分软硬件各自需要完成的功能。给出复用器的整体方案以及ASI接口和DS3接口设计方案。 ●在FPGA上采用c语言实现了PSI信息提取与重构算法。 ●给出了实现快速的PID映射方法,并根据FPGA特点给出一种新的PID映射方法,减少了逻辑资源的使用,提高了稳定性。 ●采用Verilog设计了SI信息提取与重构的硬件平台,并用c语言实现了SDT表的提取与重构算法,在FPGA中成功实现了动态分配内存空间。 ●在FPGA上实现了.ASI接口,主要分析了位同步的实现过程,实现了一种新的快速实现字节同步的设计。 ●在FPGA上实现了DS3接口,提出并实现了一种兼容式DS3接口设计。并对帧同步设计进行改进。 ●完成部分PCB版图设计,并进行调试监测。 本复用器设计最大特点是将软件设计和硬件设计进行合理划分,硬件平台及接口采用Verilog语言实现,PSI信息算法主要采用c语言实现。这种软硬件的划分使系统设计更加灵活,且软件设计与硬件设计可同时进行,极大的提高了工作效率。 整个项目设计采用verilog和c两种语言完成,采用Altera公司的FPGA芯片EP1C20,在Quartus和NIOS IDE两种设计平台下设计实现。根据此方案已经开发出两台带有ASI和DS3接口的数字电视TS流复用器,经测试达到了预期的性能和技术指标。

    标签: TS流 复用器 接口

    上传时间: 2013-06-10

    上传用户:01010101

  • Virtuso 6.1.50

    Virtuoso定制设计平台是一个全面的系统,能够加速差异化定制芯片的精确设计

    标签: Virtuso 50

    上传时间: 2013-06-15

    上传用户:天涯

  • ispLEVER Classic0

    在为所有 Xilinx® Virtex®-6 和 Spartan®-6 FPGA 产品系列提供全面生产支持的同时,ISE 12 版本作为业界唯一一款领域专用设计套件,不断发展和演进,可以为逻辑、数字信号处理(DSP)、嵌入式处理以及系统级设计提供互操作性设计流程和工具配置。此外,赛灵思还在 ISE 12 套件中采用了大量软件基础架构,并改进了设计方法,从而不仅可缩短运行时间,提高系统集成度,而且还能在最新一代器件产品系列和目标设计平台上扩展 IP 互操作性

    标签: ispLEVER Classic0

    上传时间: 2013-07-26

    上传用户:青春给了作业95