经典FGPA学习书籍 Xilinx FPGA设计权威指南 Vivado集成设计环境全书共分8章,内容包括: Vivado设计导论、Vivado工程模式和非工程模式设计流程、Vivado调试流程、基于IP的嵌入式系统设计流程、Vivado HLS设计流程、System Generator设计流程、Vivado部分可重配置设计流程和Vivado高级设计技术。本书参考了Xilinx公司提供的Vivado最新设计资料,理论与应用并重,将Xilinx公司最新的设计方法贯穿在具体的设计实现中。本书可作为使用Xilinx Vivado集成开发环境进行FPGA设计的工程技术人员的参考用书,也可作为电子信息类专业高年级本科生和研究生的教学用书,同时也可作为Xilinx公司的培训教材。 本书全面系统地介绍了Xilinx新一代集成开发环境Vivado的设计方法、设计流程和具体实现。
上传时间: 2022-06-10
上传用户:
1.1 数字信号处理技术概述 1.2 FPGA技术 1.2.1 按颗粒度分类 1.2.2 按技术分类 1.2.3 FPL的基准 1.3 DSP的技术要求 1.4 设计实现 1.4.1 FPGA的结构 1.4.2 Altera EP4CE115F29C7 1.4.3 案例研究:频率合成器 1.4.4 用知识产权内核进行设计 1.5 练习第2章 计算机算法 2.1 计算机算法概述 2.2 数字表示法 2.2.1 定点数 2.2.2 非传统定点数 2.2.3 浮点数 2.3 二进制加法器 2.3.1 流水线加法器 2.3.2 模加法器 2.4 二进制乘法器 2.5 二进制除法器 2.5.1 线性收敛的除法算法 2.5.2 快速除法器的设计 2.5.3 阵列除法器 2.6 定点算法的实现 2.7 浮点算法的实现 2.7.1 定点数到浮点数的格式转换 2.7.2 浮点数到定点数的格式转换 2.7.3 浮点数乘法 2.7.4 浮点数加法 2.7.5 浮点数除法 2.7.6 浮点数倒数 2.7.7 浮点操作集成 2.7.8 浮点数合成结果 2.8 MAC与SOP 2.8.1 分布式算法基础 2.8.2 有符号的DA系统 2.8.3 改进的DA解决方案 2.9 利用CORDIC计算特殊函数 2.10 用MAC调用计算特殊函数 2.10.1 切比雪夫逼近 2.10.2 三角函数的逼近 2.10.3 指数函数和对数函数的逼近 2.10.4 平方根函数的逼近 2.11 快速幅度逼近 练习第3章 FIR数字滤波器 3.1 数字滤波器概述 3.2 FIR理论 3.2.1 具有转置结构的FIR滤波器 3.2.2 FIR滤波器的对称性……第4章 IIR数字滤波器第5章 多级信号处理第6章 傅立叶变换第7章 通信系统第8章 自适应系统第9章 微处理器设计**0章 图像和视频处理
上传时间: 2022-06-11
上传用户:
随着经济的迅猛发展和人民生活水平的提高,我国私人汽车保有量日益攀升,这一现象给城市交通基础设施建设提出了新的挑战。传统停车场管理方式存在着识别效率低、易出错、数据传输率低、识别距离近、必须停车减速等问题。因此,本文针对上述问题提出了基于RFID高频有源电子标签的远距离车辆识别停车场管理系统,研究了智能停车场管理系统的特点,对软件系统进行了需求分析与设计实现。系统由车辆基本信息管理,系统运营维护管理、车辆出入车场管理3个功能模块组成。高频标签带来了更远的识别距离和更快的识别速度,实现了高速、不停车的车辆识别,但是识别范围的扩大也给系统带来了多标签碰撞问题。针对多车辆信息碰撞的问题,本文对RFID系统的防碰撞算法进行了深入研究,在现有的二进制防碰撞算法基础上提出了一种改进方法,该算法解决了典型算法在安全性上存在的隐患,在识读效率上优越于典型算法,在高吞吐率、高负载的情景下性能尤V为关油:随着停车场的日益大型化,停车场内的路径选择也影响着系统的效率。因此,本文设计一种停车场最短路径停车引导模型,为停车提供最短行驶路线。结合图论形成停车位的赋权有向图,然后利用A*算法搜索最短停车路径,通过数据库和信息显示设备引导停车,大大加快了停车速度,提高了停车场的停车位利用率。最后,在总结全文工作的基础上对进一步研究提出了建议和展望。
上传时间: 2022-06-26
上传用户:slq1234567890
随着直流无刷电机的广泛应用,对于直流无刷电机驱动器特别是大功率直流无刷电机驱动器的需求越来越迫切。论文以Microchip公司的一款高性能16位数字信号处理器dsPIC30F2010为核心,设计了一种低压大功率直流无刷电机驱动器。在分析了直流无刷电机工作原理、运行方式以及控制方法的基础上,论文给出了低压大功率直流无刷电机驱动器的组成结构,详细设计了电源、主控制器、驱动、功率、电流检测、过流保护等电路模块,并讨论了大电流电路的布局布线问题。通过软件设计实现了相序给定、正反转切换、速度给定、测速、调速、缺相保护、欠压保护以及堵转保护等功能,实现了闭环情况下转速的PI调节功能。论文设计的低压大功率直流无刷电机驱动器可以实现对直流无刷电机的基本控制及保护功能,具有广泛的应用前景。
标签: 直流无刷电机驱动器
上传时间: 2022-07-21
上传用户:fliang
2003年全国大学生电子设计竞赛试题。设计分为5个模块:前轮PWM驱动电路、后轮PWM驱动电路、轨迹探测模块、障碍物探测模块、光源探测模块。有完整的设计实现及报告说明
上传时间: 2013-04-24
上传用户:wsm555
数字控制技术在开关电源中的应用正变得越来越广泛,开关电源的数字控制器包含三个主要的功能模块:模数转换器、数字补偿器和数字脉宽调制器。本论文总结和比较了当今国际上高频开关电源数字控制器各个模块的先进技术和发展方向。 数字电源要在高频开关电源应用领域中实用化、市场化,在技术上仍然存在许多的难关需要攻克。其中模数转换器和数字脉宽调制器的分辨率问题给系统带来了极限环振荡的隐患,采样时滞现象增加了实现电源的电压调节快速动态响应特性的难度,同时数字补偿器必须在一个开关周期内完成若干次乘法和加法运算以便及时更新占空比信息,从而对数字控制器的运算速度提出了非常高的要求。本文集中研究和讨论解决这些技术难点的途径,利用matlab中的SISOTOOL块,通过直接数字设计提出了2P2Z的数字补偿算法。按照高频开关电源的设计步骤,本文对主要元器件进行了参数的计算以及选型,并利用matlab中的SIMULINK模块对电路的稳态瞬态性能进行仿真研究。 为了对理论分析和仿真研究进行验证,本文设计实现了一款基于DSPic30F2020高性能数字信号处理器并采用2P2Z控制算法的高频全桥拓扑大功率通信一次电源整流模块。实验结果表明,该数字电源方案稳定可靠,性能参数优异,能够满足应用的需要。
上传时间: 2013-04-24
上传用户:林鱼2016
随着自动化技术的发展和城市化进程的加快,照明用电占人类总发电量的比重也越来越大,对电子镇流器的要求也越来越高,即功率因数高低的要求更加明确,功率因数高低已成为综合衡量整流设备的一个重要指标。 本次课题采用功率因数控制芯片UC3854为核心,设计了一种较宽电压输入范围、固定电压输出的250W的AC/DC变换器。对该变换器所用的有源功率因数校正(APFC)系统与UC3854芯片的原理和结构做了详细的分析与讨论,介绍了UC3854的管脚排列及功能。所设计的以UC3854为核心的有源功率因数校正器能在90V~220V的宽电压输入范围内得到稳定的380V直流电压输出,并使功率因数达到0.99以上。 MATLAB强大的信号分析处理能力对高效地设计APFC系统及整定各个环节的参数带来了极大便利。本文同时也采用MATLAB设计实现了一个有源功率因数校正器的仿真,用SIMULINK已有模块模拟了UC3854的控制过程,给出了仿真电路和波形。 本文创新性的将系统工程引入APFC电路中,将系统工程中的建模分析和状态空间法应用到此次设计的系统中,使得此次工程设计提升到了抽象的数学概念上。用数学模型可以表达出主电路的工作原理,从状态空间法中找出了改变系统动态性能的相应参数,为此类电路的设计提供了理论依据。
上传时间: 2013-05-24
上传用户:15736969615
近年来,世界各国竞相发展绿色可再生能源,太阳能因其洁净、储量巨大等优点倍受青睐。在太阳能的各种应用中,光伏发电倍受关注。随着光伏组件价格的不断降低和电力电子技术的发展,光伏发电的系统容量和变换设备的转换效率不断增加,体积逐渐减小,对光伏发电系统相关设备的设计和制造提出了新的要求。 本文从提高光伏发电系统整体效率的角度出发,以光伏发电系统中电能变换装置作为研究目标,研究光伏发电中的关键性技术之一——光伏阵列的最大功率点跟踪技术。主要研究适用于光伏发电系统的最大功率点跟踪变换器的拓扑;研究光伏发电系统的最大功率点跟踪变换器的控制方法。论文在分析研究光伏电池的工作原理及输出特性的基础上,分析研究了几种基于DC/DC变换器的最大功率跟踪算法及各自优缺点和适用场合。在拓扑研究方面,分析研究了Buck、Boost和全桥电路应用于光伏发电中的优缺点以及适用的最佳功率等级,并对这三种电路的功率损耗进行分析,通过仿真进行验证。探讨了把软开关技术、三电平技术应用于光伏发电系统的可行性,并详细分析了应用于光伏发电系统的移相全桥ZVS DC/DC变换器电路的换流过程。在理论分析的基础上,论文设计实现了应用移相全桥软开关DC/DC变换电路作为主电路的MPPT变换器,构建了1000W小型独立光伏发电系统,进行仿真和实验,对实验结果进行损耗分析。证实了移相全桥ZVS DC/DC变换电路作为中小型光伏发电系统的前级变换器,可以在实现太阳能光伏阵列的最大功率点跟踪的同时,保证开关管实现软开关,从而提高了系统的转换效率和功率密度。
上传时间: 2013-05-23
上传用户:huannan88
可重构计算技术兼具通用处理器(General-Purpose Processor,GPP)和专用集成电路(Application Specific Integr—ated Circuits,ASIC)的特点,既可以提供硬件高速的特性,又具有软件可以重新配置的特性。而动态部分可重构技术是可重构计算技术的最新进展之一。该技术的要点就是在系统正常工作的情况下,修改部分模块的功能,而系统其它模块能够照常运行,这样既节约硬件资源,又增强了系统灵活性。 可重构SoC既可以在处理器上进行编程又可以改变FPGA内部的硬件结构,这使得SoC系统既具有处理器善于控制和运算的特点,又具FPGA灵活的重构特点;由于处理器和FPGA硬件是在同一块硅片上,使得它们之间的通信宽带大大提高,这种平台很适合于容错算法的实现。 本文基于863计划项目;动态重构计算机的可信实现关键技术,重点研究应用于恶劣环境中FPGA自我容错的体系结构,提出了一套完整的SoC系统的容错设计方案,并研究其实现技术,设计实现了实现该技术的硬件平台和软件算法,并验证成功。 论文取得了如下的创新性研究成果: 1、设计了实现动态重构技术的硬件平台,包括高性能的FPGA(内含入式处理器PowcrPC)、PROM、SRAM、FLASH、串口通信等硬件模块。 2、说明了动态重构技术的设计规范和设计流程,实现动态重构技术。 3、提出了一种基于动态重构实现容错的方法,不需要外部处理器干预,由嵌入式处理器负责管理整个过程。 4、设计并实现了嵌入式处理器运行时需要的软件,主要有两个功能,首先是从CF卡中读入重构所需的配置文件,并将配置文件写进FPGA内部的配置存储器中,改变FPGA内部的功能。其次,是实现容错技术的算法。
上传时间: 2013-04-24
上传用户:edrtbme
随着图像声纳技术的发展,对于大数据量图像数据的压缩成为必须要解决的一个课题。本文结合水声图像特点,应用VerilogHDL 语言在Quartus Ⅱ软件环境下设计实现了JPEG基本模式编解码器。 JPEG是国际标准化组织(ISO)和CCITT 联合制定的静态图像的压缩标准,是目前最常使用的图像存储格式。 论文首先介绍了JPEG编码的基本原理,然后根据编码的流程从总体结构上对JPEG编码器进行了模块划分。对于2D—DCT变换采用了行列分离的快速算法;针对水声图像特点采用了DC系数直接编码。以一幅真实的水声图像作为JPEG编码器的测试输入,对编码器输出的码流经过软件编程后正确显示出了JPEG图片,并分析了压缩图像效果和质量。 JPEG解码器采用了和JPEG编码器对称的模块划分,2D—IDCT变换同样采用了行列分离的快速算法;根据JPEG标准中哈夫曼编码的特点,哈夫曼解码采用了浓缩哈夫曼表法,降低了存储资源,提高了解码速度。对经本文设计的JPEG解码器解码后的图片和原图片进行了比较分析,结果表明本设计满足要求。
上传时间: 2013-05-25
上传用户:sn2080395