虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

解线性方程组

  • Keil C51使用详解

    Keil C51使用详解:8051 系列微处理器基于简化的嵌入式控制系统结构被广泛应用于从军事到自动控制再到PC 机上的键盘上的各种应用系统上仅次于Motorola 68HC11 在 8 位微控制器市场上的销量很多制造商都可提供8051 系列单片机像Intel Philips Siemens 等这些制造商给51 系列单片机加入了大量的性能和外部功能像I2C 总线接口模拟量到数字量的转换看门狗PWM 输出等不少芯片的工作频率达到40M 工作电压下降到1.5V 基于一个内核的这些功能使得8051 单片机很适合作为厂家产品的基本构架它能够运行各种程序而且开发者只需要学习这一个平台8051 系列的基本结构如下1 一个8 位算术逻辑单元2 32 个I/O 口4 组8 位端口可单独寻址3 两个16 位定时计数器4 全双工串行通信5 6 个中断源两个中断优先级6 128 字节内置RAM7 独立的64K 字节可寻址数据和代码区每个8051 处理周期包括12 个振荡周期每12 个振荡周期用来完成一项操作如取指令和计算指令执行时间可把时钟频率除以12 取倒数然后指令执行所须的周期数因此如果你的系统时钟是11.059MHz 除以12 后就得到了每秒执行的指令个数为921583

    标签: Keil C51 使用详解

    上传时间: 2014-04-05

    上传用户:xaijhqx

  • 锂-离子线性电池充电控制器LTC1732及其应用

    LTC1732 是LINEAR TECHNOLOGY 公司推出的锂离子电池充电控制集成电路芯片。它具有电池插入检测和自动低压电池充电功能。文章介绍了该芯片的结构、特点、工作原理及应用信息,给出了典型的应用电路。 LTC1732 是LINEAR TECHNOLOGY 公司生产的锂-离子(Li-离子)电池恒流/恒压线性充电控制器。它也可以对镍-镉(NiCd)和镍-氢(NiMH)电池恒流充电。其充电电流可通过外部传感电阻器编程到7%(最大值)的精度。最终的浮动电压精度为1%。利用LTC1732 的SEL 端可为4.1V 或4.2V 电池充电。当输入电源撤消后,LTC1732 可自动进入低电流睡眠状态,以使消耗电流下降到7μA。LTC1732 的内部比较器用于检测充电结束条件(C/10),而总的充电时间则是通过可编程计时器的外部电容来设置的。在电池完全放电后,控制器将自动以规定电流的10%对被充电电池进行慢速充电直到电池电压超过2.457V。当放电后的电池插入充电器或当输入电源接通时,LTC1732 将开始重新充电。另外,如果电池一直插入在充电器且在电池电压降到3.8V(LTC1732-4)或4.05V(LTC1732-4.2)以下时,充电器也将开始重新充电。LTC1732 的其它主特点如下:●具有1%的预置充电电压精度;●输入电压范围4.5V~12V;●充电电流可编程控制;●具有C/10 充电电流检测输出;●可编程控制充电终端计时;●带有低电压电池自动小电流充电模式;●可编程控制恒定电流接通模式;●具有电池插入检测和自动低压电流充电功能;●带有输入电源(隔离适配器)检测输出;●LTC1732-4.2 型器件的再充电阈值电压为4.05V;●LTC1732-4 型器件的再充电阈值电压为3.8V。

    标签: 1732 LTC 离子 电池充电

    上传时间: 2013-11-12

    上传用户:semi1981

  • PICC库函数详解

    PICC库函数详解

    标签: PICC 库函数

    上传时间: 2013-11-16

    上传用户:gyq

  • 信号与系统(奥本海默)中文习题详解

    信号与系统(奥本海默)中文习题详解

    标签: 信号与系统

    上传时间: 2014-12-28

    上传用户:a67818601

  • DSP2812寄存器详解

    DSP2812寄存器详解

    标签: 2812 DSP 寄存器

    上传时间: 2013-11-08

    上传用户:songyue1991

  • 数字信号处理学习指导与习题精解

    数字信号处理学习指导与习题精解

    标签: 数字信号处理

    上传时间: 2014-12-28

    上传用户:225588

  • 收音机工作原理、安装、焊接图片详解

    收音机工作原理、安装、焊接图片详解

    标签: 收音机 工作原理 焊接

    上传时间: 2013-11-18

    上传用户:jdm439922924

  • 用双线性变换法实现IIR数字滤波器

    双线性变换的频率对应关系双线性变换法虽然避免了“频率混叠效应”,但出现了模拟频率与数字频率为一种非线性的关系情形。即:可见:模拟滤波器与数字滤波器的响应在对应的频率关系上发生了“畸变”,也造成了相位的非线性变化,这是双线性变换法的主要缺点。具体而言,在上刻度为均匀的频率点映射到上时变成了非均匀的点,而且随频率增加越来越密。 双线性变换法除了不能用于线性相位滤波器设计外,仍然是应用最为广泛的设计IIR数字滤波器的方法。

    标签: IIR 双线性变换 数字滤波器

    上传时间: 2013-10-12

    上传用户:aysyzxzm

  • matlab数学建模实例与编程教程

     现实世界中有很多问题,它的机理较简单,用静态,线性或逻辑的方法即可建立模型,使用初等的数学方法,即可求解,我们称之为初等数学模型。本章主要介绍有关自然数,比例关系,状态转移,及量刚分析等建模例子,这些问题的巧妙的分析处理方法,可使读者达到举一反三,开拓思路,提高分析, 解决实际问题的能力。 在人们的生产实践中,经常会遇到如何利用现有资源来安排生产,以取得最大经济效益的问题。此类问题构成了运筹学的一个重要分支—数学规划,而线性规划(Linear Programming 简记LP)则是数学规划的一个重要分支。自从1947年G. B. Dantzig 提出求解线性规划的单纯形方法以来,线性规划在理论上趋向成熟,在实用中日益广泛与深入。特别是在计算机能处理成千上万个约束条件和决策变量的线性规划问题之后,线性规划的适用领域更为广泛了,已成为现代管理中经常采用的基本方法之一。 如果目标函数或约束条件中包含非线性函数,就称这种规划问题为非线性规划问题。一般说来,解非线性规划要比解线性规划问题困难得多。而且,也不象线性规划有单纯形法这一通用方法,非线性规划目前还没有适于各种问题的一般算法,各个方法都有自己特定的适用范围。 下面通过实例归纳出非线性规划数学模型的一般形式,介绍有关非线性规划的基本概念。

    标签: matlab 数学建模 教程 编程

    上传时间: 2013-10-19

    上传用户:lunshaomo

  • Verilog_HDL的基本语法详解(夏宇闻版)

            Verilog_HDL的基本语法详解(夏宇闻版):Verilog HDL是一种用于数字逻辑电路设计的语言。用Verilog HDL描述的电路设计就是该电路的Verilog HDL模型。Verilog HDL既是一种行为描述的语言也是一种结构描述的语言。这也就是说,既可以用电路的功能描述也可以用元器件和它们之间的连接来建立所设计电路的Verilog HDL模型。Verilog模型可以是实际电路的不同级别的抽象。这些抽象的级别和它们对应的模型类型共有以下五种:   系统级(system):用高级语言结构实现设计模块的外部性能的模型。   算法级(algorithm):用高级语言结构实现设计算法的模型。   RTL级(Register Transfer Level):描述数据在寄存器之间流动和如何处理这些数据的模型。   门级(gate-level):描述逻辑门以及逻辑门之间的连接的模型。   开关级(switch-level):描述器件中三极管和储存节点以及它们之间连接的模型。   一个复杂电路系统的完整Verilog HDL模型是由若干个Verilog HDL模块构成的,每一个模块又可以由若干个子模块构成。其中有些模块需要综合成具体电路,而有些模块只是与用户所设计的模块交互的现存电路或激励信号源。利用Verilog HDL语言结构所提供的这种功能就可以构造一个模块间的清晰层次结构来描述极其复杂的大型设计,并对所作设计的逻辑电路进行严格的验证。   Verilog HDL行为描述语言作为一种结构化和过程性的语言,其语法结构非常适合于算法级和RTL级的模型设计。这种行为描述语言具有以下功能:   · 可描述顺序执行或并行执行的程序结构。   · 用延迟表达式或事件表达式来明确地控制过程的启动时间。   · 通过命名的事件来触发其它过程里的激活行为或停止行为。   · 提供了条件、if-else、case、循环程序结构。   · 提供了可带参数且非零延续时间的任务(task)程序结构。   · 提供了可定义新的操作符的函数结构(function)。   · 提供了用于建立表达式的算术运算符、逻辑运算符、位运算符。   · Verilog HDL语言作为一种结构化的语言也非常适合于门级和开关级的模型设计。因其结构化的特点又使它具有以下功能:   - 提供了完整的一套组合型原语(primitive);   - 提供了双向通路和电阻器件的原语;   - 可建立MOS器件的电荷分享和电荷衰减动态模型。   Verilog HDL的构造性语句可以精确地建立信号的模型。这是因为在Verilog HDL中,提供了延迟和输出强度的原语来建立精确程度很高的信号模型。信号值可以有不同的的强度,可以通过设定宽范围的模糊值来降低不确定条件的影响。   Verilog HDL作为一种高级的硬件描述编程语言,有着类似C语言的风格。其中有许多语句如:if语句、case语句等和C语言中的对应语句十分相似。如果读者已经掌握C语言编程的基础,那么学习Verilog HDL并不困难,我们只要对Verilog HDL某些语句的特殊方面着重理解,并加强上机练习就能很好地掌握它,利用它的强大功能来设计复杂的数字逻辑电路。下面我们将对Verilog HDL中的基本语法逐一加以介绍。

    标签: Verilog_HDL

    上传时间: 2013-11-23

    上传用户:青春给了作业95