虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

虚拟<b>锁相放大</b>器

  • 新型SPLL在蓄电池充放电装置中的应用研究

    叙述了双同步旋转坐标变换原理,提出了一种基于此变换的新型锁相环(SPLL)设计方法,阐述了新型SPLL在蓄电池充放电装置中的具体应用方案,该方案能够在电网电压发生畸变及不平衡条件下利用双同步旋转坐标变换快速、准确地锁定电网电压相位。根据该应用方案建立的装置控制策略将大大提高基于可逆PWM整流器的蓄电池充放电装置的充放电性能和效率。仿真结果验证了方案的可行性和有效性。

    标签: SPLL 蓄电池充放电 中的应用 装置

    上传时间: 2013-10-08

    上传用户:caiqinlin

  • DN505 - 双通道控制器可为1.5V电压轨提供2us阶跃响应和92%效率

    LTC®3838 是一款双输出、两相降压型控制器,其采用一种受控恒定导通时间、谷值电流模式架构,可提供快速负载阶跃响应、高开关频率和低占空比能力。开关频率范围为 200kHz 至 2MHz,其锁相环可在稳态操作期间保持固定频率,并可同步至一个外部时钟

    标签: 505 1.5 2us 92%

    上传时间: 2013-11-09

    上传用户:uuuuuuu

  • 与电网电压同步的正弦波发生电路设计

    目前的有源电力滤波器通常是采用基于瞬时无功功率理论的谐波电流检测方法。其中的ip-iq算法需要用到与电网电压同步的正余弦信号,即与电网电压同频同相的标准正余弦信号。该信号的获取可以采用锁相环加正余弦函数发生器的方法,也可采用软件查表的方法。本设计采用全硬件电路完成,即通过锁相环加正弦函数发生器的方法,可自动实时跟踪电网电压的频率和相位,不占用微处理器的软、硬件资源,大大降低了谐波检测算法编程的复杂度。

    标签: 电网电压 同步的 正弦波发生 电路设计

    上传时间: 2013-10-22

    上传用户:wxnumen

  • 时钟芯片介绍

    众所周知, 每个数码系统之所以正常准确工作的基础是其心脏 – 时钟序列的无误. 而用来产生时钟信号的资源有许多种: 系统主芯片输出时钟信号, 以MCU微处理器来产生时钟, 以成本较低的晶振来产生时钟信号, 但是还是有很多人不知道或不了解我们还有另外一个选择:用一个集成电路PPL(锁相环)时钟芯片. 即使有人用过类似的时钟芯片, 但是却不知道我们现在已经有了性价比较高的LW系列芯片!

    标签: 时钟 芯片介绍

    上传时间: 2013-11-19

    上传用户:yupw24

  • 基于单片机控制的智能微波信号源发生器

    介绍了一种用单片机控制的智能微波信号源发生器,以美国国家半导体公司的低功率,高性能的δ-Σ小数分频数字锁相环电路LMX2485和YTO为核心构成.微波信号源的工作频率范围为8~14GHz,频率分辨率为40GHz.分析了设计方案及实现过程中的关键技术,给出了部分实验结果.  

    标签: 单片机控制 微波信号 源发生器

    上传时间: 2013-10-20

    上传用户:banlangen

  • Stellaris(群星)单片机的时钟选择

    Stellaris(群星)单片机的时钟选择本文论述了群星(stellaris)系列微控制器中的时钟,包括锁相环的使用和配置。

    标签: Stellaris 单片机 时钟

    上传时间: 2014-12-27

    上传用户:zhang97080564

  • 支持USB PS2 UART SPI CRC功能的凌阳8位单

    1、 支持USB 1.1通讯协议;2、 支持高速(Full Speed、12Mbps )和低速(Low Speed、1.5Mbps )传输;3、 6MHz晶体,锁相环PLL振荡器提供高速、低速所需时钟源;4、 支持3个端口(endpoint),可独立编程为IN 或 OUT端口。5、 PS/2:支持PS/2协议(eg.鼠标),与USB复用。

    标签: UART USB PS2 CRC

    上传时间: 2013-11-03

    上传用户:hbsunhui

  • 第12章 锁相环和低功耗模式 (1学时)

    TMS320LF240x DSP 课件

    标签: 锁相环 低功耗 模式

    上传时间: 2013-11-09

    上传用户:qq521

  • Xilinx FPGA全局时钟资源的使用方法

    目前,大型设计一般推荐使用同步时序电路。同步时序电路基于时钟触发沿设计,对时钟的周期、占空比、延时和抖动提出了更高的要求。为了满足同步时序设计的要求,一般在FPGA设计中采用全局时钟资源驱动设计的主时钟,以达到最低的时钟抖动和延迟。 FPGA全局时钟资源一般使用全铜层工艺实现,并设计了专用时钟缓冲与驱动结构,从而使全局时钟到达芯片内部的所有可配置单元(CLB)、I/O单元 (IOB)和选择性块RAM(Block Select RAM)的时延和抖动都为最小。为了适应复杂设计的需要,Xilinx的FPGA中集成的专用时钟资源与数字延迟锁相环(DLL)的数目不断增加,最新的 Virtex II器件最多可以提供16个全局时钟输入端口和8个数字时钟管理模块(DCM)。与全局时钟资源相关的原语常用的与全局时钟资源相关的Xilinx器件原语包括:IBUFG、IBUFGDS、BUFG、BUFGP、BUFGCE、 BUFGMUX、BUFGDLL和DCM等,如图1所示。  

    标签: Xilinx FPGA 全局时钟资源

    上传时间: 2014-01-01

    上传用户:maqianfeng

  • 一种软件无线电与认知引擎的接口实现方法

    为了研制一种锁定时间短、相位噪声低、杂散抑制度高的频率合成技术,采用了直接数字式频率合成器(DDS)驱动锁相环(PLL)的结构。该频率合成器综合了DDS频率转换速度快、频率分辨率高和PLL输出频带宽、输出杂散低的优点。基于该结构研制实现了输出频率范围为700~800 MHz的宽带频率合成器,实验结果表明该频率合成器扫描模式Δf=1 MHz锁定时间不超过20 μs,跳频模式Δf=50 MHz的定时间不超过30 μs,近端杂散抑制度优于-50 dBc。

    标签: 软件无线电 认知引擎 接口 实现方法

    上传时间: 2014-12-28

    上传用户:assef