对光驱说: 芝麻开门,芝麻关门 不用你用手按光驱按钮了
标签: 光驱
上传时间: 2015-03-29
上传用户:13215175592
< delphi7程序设计与开发技术大全>>一书源码。压缩包内文件为原随书光盘的镜像文件,请用虚拟光驱(如daemon)打开! 如有需要,今后将上传其pdf版图书
上传时间: 2014-01-24
上传用户:yyq123456789
私人磁盘ACCESS源码版,可创建、打开、加密虚拟私人磁盘,可同时或单独打开关闭系统多个光驱。
上传时间: 2013-12-04
上传用户:sssl
jsp应用开发详解(第三版)源码,最新版书籍配套的源代码!,解压缩后是个iso文件,请用虚拟光驱打开
上传时间: 2016-10-05
上传用户:lo25643
托盘程序示例,vc编写,程序运行后在托盘显示动画图标,就像虚拟光驱那样
标签: 程序
上传时间: 2013-12-24
上传用户:shanml
安装教程 详解 第一步,添加 序列号. 打开_SolidSQUAD_文件夹,解压_SolidSQUAD_.7z压缩包。如果找不到这些文件,有可能是被杀毒软件杀了,所以下载的时候要注意不要被杀毒软件杀了。 找到SolidWorksSerialNumbers2016.reg文件,双击运行,然后点“是”,然后点“确定”。 第二步,回到安装包,用虚拟光驱加载Solidworks_2016_SP0.0_Full_DVD1.iso。 电脑上没装虚拟光驱的先装一个虚拟光驱(在360软件管家里面 搜虚拟光驱,安装一个即可),然后进入加载的虚拟光驱里面,
上传时间: 2018-03-11
上传用户:chenc
打开_SolidSQUAD_文件夹,找到SW2010-2016.Activator.GUI.SSQ.exe文件。 双击运行。 如果安装过程中弹出这个界面,这是提示你换盘,(我们的安装包里面有两个iso文件,用虚拟光驱加载第二iso文件) 等待安装完成之后,点完成 即可。
标签: 软件安装
上传时间: 2018-03-11
上传用户:chenc
是一个先进的模拟备份并且合并保护盘的软件,可以备份SafeDisc保护的软件,可以打开CUE,ISO and CCD 等这些虚拟光驱的镜像文件软件中捆绑了Ad-Ware名字叫DAEMON TOOLS
上传时间: 2013-04-15
上传用户:eeworm
ASIC对产品成本和灵活性有一定的要求.基于MCU方式的ASIC具有较高的灵活性和较低的成本,然而抗干扰性和可靠性相对较低,运算速度也受到限制.常规ASIC的硬件具有速度优势和较高的可靠性及抗干扰能力,然而不是灵活性较差,就是成本较高.与传统硬件(CHW)相比,具有一定可配置特性的场可编程门阵列(FPGA)的出现,使建立在可再配置硬件基础上的进化硬件(EHW)成为智能硬件电路设计的一种新方法.作为进化算法和可编程器件技术相结合的产物,可重构FPGA的研究属于EHW的研究范畴,是研究EHW的一种具体的实现方法.论文认为面向分类的专用类可重构FPGA(ASR-FPGA)的研究,可使可重构电路粒度划分的针对性更强、设计更易实现.论文研究的可重构FPGA的BCH通讯纠错码进化电路是一类ASR-FPGA电路的具体方法,具有一定的实用价值.论文所做的工作主要包括:(1)BCH编译码电路的设计——求取实验用BCH码的生成多项式和校验多项式及其相应的矩阵并构造实验用BCH码;(2)建立基于可重构FPGA的基核——构造具有可重构特性的硬件功能单元,以此作为可重构BCH码电路的设计基础;(3)构造实现可重构BCH纠错码电路的方法——建立可重构纠错码硬件电路算法并进行实验验证;(4)在可重构纠错码电路基础上,构造进化硬件控制功能块的结构,完成各进化RLA控制模块的验证和实现.课题是将可重构BCH码的编译码电路的实现作为一类ASR-FPGA的研究目标,主要成果是根据可编程逻辑电路的特点,选择一种可编程树的电路模型,并将它作为可重构FPGA电路的基核T;通过对循环BCH纠错码的构造原理和电路结构的研究,将基核模型扩展为能满足纠错码电路需要的纠错码基本功能单元T;以T作为再划分的基本单元,对FPGA进行"格式化",使T规则排列在FPGA上,通过对T的控制端的不同配置来实现纠错码的各个功能单元;在可重构基核的基础上提出了纠错码重构电路的嵌套式GA理论模型,将嵌套式GA的染色体串作为进化硬件描述语言,通过转换为相应的VHDL语言描述以实现硬件电路;采用RLA模型的有限状态机FSM方式实现了可重构纠错码电路的EHW的各个控制功能块.在实验方面,利用Xilinx FPGA开发系统中的VHDL语言和电路图相结合的设计方法建立了循环纠错码基核单元的可重构模型,进行循环纠错BCH码的电路和功能仿真,在Xilinx公司的Virtex600E芯片进行了FPGA实现.课题在研究模型上选取的是比较基本的BCH纠错码电路,立足于解决基于可重构FPGA核的设计的基本问题.课题的研究成果及其总结的一套ASR-FPGA进化硬件电路的设计方法对实际的进化硬件设计具有一定的实际指导意义,提出的基于专用类基核FPGA电路结构的研究方法为新型进化硬件的器件结构的设计也可提供一种借鉴.
上传时间: 2013-07-01
上传用户:myworkpost
·ARM+MP3+USB HOST 开发板(at91sam7s64+vs1003b+ch375v) 1.atmel出品的at91sam7s64作为主控芯片 2.外配vs1003b作为mp3/wma解码器 3.ch375v作usb主机芯片, 4.支持接口 5.sd card,mmc card 6.cf card 7.u盘 8.ide port(连接硬盘,光驱) 9.液晶 10.可通过串口,usb下载程
上传时间: 2013-05-29
上传用户:Yukiseop