180度单排双塑排针公针规格书图纸,可分为单排,双排,三排,四排
标签: 180度单排双塑排针 直插双塑排针 DIP双塑排针 DIP加高排针 DIP加高排针 DIP加高公针 DIP加高加塑公针 DIP加塑排针 180度单排加高排针
上传时间: 2016-01-08
上传用户:1234lucy
90度RJ45网口,90度RJ45网口规格图,90度RJ45网口图纸,RJ45网口90度,RJ45 90度网口
标签: 90度RJ45网口 90度RJ45网口规格图 90度RJ45网口图纸 RJ45网口90度 RJ45 90度网口
上传时间: 2016-01-18
上传用户:1234lucy
MX3.96系列规格书含有端子胶壳 针座规格图
标签: MX3.96连接器 MX3.96针座 MX3.96图纸 MX3.96端子 MX3.96胶壳 MX3.96针座 MX3.96插件
上传时间: 2016-08-06
上传用户:sztfjm
5代IPEX天线座规格书,也有1代 2 代 3代, 4代, 5代IPEX天线座规格图
标签: IPEX 天线座 5代天线座 5代IPEX天线座 5代板端 5代IPEX板端 5代天线座图纸
上传时间: 2016-08-20
上传用户:sztfjm
全志A20_CORE_V35_小体积核心板配套底板CADENCE原理图+PADS PCB文件:A20CV35_DVK1_BASE_V10_底板PADS9.5格式PCB参考图.pcbA20CV35_DVK1_BASE_V10_底板PCB参考图PADS2005.ascA20CV35_DVK1_BASE_V10_底板参考原理图.DSNa20cv35_dvk1_base_v10_底板参考原理图_20150919.pdfA20CV35_DVK1_BASE_V10_底板参考原理图_V162.DSNA20_CORE_V35_底层元件序号图_20140927.pdfA20_CORE_V35_底层元件规格图_20140927.pdfa20_core_v35_核心板电路原理图_20140922.pdfA20_CORE_V35_核心板规格书_20150511.xlsA20_CORE_V35_脚位图_标注.pngA20_CORE_V35_顶层元件序号图_20140927.pdfA20_CORE_V35_顶层元件规格图_20140927.pdfAltium_Designer_V15格式底板参考PCB图_A20CV35_DVK1_BASE_V10_PADS2005.PrjPcb.rarAltium_Designer_V15格式底板参考原理图_A20CV35_DVK1_BASE_V10_V162.PrjPcb.rar
上传时间: 2021-11-08
上传用户:
特点: 精确度0.1%满刻度 可作各式數學演算式功能如:A+B/A-B/AxB/A/B/A&B(Hi or Lo)/|A|/ 16 BIT类比输出功能 输入与输出绝缘耐压2仟伏特/1分钟(input/output/power) 宽范围交直流兩用電源設計 尺寸小,穩定性高
上传时间: 2014-12-23
上传用户:ydd3625
特点(FEATURES) 精确度0.1%满刻度 (Accuracy 0.1%F.S.) 可作各式数学演算式功能如:A+B/A-B/AxB/A/B/A&B(Hi or Lo)/|A| (Math functioA+B/A-B/AxB/A/B/A&B(Hi&Lo)/|A|/etc.....) 16 BIT 类比输出功能(16 bit DAC isolating analog output function) 输入/输出1/输出2绝缘耐压2仟伏特/1分钟(Dielectric strength 2KVac/1min. (input/output1/output2/power)) 宽范围交直流两用电源设计(Wide input range for auxiliary power) 尺寸小,稳定性高(Dimension small and High stability)
上传时间: 2013-11-24
上传用户:541657925
/*--------- 8051内核特殊功能寄存器 -------------*/ sfr ACC = 0xE0; //累加器 sfr B = 0xF0; //B 寄存器 sfr PSW = 0xD0; //程序状态字寄存器 sbit CY = PSW^7; //进位标志位 sbit AC = PSW^6; //辅助进位标志位 sbit F0 = PSW^5; //用户标志位0 sbit RS1 = PSW^4; //工作寄存器组选择控制位 sbit RS0 = PSW^3; //工作寄存器组选择控制位 sbit OV = PSW^2; //溢出标志位 sbit F1 = PSW^1; //用户标志位1 sbit P = PSW^0; //奇偶标志位 sfr SP = 0x81; //堆栈指针寄存器 sfr DPL = 0x82; //数据指针0低字节 sfr DPH = 0x83; //数据指针0高字节 /*------------ 系统管理特殊功能寄存器 -------------*/ sfr PCON = 0x87; //电源控制寄存器 sfr AUXR = 0x8E; //辅助寄存器 sfr AUXR1 = 0xA2; //辅助寄存器1 sfr WAKE_CLKO = 0x8F; //时钟输出和唤醒控制寄存器 sfr CLK_DIV = 0x97; //时钟分频控制寄存器 sfr BUS_SPEED = 0xA1; //总线速度控制寄存器 /*----------- 中断控制特殊功能寄存器 --------------*/ sfr IE = 0xA8; //中断允许寄存器 sbit EA = IE^7; //总中断允许位 sbit ELVD = IE^6; //低电压检测中断控制位 8051
上传时间: 2013-10-30
上传用户:yxgi5
#include<iom16v.h> #include<macros.h> #define uint unsigned int #define uchar unsigned char uint a,b,c,d=0; void delay(c) { for for(a=0;a<c;a++) for(b=0;b<12;b++); }; uchar tab[]={ 0xc0,0xf9,0xa4,0xb0,0x99,0x92,0x82,0xf8,0x80,0x90,
上传时间: 2013-10-21
上传用户:13788529953
摘要: 串行传输技术具有更高的传输速率和更低的设计成本, 已成为业界首选, 被广泛应用于高速通信领域。提出了一种新的高速串行传输接口的设计方案, 改进了Aurora 协议数据帧格式定义的弊端, 并采用高速串行收发器Rocket I/O, 实现数据率为2.5 Gbps的高速串行传输。关键词: 高速串行传输; Rocket I/O; Aurora 协议 为促使FPGA 芯片与串行传输技术更好地结合以满足市场需求, Xilinx 公司适时推出了内嵌高速串行收发器RocketI/O 的Virtex II Pro 系列FPGA 和可升级的小型链路层协议———Aurora 协议。Rocket I/O支持从622 Mbps 至3.125 Gbps的全双工传输速率, 还具有8 B/10 B 编解码、时钟生成及恢复等功能, 可以理想地适用于芯片之间或背板的高速串行数据传输。Aurora 协议是为专有上层协议或行业标准的上层协议提供透明接口的第一款串行互连协议, 可用于高速线性通路之间的点到点串行数据传输, 同时其可扩展的带宽, 为系统设计人员提供了所需要的灵活性[4]。但该协议帧格式的定义存在弊端,会导致系统资源的浪费。本文提出的设计方案可以改进Aurora 协议的固有缺陷,提高系统性能, 实现数据率为2.5 Gbps 的高速串行传输, 具有良好的可行性和广阔的应用前景。
上传时间: 2013-11-06
上传用户:smallfish