USB芯片资料及开发工具
上传时间: 2013-11-11
上传用户:jdm439922924
RSM1843 是四线电阻式触摸屏控制芯片。电路是一个12bit 模数转换器(ADC),内置 同步串行数据接口和驱动触摸屏的低阻开关。基准电压(Vref)变化范围从1V 到+Vcc,相 应的输入电压范围为0V 到Vref。电路提供了关断模式,功耗可降低至0.5W。RSM1843 工 作电压能低至2.7V,是电池供电设备的理想选择,可适用于电阻式触摸屏的PDA 等便携设备。
上传时间: 2013-11-19
上传用户:lalalal
DSP芯片与触摸屏的接口控制
上传时间: 2013-11-18
上传用户:Maple
由DSP芯片生成电压空间矢量脉宽调制波。
上传时间: 2013-11-13
上传用户:xiaowei314
作者:张雄伟 第一章 概述 第二章 DSP芯片的基本结构和特征 第三章 DSP芯片的定点运算 第四章 DSP芯片的浮点运算 第五章 TMS320DSP芯片的定点软硬件设计 第六章 TMS320DSP芯片的浮点软硬件设计 第七章 COFF公共目标文件格式 第八章 DSP芯片的开发工具及应用 第九章 用C语言开发DSP芯片 第十章 DSP芯片的C语言和汇编语言的混合开发 第十一章 DSP芯片的应用开发举例 第十二章 数字滤波器的DSP实现 第十三章 FFT的DSP实现
上传时间: 2013-10-12
上传用户:dddddd
DSP芯片SCI模块在电力电子控制装置中的应用
上传时间: 2013-11-23
上传用户:crazyer
海尔芯片程序模块
上传时间: 2014-12-28
上传用户:luopoguixiong
介绍了16bit立体声数字音频信号编解码器CS4218与DSP56F826芯片组成的音频信号数字处理接口,给出了相应的应用电路接口设计和部分软件框图。
上传时间: 2013-11-16
上传用户:hopy
当今电子技术的发展日新月异,尤其是深亚微米工艺在IC设计中的应用,使得芯片的集成规模愈来愈大,速度愈来愈高,从而使得如何处理高速信号问题成为设计的关键因素之一。随着电子系统中逻辑和系统时钟频率的迅速提高和信号边沿不断变陡,印刷电路板(PCB)的线迹互连和板层特性对系统电气性能的影响也越发重要。对于低频设计线迹互连和板层的影响可以不考虑;当频率超过50MHz时,互连关系和板层特性的影响不容忽视,必须对传输线效应加以考虑,在评定系统性能时也必须考虑印刷电路板板材的电参数。因此,高速系统的设计必须面对互连延迟引起的时序问题以及串扰、传输线效应等信号完整性(SI)问题。本文主要对互连延迟所引起的时序问题进行探讨。
上传时间: 2013-12-18
上传用户:如果你也听说
Xilinx UltraScale™ 架构针对要求最严苛的应用,提供了前所未有的ASIC级的系统级集成和容量。 UltraScale架构是业界首次在All Programmable架构中应用最先进的ASIC架构优化。该架构能从20nm平面FET结构扩展至16nm鳍式FET晶体管技术甚至更高的技术,同 时还能从单芯片扩展到3D IC。借助Xilinx Vivado®设计套件的分析型协同优化,UltraScale架构可以提供海量数据的路由功能,同时还能智能地解决先进工艺节点上的头号系统性能瓶颈。 这种协同设计可以在不降低性能的前提下达到实现超过90%的利用率。 UltraScale架构的突破包括: • 几乎可以在晶片的任何位置战略性地布置类似于ASIC的系统时钟,从而将时钟歪斜降低达50% • 系统架构中有大量并行总线,无需再使用会造成时延的流水线,从而可提高系统速度和容量 • 甚至在要求资源利用率达到90%及以上的系统中,也能消除潜在的时序收敛问题和互连瓶颈 • 可凭借3D IC集成能力构建更大型器件,并在工艺技术方面领先当前行业标准整整一代 • 能在更低的系统功耗预算范围内显著提高系统性能,包括多Gb串行收发器、I/O以及存储器带宽 • 显著增强DSP与包处理性能 赛灵思UltraScale架构为超大容量解决方案设计人员开启了一个全新的领域。
标签: UltraScale Xilinx 架构
上传时间: 2013-11-17
上传用户:皇族传媒