基于Log_MAP 算法, 提出了一种TURBO 码DSP 实现方案。利用内联函数、循环展开, 软件流水线技术对算法进行了优 化, 在TMS320C6416 芯片上实现了36Mbps 的编码速率及1.6Mbps 译码速率(5 次迭代)。该方案可以灵活设置码率、帧长、迭 代次数等关键参数, 适用于不同要求的高速通信系统
标签: Log_MAP C6416 TURBO 320C
上传时间: 2014-11-30
上传用户:WMC_geophy
内存芯片HY57V56420(L)T技术文档
标签: V56420 56420 57V HY
上传时间: 2016-04-03
上传用户:
内存芯片HY57V28820HC(L)T技术文档
标签: V28820 28820 57V HY
上传时间: 2014-11-28
上传用户:lizhizheng88
内存芯片HY57V56820(L)T技术文档
标签: V56820 56820 57V HY
上传时间: 2014-01-11
上传用户:nanxia
内存芯片HY57V561620(L)T技术文档
标签: V561620 561620 57V HY
上传用户:wkchong
SED1335替代芯片RA8835技术规格资料
标签: 1335 8835 SED RA
上传时间: 2016-04-14
上传用户:bakdesec
ds1302I2C实时时钟-日历芯片在8051系统中的应用--技术资料--中国IC网.htm
标签: 1302I 1302 8051 htm
上传时间: 2014-01-02
上传用户:ljt101007
介绍了一种基于大规模FPGA及高性能DSP芯片的机载雷达信号处理嵌入式系统的设计方案及设计实现。 采用标准的VME总线及基于FPGA内嵌MGT的高速串行互连技术,具有实时性强、集成度高以及软硬件可编程易于系统 扩展及重构的特点。
标签: FPGA DSP VME MGT
上传时间: 2016-05-11
上传用户:youmo81
A/D采样控制模块设计 A/D采样控制模块负责控制外部ADC0809芯片多路模拟输入量的选通以及实现对A/D采样过程的合理控制。此部分的设计根据《EDA技术与VHDL》P211——P212的例8-2编写,所不同的是这里将书中“ADDA<=1”的赋值语句改为“ADDA <=EN”,EN是所设置的输入按键用来控制INO与IN1间的通道选择。
标签: 0809 VHDL P211 P212
上传时间: 2013-12-21
上传用户:fxf126@126.com
基于RF无线射频芯片的通信技术在分布式网络传感器中的应用
标签: 无线射频 分布式网络 传感器 中的应用
上传时间: 2013-12-27
上传用户:zhichenglu