该文档主要讲述dsp芯片中进行定点运算所设计的基本问题,分别介绍了定标、从浮点到定点的运算,定点的快速运算及其实现。文档中举出大量的例子说明,相信下载阅读后肯定会很有收获。
上传时间: 2013-12-21
上传用户:jkhjkh1982
以TI公司的DSP芯片TMS32OC6204为例,结合IDT公司的先进先出缓存芯片IDT72V3640,介绍了其扩展总线XB在DMA控制下对FIFO进行读写,以实现对图像的实时采集、处理。
上传时间: 2015-10-19
上传用户:hgy9473
介绍了基于FPGA的多功能计程车计价器的电路设计。该设计采用了可编程逻辑器件FPGA的ASIC设计,并基于超高速硬件描述语言VHDL在Xilinx公司的SpartanⅡ系列的2sc200PQ208-5芯片上编程实现了整个系统的控制部分,整个自动控制系统由四个模块构成:秒分频模块、控制模块、计量模块和译码显示模块。该设计不仅仅实现了显示计程车计费的功能,其多功能表现在它可以通过选择键选择显示计程车累计走的总路程和乘客乘载的时间。计时、计程、计费准确可靠,应用于实际当中有较好的实用价值和较高的可行性
上传时间: 2015-10-24
上传用户:偷心的海盗
本文首先介绍目前几种常见的自动抄表系统,分析它们各自的特点,然后重点介绍以太网抄表系统及其控制器的设计与实现。第一章介绍国内外自动抄表技术的发展状况 第二章分析抄表系统的结构,对其上/下层通讯方式进行了详细的描述,比较了不同通讯方式的优缺点 第兰章专门就以太网为通讯方式的抄表系统进行介绍,指出它是一种很有发展前途的抄表手段 第四章和第五章详细介 绍以太网抄表系统中控制器的设计,分为硬件和软件两方面,对来用的微处理器(ARM芯片)和嵌入式操作系统(uClinux )也都有详细的介绍。最后,第六章指出本系统设计中的技术难点以及抄表技术今后的发展趋势。
标签: 自动抄表系统
上传时间: 2015-10-25
上传用户:缥缈
本代码介绍了使用VHDL开发FPGA的一般流程,最终采用了一种基于FPGA的数字频率的实现方法。该设计采用硬件描述语言VHDL,在软件开发平台ISE上完成,可以在较高速时钟频率(100MHz)下正常工作。该设计的频率计能准确的测量频率在1Hz到100MHz之间的信号。使用ModelSim仿真软件对VHDL程序做了仿真,并完成了综合布局布线,最终下载到芯片Spartan-II上取得良好测试效果。
上传时间: 2014-01-12
上传用户:hj_18
单片机常用芯片和器件手册,介绍了与MS-51相关的常用芯片和器件。
上传时间: 2015-11-21
上传用户:二驱蚊器
详细介绍DDS的基本工作原理,并给出实际中常用的几款芯片的使用方法。
上传时间: 2015-11-27
上传用户:电子世界
本文介绍了两种分频系数为整数或半整数的可控分频器的设计方法。其中之一可以实现50%的奇数分频。利用VHDL语言编程,并用QUARTERS||4.0进行仿真,用 FPGA 芯片实现。 关键词:半整数,可控分频器,VHDL, FPGA
上传时间: 2015-11-27
上传用户:tyler
摘 要 文章介绍了直接数字频率合成器(DDS)的组成及工作原理,描述了DDS芯片 AD9852的功能特性,同时给出了AD9852在本地同步时钟中的应用。 关键词 DDS AD9852 同步时钟
上传时间: 2015-11-30
上传用户:xc216
介绍了Altera公司的器件,详细说明了FLEX10K系列芯片
上传时间: 2013-12-18
上传用户:xaijhqx