模块使用外部滤波器回路来抑制信号抖动和电磁干扰。滤波器回路由PLL接在滤波器输入引脚PLLF和PLLF2之间的电阻Rl和电容Cl、C2组成。电容 Cl、C2必须为无极性电容。在不同的振荡器频率下,R1、Cl、C2的取值不同,常用的参数组合如表l所列。PLL模块的电源引脚PLLVCCA分别通过磁珠和0.1μF的电容与数字电源引脚VDD和数字地引脚VSS连接,构成低通滤波电路,保证时钟模块的可靠供电。模块使用外部滤波器回路来抑制信号抖动和电磁干扰。滤波器回路由PLL接在滤波器输入引脚PLLF和PLLF2之间的电阻Rl和电容Cl、C2组成。电容 Cl、C2必须为无极性电容。在不同的振荡器频率下,R1、Cl、C2的取值不同,常用的参数组合如表l所列。PLL模块的电源引脚PLLVCCA分别通过磁珠和0.1μF的电容与数字电源引脚VDD和数字地引脚VSS连接,构成低通滤波电路,保证时钟模块的可靠供电。
上传时间: 2014-01-07
上传用户:ikemada
"工程师硬件使用手册"此书使你工作轻轻松松查询各种常用电子线路及电子元器件引脚符号!
上传时间: 2015-08-06
上传用户:aeiouetla
DS1302+162A+18b20+M8515做的温度时钟显示程序 具体的引脚接线,在头文件里有的.给有需要的朋友参考. 已经调试好了I2C接口DS1307+162A+18b20+M16的程序
上传时间: 2013-12-16
上传用户:chenlong
单片机测量测脉冲宽度,测周期,脉宽信号从AT90S8515的ICP引脚输入,最大值为为999999μS
上传时间: 2015-08-25
上传用户:hzy5825468
这里是一些硬件接口的图片,最主要的是引脚的排列顺序,下载参考
上传时间: 2015-08-28
上传用户:maizezhen
SD卡引脚定义以及SD卡的卡座定义
上传时间: 2013-12-22
上传用户:bruce
这是一个以EP1C6为核心芯片的实验板原理图。希望对学习FPGA的朋友有帮助
上传时间: 2015-09-01
上传用户:1583060504
74LS的引脚大全,不清楚的可以看看!还是不错的哦!
上传时间: 2015-09-17
上传用户:钓鳌牧马
本文详细介绍了S3C2410CPU的引脚分布 还有内部SDRAM和NOR FLASH的连线情况
上传时间: 2014-12-04
上传用户:xiaoxiang
详细介绍了S3C44B0CPU的引脚情况 还有内部存储器包括SDRAM和NOR FLASH的连线
上传时间: 2015-10-03
上传用户:ryb