一个用VHDL编程基于CPLD的EDA实验板开发可以实现顺计时和倒计时的秒表。要求计时的范围为00.0S~99.9S
一个用VHDL编程基于CPLD的EDA实验板开发可以实现顺计时和倒计时的秒表。要求计时的范围为00.0S~99.9S,用三位数码管显示。 (1) 倒计时:通过小键盘可以实现设定计时时间(以秒为单位,最大计时时间为99.9秒)。通过键盘实现计时开始、计时结束。当所设定的倒计时间到达00.0S后,自动...
一个用VHDL编程基于CPLD的EDA实验板开发可以实现顺计时和倒计时的秒表。要求计时的范围为00.0S~99.9S,用三位数码管显示。 (1) 倒计时:通过小键盘可以实现设定计时时间(以秒为单位,最大计时时间为99.9秒)。通过键盘实现计时开始、计时结束。当所设定的倒计时间到达00.0S后,自动...
实现usb在S3C2410开发板的自动挂接,可以自动mount拔出来的时候也会自动的umount...
自动杀怪 选怪 挂机. 主要正对网络游戏 S-rpg类 即时战略类 都有效....
主机板测试机的液晶显示程序; 运行平台STC89C516;开发软件为KEIL 目标器件为19264...
多路数据采集 在c8051f120 板上调试通过 max458通信 lcd显示并且具有菜单功能 自动识别错误通道 并且具有自动回复通道功能 出错时能够给出有好的提示 flash存储 数据不会丢失 具有历史数据查看功能 自动轮流显示和选择通道显示模式 人机界面友好...