虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

背景<b>差分</b>

  • GPS计算一般分基线解算和平差两部分.单独的解基线软件不多,只有(推测)早期武测的一款,早期叫LIP3.0,在市场消失一段时间,最近又以LIP5.0或LIP2005的升级版出现,交给苏一光做代理,现在

    GPS计算一般分基线解算和平差两部分.单独的解基线软件不多,只有(推测)早期武测的一款,早期叫LIP3.0,在市场消失一段时间,最近又以LIP5.0或LIP2005的升级版出现,交给苏一光做代理,现在不仅支持解算静态,还支持动态后差分,叫SPOS定位软件1.0.

    标签: LIP 2005 GPS 3.0

    上传时间: 2013-12-09

    上传用户:kbnswdifs

  • 摘 要 文章以空间监控系统为背景,深入研究了JPEG图像压缩标准的实现方法,并基于FPGA对其进行了实现和优化。文中给出了详细的实现方法和优化过程,测试表明达到了很好的效果。 简单介绍了有损静态图

    摘 要 文章以空间监控系统为背景,深入研究了JPEG图像压缩标准的实现方法,并基于FPGA对其进行了实现和优化。文中给出了详细的实现方法和优化过程,测试表明达到了很好的效果。 简单介绍了有损静态图像压缩当前有两种比较流行的标准JPEG和JPEG2000。说明了用JPEG方法压缩的原因。 介绍JPEG基本原理:JPEG对灰度图像的压缩处理过程主要包括:图像分割,离散余弦变换(DCT),量化(Quantization),“Z”形排序(Zigzag Scan),差分脉冲编码调制(Differential Pulse Code Modulation,DPCM)对直流系数(DC),行程长度编码(Run-Length Encoding,RLE)对交流系数(AC),霍夫曼(Huffman)编码等。 JPEG标准的特点是离散余弦变换。 比较详细介绍压缩系统的构成和实现。实现提及步骤, JPEG压缩模块设计和编码模块实现细节。

    标签: JPEG FPGA 实现方法 监控系统

    上传时间: 2013-12-25

    上传用户:410805624

  • IDAQ-8098-SW用户手册

           IDAQ-8098 控温模块是专为精确控温应用而设计的,采用多 CPU 方案实现采集和 PID 控制分开工 作,采用 Modbus 通信协议,通过 RS-485 通信接口下载控温参数,并实时监测被控温区实时温度、控温 状态和数字量输入输出状态,还可以控制控温的启停等功能。启动控温后,模块能够按照设定的控温参数 自动工作,无须其他设备干预,这样就大大减轻了控制系统的工作负担,提高了整个系统的稳定性和可靠 性。IDAQ-8098 控温模块完全实现系统的温度采集和控制,有效减少了技术部门在该功能上的开发和调试 时间,使产品能够快速占领市场。       ◆ 多 CPU 工作方式,采集热电偶信号和 PID 控制完全分开协同式工作 ◆ 控温方式:增量 PID 加模糊控制,自适应 PID 控制(保存自适应的最佳参数供下次使用) ◆ 8 个控温通道各自独立 PID 控制,对应于 8 个通道的热电偶输入 ◆ PID 采样周期可达 500ms ◆ 控温精度最高能达到±0.5℃ ◆ 五种脉宽输出指示五种控温状态(不控温、加热、恒温、预警和报警) ◆ 可通过 RS-485 串口远程监视工作状态 ◆ 可和 PLC 挂接通讯,组合成最完美最经济最可靠的 IO 控制和被控温区温度控制系统◆ 有效分辨率:16 位 ◆ 通道:8 路差分 ◆ 输入类型:输入类型:热电偶,PT100,0~20mA,0-10V,-20-+20mV,-78-+78mV,-312-+312mV,0-5000mV ◆ 热电偶类型与温度范围: J -200 ~ 1200℃ K -200 ~ 1370℃ T -200 ~ 400℃ E -200 ~ 1000℃ R -50 ~ 1760℃ S -50 ~ 1760℃ B 0 ~ 1820℃ PT100 温度范围:-200 ~ 660℃ ◆ 隔离电压:3000Vdc ◆ 故障与过压保护:最大承受电压±35V ◆ 采样速率:20 采样点/ 秒(总共) ◆ 输入阻抗:20M ◆ 精度:±0.1%( 电压输入) ◆ 零漂移:±3uV/℃

    标签: PID温控模块

    上传时间: 2021-12-09

    上传用户:

  • 电子秤专用模拟/数字(A/D)转换器芯片hx711中文资料

    HX711是一款专为高精度电子秤而设计的24位A/D转换器芯片。与同类型其它芯片相比,该芯片集成了包括稳压电源、片内时钟振荡器等其它同类型芯片所需要的外围电路,具有集成度高、响应速度快、抗干扰性强等优点。降低了电子秤的整机成本,提高了整机的性能和可靠性。该芯片与后端MCU 芯片的接口和编程非常简单,所有控制信号由管脚驱动,无需对芯片内部的寄存器编程。输入选择开关可任意选取通道A 或通道B,与其内部的低噪声可编程放大器相连。通道A 的可编程增益为128 或64,对应的满额度差分输入信号幅值分别为±20mV或±40mV。通道B 则为固定的64 增益,用于系统参数检测。芯片内提供的稳压电源可以直接向外部传感器和芯片内的A/D 转换器提供电源,系统板上无需另外的模拟电源。芯片内的时钟振荡器不需要任何外接器件。上电自动复位功能简化了开机的初始化过程。

    标签: hx711 A/D转换器

    上传时间: 2022-07-24

    上传用户:

  • 基于ARM无线智能监控系统的设计与实现.pdf

    随着计算机网络的广泛应用以及嵌入式技术、图像技术的不断进步,视频监控领域进入了一个快速发展的时期。基于嵌入式技术的视频监控技术作为一种先进的、廉价的视频监控技术,为视频监控设备的开发提供了一种全新解决方案。近年来,采用无线网络技术的视频监控系统由于其更低廉的价格、更灵活的部署方式受到广大视频监控用户的青睐,逐渐成为视频监控技术的发展方向之一。 运动目标检测算法是一种在视频图像检测中经常使用的算法,主要用来发现视频中的运动物体。在视频监控系统中引入运动目标检测算法可使监控系统具备简单的智能功能,即在有运动物体进入监控区域时才传输视频并录像。常用的运动目标检测算法包括帧间差分法和背景差法等。 论文在融合嵌入式技术、运动目标检测技术的基础上,结合视频监控系统在室内及小型办公场所应用的实际需求,提出了一种基于嵌入式技术的无线智能视频监控系统解决方案。该方案的视频监控端采用三星公司基于ARM体系结构的芯片S3C2440A作为处理器,在使用该处理器的硬件板上构建了嵌入式Linux操作系统作为应用程序开发的平台。在视频监控系统的视频监控端应用程序开发中,论文分析了帧间差分法和背景差法的优缺点,并在此基础上实现了两种算法的融合,完成了在视频采集的同时实现对运动物体的检测。系统的PC视频接收端应用程序使用C#语言编写,程序开发中使用了网络编程技术,在Windows操作系统下实现了视频接收、录像及录像播放功能。 实验结果表明,论文设计圆满地完成了功能要求,对基于嵌入式平台的监控系统设计具有很大的参考价值。

    标签: ARM 无线智能 监控系统

    上传时间: 2013-06-11

    上传用户:asdkin

  • 可重构FPGA通讯纠错进化电路及其实现

    ASIC对产品成本和灵活性有一定的要求.基于MCU方式的ASIC具有较高的灵活性和较低的成本,然而抗干扰性和可靠性相对较低,运算速度也受到限制.常规ASIC的硬件具有速度优势和较高的可靠性及抗干扰能力,然而不是灵活性较差,就是成本较高.与传统硬件(CHW)相比,具有一定可配置特性的场可编程门阵列(FPGA)的出现,使建立在可再配置硬件基础上的进化硬件(EHW)成为智能硬件电路设计的一种新方法.作为进化算法和可编程器件技术相结合的产物,可重构FPGA的研究属于EHW的研究范畴,是研究EHW的一种具体的实现方法.论文认为面向分类的专用类可重构FPGA(ASR-FPGA)的研究,可使可重构电路粒度划分的针对性更强、设计更易实现.论文研究的可重构FPGA的BCH通讯纠错码进化电路是一类ASR-FPGA电路的具体方法,具有一定的实用价值.论文所做的工作主要包括:(1)BCH编译码电路的设计——求取实验用BCH码的生成多项式和校验多项式及其相应的矩阵并构造实验用BCH码;(2)建立基于可重构FPGA的基核——构造具有可重构特性的硬件功能单元,以此作为可重构BCH码电路的设计基础;(3)构造实现可重构BCH纠错码电路的方法——建立可重构纠错码硬件电路算法并进行实验验证;(4)在可重构纠错码电路基础上,构造进化硬件控制功能块的结构,完成各进化RLA控制模块的验证和实现.课题是将可重构BCH码的编译码电路的实现作为一类ASR-FPGA的研究目标,主要成果是根据可编程逻辑电路的特点,选择一种可编程树的电路模型,并将它作为可重构FPGA电路的基核T;通过对循环BCH纠错码的构造原理和电路结构的研究,将基核模型扩展为能满足纠错码电路需要的纠错码基本功能单元T;以T作为再划分的基本单元,对FPGA进行"格式化",使T规则排列在FPGA上,通过对T的控制端的不同配置来实现纠错码的各个功能单元;在可重构基核的基础上提出了纠错码重构电路的嵌套式GA理论模型,将嵌套式GA的染色体串作为进化硬件描述语言,通过转换为相应的VHDL语言描述以实现硬件电路;采用RLA模型的有限状态机FSM方式实现了可重构纠错码电路的EHW的各个控制功能块.在实验方面,利用Xilinx FPGA开发系统中的VHDL语言和电路图相结合的设计方法建立了循环纠错码基核单元的可重构模型,进行循环纠错BCH码的电路和功能仿真,在Xilinx公司的Virtex600E芯片进行了FPGA实现.课题在研究模型上选取的是比较基本的BCH纠错码电路,立足于解决基于可重构FPGA核的设计的基本问题.课题的研究成果及其总结的一套ASR-FPGA进化硬件电路的设计方法对实际的进化硬件设计具有一定的实际指导意义,提出的基于专用类基核FPGA电路结构的研究方法为新型进化硬件的器件结构的设计也可提供一种借鉴.

    标签: FPGA 可重构 通讯 纠错

    上传时间: 2013-07-01

    上传用户:myworkpost

  • 基于FPGA的视频图像检测技术

    在图像处理及检测系统中,实时性要求往往影响着系统处理速度的性能。本文在分析研究视频检测技术及方法的基础上,应用嵌入式系统设计和图像处理技术,以交通信息视频检测系统为研究背景,展开了基于FPGA视频图像检测技术的研究与应用,通过系统仿真验证了基于FPGA架构的图像并行处理和检测系统具有较高的实时处理能力,能够准确并稳定地检测出运动目标的信息。可见FPGA对提高视频检测及处理的实时性是一个较好的选择。 本文主要研究的内容有: 1.分析研究了视频图像检测技术,针对传统基于PC构架和DSP处理器的视频检测系统的弊端,并从可靠性、稳定性、实时性和开发成本等因素考虑,提出了以FPGA芯片作为中央处理器的嵌入式并行数据处理系统的设计方案。 2.应用模块化的硬件设计方法,构建了新一代嵌入式视频检测系统的硬件平台。该系统由异步FIFO模块、图像空间转换模块、SRAM帧存控制模块、图像预处理模块和图像检测模块等组成,较好地解决了图像采样存储、处理和传输的问题,并为以后系统功能的扩展奠定了良好的基础。 3.在深入研究了线性与非线性滤波几种图像处理算法,分析比较了各自的优缺点的基础上,本文提出一种适合于FPGA的快速图像中值滤波算法,并给出该算法的硬件实现结构图,应用VHDL硬件描述语言编程、实现,仿真结果表明,快速中值滤波算法的处理速度较传统算法提高了50%,更有效地降低了系统资源占用率和提高了系统运算速度,增强了检测系统的实时性能。 4.研究了基于视频的交通车流量检测算法,重点讨论背景差分法,图像二值化以及利用直方图分析方法确定二值化的阈值,并对图像进行了直方图均衡处理,提高图像检测精度。并结合嵌入式系统处理技术,在FPGA系统上研究设计了这些算法的硬件实现结构,用VHDL语言实现,并对各个模块及相应算法做出了功能仿真和性能分析。 5.系统仿真与验证是整个FPGA设计流程中最重要的步骤,针对现有仿真工具用手动设置输入波形工作量大等弊病,本文提出了一种VHDL测试基准(TestBench)方法解决系统输入源仿真问题,用TEXTIO程序包设计了MATLAB与FPGA仿真软件的接口,很好地解决了仿真测试中因测试向量庞大而难以手动输入的问题。并将系统的仿真结果数据在MATLAB上还原为图像,方便了系统测试结果的分析与调试。系统测试的结果表明,运动目标的检测基本符合要求,可以排除行走路人等移动物体(除车辆外)的噪声干扰,有效地检测出正确的目标。 本文主要研究了基于FPGA片上系统的图像处理及检测技术,针对FPGA技术的特点对某些算法提出了改进,并在MATLAB、QuartusⅡ和ModelSim软件开发平台上仿真实现,仿真结果达到预期目标。本文的研究对智能化交通监控系统的车流量检测做了有益探索,对其他场合的图像高速处理及检测也具有一定的参考价值。

    标签: FPGA 视频图像 检测技术

    上传时间: 2013-07-13

    上传用户:woshiayin

  • 高等模拟集成电路

    近年来,随着集成电路工艺技术的进步,电子系统的构成发生了两个重要的变化: 一个是数字信号处理和数字电路成为系统的核心,一个是整个电子系统可以集成在一个芯片上(称为片上系统)。这些变化改变了模拟电路在电子系统中的作用,并且影响着模拟集成电路的发展。 数字电路不仅具有远远超过模拟电路的集成规模,而且具有可编程、灵活、易于附加功能、设计周期短、对噪声和制造工艺误差的抗扰性强等优点,因而大多数复杂系统以数字信号处理和数字电路为核心已成为必然的趋势。虽然如此,模拟电路仍然是电子系统中非常重要的组成部分。这是因为我们接触到的外部世界的物理量主要都是模拟量,比如图像、声音、压力、温度、湿度、重量等,要将它们变换为数字信号,需要模拟信号处理和数据转换电路,如果这些电路性能不够高,将会影响整个系统的性能。其次,系统中的许多功能不可能或很难用数字电路完成,如微弱信号放大,很高频率和宽频带信号的实时处理等。因此,虽然模拟电路在系统中不再是核心,但作为固有的模拟世界与数字系统的接口,其地位和作用仍然十分重要。 片上系统要求将数字电路和模拟电路集成在一个芯片上,这希望模拟电路使用与数字电路相同的制造工艺。随着MOS器件的线宽不断减小,使MOS器件的性能不断提高,MOS数字电路成为数字集成电路的主流,并因此促进了MOS模拟集成电路的迅速发展。为了适应电子系统功能的不断扩展和性能的不断提高,对模拟电路在降低电源电压、提高工作频率、扩大线性工作范围和提高性能指标的精度和稳定度等方面提出更高要求,促进了新电路技术的发展。 作为研究生课程的教材,本书内容是在本科相关课程基础上的深化和扩展,同时涉及实际设计中需要考虑的一些问题,重点介绍具有高工作频率、低电源电压和高工作稳定性的新电路技术和在电子系统中占有重要地位的功能电路及其中的新技术。全书共7章,大致可分为三个部分。第一部分包括第1章和第7章。第1章为MOS模拟集成电路基础,比较全面地介绍MOS器件的工作原理和特性以及由MOS器件构成的基本单元电路,为学习本教材其他内容提供必要的知识。由于版图设计与工艺参数对模拟集成电路性能的影响很大,因此第7章简单介绍制造MOS模拟集成电路的CMOS工艺过程和版图设计技术,读者可以通过对该章所介绍的相关背景知识的了解,更深入地理解MOS器件和电路的特性,有助于更好地完成模拟集成电路的可实现性设计。第二部分为新电路技术,由第2章、第3章和第5章的部分组成,包括近年来逐步获得广泛应用的电流模电路、抽样数据电路和对数域电路,它们在提高工作频率、降低电源电压、扩大线性工作范围和提高性能指标的精度和稳定度方面具有明显的潜力,同时它们也引入了一些模拟电路的新概念。这些内容有助于读者开拓提高电路性能方面的思路。第2章介绍电流模电路的工作原理、特点和典型电路。与传统的以电压作为信号载体的电路不同,这是一种以电流作为信号载体的电路,虽然在电路中电压和电流总是共同存在并相互作用的,但由于信号载体不同,不仅电路性能不同而且电路结构也不同。第3章介绍抽样数据电路的特点和开关电容与开关电流电路的工作原理、分析方法与典型电路。抽样数据电路类似于数字电路,处理的是时间离散信号,又类似于模拟电路,处理的是幅度连续信号,它比模拟电路具有稳定准确的时间常数,解决了模拟电路实际应用中的一大障碍。对数域电路在第5章中结合其在滤波器中的应用介绍,这类电路除具有良好的电性能外,还提出了一种利用器件的非线性特性实现线性电路的新思路。第三部分介绍几个模拟电路的功能模块,它们是电子系统中的关键组成部分,并且与信号和信号处理联系密切,有助于在信号和电路间形成整体观念。这部分包括第4章至第6章。第4章介绍数据转换电路的技术指标和高精度与高速度转换电路的构成、工作原理、特点和典型电路。第5章介绍模拟集成滤波器的设计方法和主要类型,包括连续时间滤波器、对数域滤波器和抽样数据滤波器。第6章介绍通信系统中的收发器与射频前端电路,包括收信器、发信器的技术指标、结构和典型电路。因为载波通信系统传输的是模拟信号,射频前端电路的性能对整个通信系统有直接的影响,所以射频集成电路已成为重要的研究课题。 〖〗高等模拟集成电路〖〗〖〗前言〖〗〖〗本书是在为研究生开设的“高等模拟集成电路”课程讲义的基础上整理而成,由董在望主编,第1、4、7章由李冬梅编写,第6章由王志华编写,第5章由李永明和董在望编写,第2、3章由董在望编写,李国林参加了部分章节的校核工作。 本书可作为信息与通信工程和电子科学与技术学科相关课程的研究生教材或教学参考书,也可作为本科教学参考书或选修课教材和供相关专业的工程技术人员参考。 清华大学出版社多位编辑为本书的出版做了卓有成效的工作,深致谢意。 限于编者水平,难免有错误和疏漏之处,欢迎批评指正。 目录 1.1MOS器件基础及器件模型 1.1.1结构及工作原理 1.1.2衬底调制效应 1.1.3小信号模型 1.1.4亚阈区效应 1.1.5短沟效应 1.1.6SPICE模型 1.2基本放大电路 1.2.1共源(CS)放大电路 1.2.2共漏(CD)放大电路 1.2.3共栅(CG)放大电路 1.2.4共源共栅(CSCG)放大电路 1.2.5差分放大电路 1.3电流源电路 1.3.1二极管连接的MOS器件 1.3.2基本镜像电流源 1.3.3威尔逊电流源 1.3.4共源共栅电流源 1.3.5有源负载放大电路 1.4运算放大器 1.4.1运算放大器的主要参数 1.4.2单级运算放大器 1.4.3两级运算放大器 1.4.4共模反馈(CMFB) 1.4.5运算放大器的频率补偿 1.5模拟开关 1.5.1导通电阻 1.5.2电荷注入与时钟馈通 1.6带隙基准电压源 1.6.1工作原理 1.6.2与CMOS工艺兼容的带隙基准电压源 思考题 2电流模电路 2.1概述 2.1.1电流模电路的概念 2.1.2电流模电路的特点 2.2基本电流模电路 2.2.1电流镜电路 2.2.2电流放大器 2.2.3电流模积分器 2.3电流模功能电路 2.3.1跨导线性电路 2.3.2电流传输器 2.4从电压模电路变换到电流模电路 2.5电流模电路中的非理想效应 2.5.1MOSFET之间的失配 2.5.2寄生电容对频率特性的影响 思考题 3抽样数据电路 3.1开关电容电路和开关电流电路的基本分析方法 3.1.1开关电容电路的时域分析 3.1.2开关电流电路的时域分析 3.1.3抽样数据电路的频域分析 3.2开关电容电路 3.2.1开关电容单元电路 3.2.2开关电容电路的特点 3.2.3非理想因素的影响 3.3开关电流电路 3.3.1开关电流单元电路 3.3.2开关电流电路的特点 3.3.3非理想因素的影响 思考题 4A/D转换器与D/A转换器 4.1概述 4.1.1电子系统中的A/D与D/A转换 4.1.2A/D与D/A转换器的基本原理 4.1.3A/D与D/A转换器的性能指标 4.1.4A/D与D/A转换器的分类 4.1.5A/D与D/A转换器中常用的数码类型 4.2高速A/D转换器 4.2.1全并行结构A/D转换器 4.2.2两步结构A/D转换器 4.2.3插值与折叠结构A/D转换器 4.2.4流水线结构A/D转换器 4.2.5交织结构A/D转换器 4.3高精度A/D转换器 4.3.1逐次逼近型A/D转换器 4.3.2双斜率积分型A/D转换器 4.3.3过采样ΣΔA/D转换器 4.4D/A转换器 4.4.1电阻型D/A转换器 4.4.2电流型D/A转换器 4.4.3电容型D/A转换器 思考题 5集成滤波器 5.1引言 5.1.1滤波器的数学描述 5.1.2滤波器的频率特性 5.1.3滤波器设计的逼近方法 5.2连续时间滤波器 5.2.1连续时间滤波器的设计方法 5.2.2跨导电容(GmC)连续时间滤波器 5.2.3连续时间滤波器的片上自动调节电路 5.3对数域滤波器 5.3.1对数域电路概念及其特点 5.3.2对数域电路基本单元 5.3.3对数域滤波器 5.4抽样数据滤波器 5.4.1设计方法 5.4.2SZ域映射 5.4.3开关电容电路转换为开关电流电路的方法 思考题 6收发器与射频前端电路 6.1通信系统中的射频收发器 6.2集成收信器 6.2.1外差式接收与镜像信号 6.2.2复数信号处理 6.2.3收信器前端结构 6.3集成发信器 6.3.1上变换器 6.3.2发信器结构 6.4收发器的技术指标 6.4.1噪声性能 6.4.2灵敏度 6.4.3失真特性与线性度 6.4.4动态范围 6.5射频电路设计 6.5.1晶体管模型与参数 6.5.2噪声 6.5.3集成无源器件 6.5.4低噪声放大器 6.5.5混频器 6.5.6频率综合器 6.5.7功率放大器 思考题 7CMOS集成电路制造工艺及版图设计 7.1集成电路制造工艺简介 7.1.1单晶生长与衬底制备 7.1.2光刻 7.1.3氧化 7.1.4扩散及离子注入 7.1.5化学气相淀积(CVD) 7.1.6接触与互连 7.2CMOS工艺流程与集成电路中的元件 7.2.1硅栅CMOS工艺流程 7.2.2CMOS集成电路中的无源元件 7.2.3CMOS集成电路中的寄生效应 7.3版图设计 7.3.1硅栅CMOS集成电路的版图构成 7.3.2版图设计规则 7.3.3CMOS版图设计技术 思考题

    标签: 模拟集成电路

    上传时间: 2013-11-13

    上传用户:chengxin

  • CMOS模拟电路设计_中文版

    本书是模拟集成电路设计课的一本经典教材。全书共分5个部分。主要介绍了模拟集成电路设计的背景知识、基本MOS半导体制造工艺、CMOS技术、CMOS器件建模,MOS开关、MOS二极管、有源电阻、电流阱和电流源等模拟CMOS分支电路,以及反相器、差分放大器、共源共栅放大器、电流放大器、输出放大器等CMOS放大器的原理、特性、分析方法和设计,CM0S运算放大器、高性能CMOS运算放大器、比较器,开关电容电路、D/A和A/D变换器等CMOS模拟系统的分析方法、设计和模拟等内容。

    标签: CMOS 模拟电路设计

    上传时间: 2013-10-30

    上传用户:笨小孩

  • 飞思卡尔智能车的舵机测试程序

    飞思卡尔智能车的舵机测试程序 #include <hidef.h>      /* common defines and macros */#include <MC9S12XS128.h>     /* derivative information */#pragma LINK_INFO DERIVATIVE "mc9s12xs128" void SetBusCLK_16M(void)             {       CLKSEL=0X00;        PLLCTL_PLLON=1;          //锁相环电路允许位    SYNR=0x00 | 0x01;        //SYNR=1    REFDV=0x80 | 0x01;          POSTDIV=0x00;            _asm(nop);              _asm(nop);    while(!(CRGFLG_LOCK==1));       CLKSEL_PLLSEL =1;          } void PWM_01(void) {     //舵机初始化   PWMCTL_CON01=1;    //0和1联合成16位PWM;    PWMCAE_CAE1=0;    //选择输出模式为左对齐输出模式    PWMCNT01 = 0;     //计数器清零;    PWMPOL_PPOL1=1;    //先输出高电平,计数到DTY时,反转电平    PWMPRCLK = 0X40;    //clockA 不分频,clockA=busclock=16MHz;CLK B 16分频:1Mhz     PWMSCLA = 0x08;    //对clock SA 16分频,pwm clock=clockA/16=1MHz;         PWMCLK_PCLK1 = 1;   //选择clock SA做时钟源    PWMPER01 = 20000;   //周期20ms; 50Hz;    PWMDTY01 = 1500;   //高电平时间为1.5ms;     PWME_PWME1 = 1;   

    标签: 飞思卡尔智能车 舵机 测试程序

    上传时间: 2013-11-04

    上传用户:狗日的日子