本文以单元机组协调控制系统为研究对象,在分析了协调控制系统特性的基础上,总结了实际运行的协调控制系统中存在的问题和影响控制效果的原因。把汽包锅炉单元机组简化为一个具有双输入、双输出的被控对象以及做了一些合理假设的前提下对协调控制系统建立的动态数学模型进行分析。 从快速满足电网负荷指令的需求,抑制各种干扰,保证机组的稳定运行的中心任务出发,首次提出采用智能PID控制器作为汽机的主控制器,解决常规单自由度PID控制器不能兼顾目标跟踪特性和抗干扰特性的问题,并在一定程度上解决了协调控制系统对锅炉前馈回路过分依赖的问题。 针对锅炉对象大迟延特性,利用模糊预估策略对过程的输出进行预测。补偿了锅炉侧纯延迟带来的不利影响;而且还具备了模糊控制不依赖于系统的数学模型,具有对系统参数变化不敏感,对于非线性、时变时滞等特性,呈现出较好的鲁棒性等特点,当出现较大的误差时,可以把系统从很大的偏离中拉回来,提高了系统的响应速度和安全性。仿真试验表明采用模糊预估能够降低系统的超调,取得较好的控制效果。 由于单元机组中的锅炉与汽机为强耦合系统,为了实现一对一的单一控制,决定采用神经网络多变量解祸控制,通过仿真证明,达到了很好的解耦效果。 为了从全局上优化系统的控制行为,采用模糊控制策略对锅炉和汽机的指令进行智能化的调整和约束。根据不同的负荷阶段、主要参数的变化情况及时调整有关的指令,使协调控制系统向着有利于全局优化的方向调节。 本文将神经网络、模糊控制思想引入协调控制系统,并在此基础上构造神经网络、模糊自适应控制的智能PID控制方案。通过理论分析和仿真实验证明了这一控制方法在电厂协调控制系统中的实用价值,和传统的PID控制比较,这种智能控制算法有效的提高了负荷的响应速率,保证了系统的品质,取得了很好的控制效果。
上传时间: 2013-04-24
上传用户:luke5347
随着电力电子技术的迅速发展,电力电子装置正在向着高频化、大容量、小体积的方向发展,其电磁环境也变得更为复杂,随之带来的辐射电磁干扰也日益严重。在电力电子装置设计初期开展电磁兼容数值仿真和预测对解决复杂的电磁干扰问题意义重大。 本文介绍了国内外电力电子装置电磁兼容的研究现状。针对电力电子装置电磁兼容的复杂性,讨论了使用仿真软件进行电力电子装置电磁兼容分析的策略,主要面向电源印制电路板(PCB)、控制箱和变流器机柜全波电磁仿真的具体应用进行了研究。 首先对PCB电源板进行电磁兼容预测。采用软件Protel99SE和CST微波工作室(R)(CST MICROWAVE STUDIO(R),简称CST MWS(R))相结合进行分析,得到.PCB板的表面电流和电场分布图。根据分布图,分析电源板的辐射特性,提出提高PCB电磁兼容性的优化设计的设想,在PCB设计过程中加入对PCB电磁兼容性分析的场仿真,使PCB的电磁兼容分析有一个直观的参照物,有助于指导PCB的布局布线,对PCB优化设计,提高产品性能有重要作用。根据仿真结果将PCB电源板近似等效成电偶极子模型。 其次应用CST MICROSTRIPESTM软件计算控制箱的屏蔽效能,并在控制箱插入PCB电源板后进行辐射特性分析。 最后应用全波电磁仿真软件CST MWS(R)对变流器机柜进行电磁辐射干扰瞬态仿真,分析过程中考虑到了IGBT的开关尖峰、线缆和易产生干扰的电子元器件以及整个机箱机柜。运用线性网络理论对仿真结果进行标定,由此提出改进措施—采用unit cell和微扰理论设计屏蔽网,有效地抑制了电磁辐射。
上传时间: 2013-04-24
上传用户:标点符号
电力电子系统的集成化是现今电力电子技术发展的趋势,系统的模块化和标准化技术是目前电力电子领域的重要研究方向。研究基于电力电子网络的变流系统,对复杂电力电子装置的系统级集成具有重要意义,是电力电子系统集成技术的基本组成部分。本文从变流系统的功率流和信息流双重分布性的角度出发。对电力电子系统网络(Power Electronics System Network,PES—Net)的模型和变流系统的通信需求进行分析,提出实时电力电子系统网络(Real—time power electronics system network,RT—PES—Net);并对基于新网络的分布式控制及管理方案和模块化软件方案等内容进行系统的研究,提出基于栈操作的实时软件构建方案。本文的研究将为变流系统的控制结构和软件方案标准化提供参考和理论依据,为应用系统的集成提供解决方案。 复杂中大功率变流系统是网络化分布式控制系统的应用对象。首先,论文以复杂系统为研究对象,分析了应用系统的功率流和信息流在空间结构上的对偶关系和双重分布的特性;在电力电子集成模块(Power Electronics Building Blocks,PEBB)的基础上,研究了变流系统的网络化分布式控制方案,并得出系统组构的初步构想,总结出适合复杂电力电子系统集成的标准化理论。 接着,论文对电力电子网络模型进行了研究。分析了现有各类总线网络和目前用于电力电子应用系统的网络,从结构、速率和协议等各个方面将两类网络进行了系统的对比。明确了电力电子系统网络(PES—Net)的定义,分析并总结复杂电力电子实时系统所需网络必需具备的条件。根据现有网络技术背景,综合控制结构和网络需求,提出了电力电子系统网络(PES—Net)的模型。 为满足变流系统的实时控制,论文对分布式控制结构的通信需求进行了研究。以网络控制系统(Networked Control System,NCS)为背景,对变流器系统控制信息延时因素进行了分析;通过对典型电力电予系统的分析,归纳和总结了系统的控制功能和控制内容,对系统不同层次的控制任务进行了响应时间需求分析和网络的分层配置;通过对仿真结果的分析,研究了应用系统内模块控制信息延时对不同应用系统的性能影响和对开关频率的限制。根据变流系统对控制延时的接受程度,将电力电子复杂系统归为两大类:1)零延时系统;2)定延时系统。针对上述两类系统,论文给出了电力电子网络(PES—Net)的通道容量和应用系统开关周期的计算方法。 论文对开放式、分布式的电力电子系统网络(PES—Net)的硬件组成和同步方案进行了研究,提出新的实时网络和系统级集成方案。根据主节点和从节点的控制任务需求,分别从功能和系统结构的角度对开放式网络的硬件构成进行研究;根据控制系统的接口需求分析,对节点的通用性设计进行重点讨论。针对网络的同步问题,本文分析了简单有效的解决方法,即基于数据结构的同步补偿方案;此外,论文提出基于实时高速电力电子系统同络(RT-PES-Net)的同步方案,研究适合变流器实时控制的网络结构和相应的硬件配置。根据应用控制和通信系统所需的各种操作,论文对实时网络的管理进行了讨论,研究了信息帧管理和相应的硬件设置,并对各种工作模式下所需的通信时间进行了计算和比较。基于实时网络系统及其管理方案,论文给出了组构以PEBB为基础的变流系统的方案。 论文对基于RT-PES-Net的模块化软件方案进行了研究。首先,将控制软件与功率硬件进行解耦,使得软件设计与硬件部分分离。在分析电力电子软件特性的前提下,论文提出基于栈操作的模块化软件方案,增加子程序实时构件的内聚性;对软件模块化的通用性进行研究,分析模块接口参数和变量的申明和配置,并研究参数的定标,对构件进行分类;分析子程序实时构件在执行速度上的优点。论文对电力电子系统控制软件(Powerr Electronics System Control Software,PES-CS)的组构和集成进行研究,简化软件主框架。 最后,论文分别对RT-PES-Net和模块化软件方案进行了相应的实验研究和分析。论文对提出的实时电力电子系统网络(RT-PES-Net)进行了通信实验,将新网络拓扑对变流系统的延时影响与旧网络系统的延时影响进行比较,总结新网络系统在控制实时性、提高开关频率、网络可扩展性和管理灵活度等方面的优势。论文针对RT-PES-Net进行应用研究,验证该网络可解决网络通信失步所造成的问题。论文对基于通用型实时构件和栈操作的模块化软件方案进行实验验证,为标准化软件库的建立和系统级集成提供参考方案。 网络化的控制结构研究是复杂电力电子系统级集成研究的关键。本课题针对复杂变流系统提出了实时电力电子系统网络(RT-PES-Net),并以该网络为基础对分布式控制结构及相应的网络化管理方案和模块化软件方案展开一系列研究,为电力电子控制系统提供标准化、开放式的网络参考体系,并以此结构来快速构建终端复杂变流系统,为实现标准的应用系统组构提供参考方案,有助于解决电力电子标准化推广所面临的难题。论文为应用系统的即插即用和动态重构提供了研究基础,从而为最终实现复杂变流器的应用系统级集成提供系统化的理论和方法依据。同时,论文的研究开拓了电力电子系统集成和标准化研究的一个新方向。
上传时间: 2013-06-15
上传用户:silenthink
基于无线网络zigbee的协议栈的c代码
上传时间: 2013-04-24
上传用户:kirivir
无线传感器网络(Wireless Sensor Networks,WSN)是由大量传感器节点组成,这些节点部署在监测区域内通过无线通信方式,形成的一个多跳自组织的网络。整个网络的作用是协作地感知、采集和处理网络覆盖区域中监测对象的信息,并发送给观察者,可广泛应用于环境监测、医疗护理、军事、商业等多个领域。 媒体访问控制(Medium Access Control,MAC)协议处于无线传感器网络协议的物理层和路由层之间,用于在传感器节点间公平有效地共享通信媒介,对传感器网络的性能有较大影响。与传统无线网络不同,提高能量效率和可扩展性是无线传感器网络MAC协议设计的主要目标。 本文主要阐述基于FPGA对IEEE802.15.4 MAC层功能的实现。首先介绍了无线传感器网络的体系结构、MAC协议的设计要求以及已有的MAC层协议,讨论了无线传感器网络MAC层的主要要求和功能。然后详细介绍和分析了IEEE802.15.4的MAC协议,并在此基础上,通过NS2平台对MAC层协议进行了仿真,研究不同网络负荷下信道访问机制的各个参数对吞吐量,丢包率,传输延时的影响,分析了隐蔽站问题、确认帧机制。 本文对MAC层中的主要功能,诸如数据收发、帧处理、信道接入方式以及帧检验等提出了基于FPGA的硬件解决方法。设计选用硬件描述语言VerilogHDL,在QuartusⅡ中完成模块的综合和布局布线,在QuartusⅡ和Modelsim中进行时序仿真验证,最终下载到自主设计Altera公司的Cyclone开发板中。 对设计的验证采取的是由里及外的方式,先对系统主模块的功能进行验证,然后下载到与CC2430开发板相连接的FPGA中对设计进行验证测试。验证流程是功能仿真、时序仿真和板级调试,最终通过测试,验证了该设计的功能。测试结果表明,该模块能满足无线传感器网络低速率应用环境的需要,具有优良的扩展性能,达到了预期的设计目标。
上传时间: 2013-06-14
上传用户:竺羽翎2222
对弓网故障的检测是当今列车检测的一项重要任务。原始故障视频图像具有极大的数据量,使实时存储和传输故障视频图像极其困难。由于视频的数据量相当大,需要采用先进的视频编解码协议进行处理,进而实现检测现场的实时监控。 @@ H.264/AVC(Advanced Video Coding)作为MPEG-4的第10部分,因其具有超高的压缩效率、极好的网络亲和性,而被广泛研究与应用。H.264/AVC采用了先进的算法,主要有整数变换、1/4像素精度插值、多模式帧间预测、抗块效应滤波器和熵编码等。 @@ 本文使用硬件描述语言Verilog,以红色飓风 II开发板作为硬件平台,在开发工具QUARTUSII 6.0和MODELSIM_SE 6.1B环境中完成软核的设计与仿真验证。以Altera公司的CycloneII FPGA(Field Programmable Gate Array)EP2C35F484C8作为核心芯片,实现视频图像采集、存储、显示以及实现H.264/AVC部分算法的基本系统。 @@ FPGA以其设计灵活、高速、具有丰富的布线资源等特性,逐渐成为许多系统设计的首选,尤其是与Verilog和VHDL等语言的结合,大大变革了电子系统的设计方法,加速了系统的设计进程。 @@ 本文首先分析了FPGA的特点、设计流程、verilog语言等,然后对静态图像及视频图像的编解码进行详细的分析,比如H.264/AVC中的变换、量化、熵编码等:并以JM10.2为平台,运用H.264/AVC算法对视频序列进行大量的实验,对不同分辨率、量化步长、视频序列进行编解码以及对结果进行分析。接着以红色飓风II开发板为平台,进行视频图像的采集存储、显示分析,其中详细分析了SAA7113的配置、CCD信号的A/D转换、I2C总线、视频的数字化ITU-R BT.601标准介绍及视频同步信号的获取、基于SDRAM的视频帧存储、VGA显示控制设计;最后运用verilog语言实现H.264/AVC部分算法,并进行功能仿真,得到预计的效果。 @@ 本文实现了整个视频信号的采集存储、显示流程,详细研究了H.264/AVC算法,并运用硬件语言实现了部分算法,对视频编解码芯片的设计具有一定的参考价值。 @@关键词:FPGA;H.264/AVC;视频;verilog;编解码
上传时间: 2013-04-24
上传用户:啦啦啦啦啦啦啦
矢量网络分析仪是一个复杂的测试系统,由测试信号源、 功率分配器、定向耦合器、驻波比桥、测试接收机、检测 器、处理器及显示等部分构成。主要用来测试高频器件、 电路及系统的性能参数,如线性参数、非线性参数、变频 参数、混合S参数等
上传时间: 2013-06-07
上传用户:410805624
H.264/AVC是由国际电信联合会的视频专家组和国际标准化组织的运动图像专家组组成的联合视频小组制定的下一代视频压缩标准。新标准采用了一些先进算法,因此具有优异的压缩性能和极好的网络亲和性,满足低码率情况下的高质量视频的传输。 H.264/AVC采用的先进算法包括多模式帧间预测、1/4像素精度预测、整数变换量化、去方块滤波和熵编码。本论文着重对整数变换与量化、去方块滤波做了研究。整数变换是一种只有加法和移位的运算,量化可以通过查表和乘法操作就可以完成,避免了反变换的时候失配问题,没有精度损失;去方块滤波是一种用来去除低码率情况下的每个宏块的块效应,提高了解码图像的外观。 本文主要从算法研究和硬件实现两方面着手,在算法研究方面设计了一个可视化测试软件,在硬件实现方面主要对整数变换、量化和去方块滤波做了研究和实现。视频压缩技术的关键在于视频压缩算法及其芯片的实现,FPGA可重复使用,设计修改灵活,片内资源丰富,具备DSP模块等优势。在本论文的目标实现部分模块FPGA的硬件设计,用Verilog完成了关键部分的设计。首先简要介绍了视频压缩基本原理,常用视频压缩标准及其特性以及国内外的研究动态,并对H.264标准基本档次所涉及的核心技术进行了详细介绍,两种分层结构分别讨论。其次在掌握了H.264.算法及编解码流程的基础上,设计了基于H.264编解码的可视化软件平台。然后详细介绍了整数变换、量化、反变换和反量化核心模块的设计和实现,并在Altera的软件和开发板上进行了仿真验证;对去方块滤波算法做了软件研究测试,并给出了一种改进的硬件整体结构设计。最后,对全文工作进行了总结和对未来研究工作做了展望。我在课题中所做的主要工作有: 1.查阅相关文献,熟悉H.264.标准及整数变换、量化和去方块滤波等算法。 2.用VC++完成了基于H.264编解码的可视化软件平台设计。 3.用Verilog完成了整数变换量化、反变换反量化模块FPGA设计与验证。 4.去方块滤波器的算法研究、仿真和硬件整体结构设计。
上传时间: 2013-04-24
上传用户:lanjisu111
H.264作为新一代视频编码标准,相比上一代视频编码标准MPEG2,在相同画质下,平均节约64﹪的码流。该标准仅设定了码流的语法结构和解码器结构,实现灵活性极大,其规定了三个档次,每个档次支持一组特定的编码功能,并支持一类特定的应用,因此。H.264的编码器的设计可以根据需求的不同而不同。 H.264虽然具有优异的压缩性能,但是其复杂度却比一般编码器高的多。本文对H.264进行了编码复杂度分析,并统计了整个软件编码中计算量的分布。H.264中采用了率失真优化算法,提高了帧内预测编码的效率。在该算法下进行帧内预测时,为了得到一个宏块的预测模式,需要进行592次率失真代价计算。因此为了降低帧内预测模式选择的计算复杂度,本文改进了帧内预测模式选择算法。实践证明,在PSNR值的损失可以忽略不计的情况下,该算法相比原算法,帧内编码时间平均节约60﹪以上,对编码的实时性有较大帮助。 为了实现实时编码,考虑到FPGA的高效运算速度和使用灵活性,本文还研究了H.264编码器基本档次的FPGA实现。首先研究了H.264编码器硬件实现架构,并对影响编码速度,且具有硬件实现优越性的几个重要部分进行了算法研究和FPGA.实现。本文主要研究了H.264编码器中整数DCT变换、量化、Zig-Zag扫描、CAVLC编码以及反量化、逆整数DCT变换等部分。分别对这些模块进行了综合和时序仿真,并将验证后通过的系统模块下载到Xilinx virtex-Ⅱ Pro的FPGA中,进行了在线测试,验证了该系统对输入的残差数据实时压缩编码的功能。 本文对H.264编码器帧内预测模式选择算法的改进,算法实现简单,对软件编码的实时性有很大帮助。本文对在单片FPGA上实现H.264编码器做出了探索性尝试,这对H.264编码器芯片的设计有着积极的借鉴性。
上传时间: 2013-06-13
上传用户:夜月十二桥
随着移动终端、多媒体、Internet网络、通信,图像扫描技术的发展,以及人们对图象分辨率,质量要求的不断提高,用软件压缩难以达到实时性要求,而且会带来因传输大量原始图象数据带来的带宽要求,因此采用硬件实现图象压缩已成为一种必然趋势。而熵编码单元作为图像变换,量化后的处理环节,是图像压缩中必不可少的部分。研究熵编解码器的硬件实现,具有广阔的应用背景。本文以星载视频图像压缩的硬件实现项目为背景,对熵编码器和解码器的硬件实现进行探讨,给出了并行熵编码和解码器的实现方案。熵编解码器中的难点是huffman编解码器的实现。在设计并行huffman编码方案时通过改善Huffman编码器中变长码流向定长码流转换时的控制逻辑,避免了因数据处理不及时造成数据丢失的可能性,从而保证了编码的正确性。而在实现并行的huffman解码器时,解码算法充分利用了规则化码书带来的码字的单调性,及在特定长度码字集内码字变化的连续性,将并行解码由模式匹配转换为算术运算,提高了存储器的利用率、系统的解码效率和速度。在实现并行huffman编码的基础上,结合针对DC子带的预测编码,针对直流子带的游程编码,能够对图像压缩系统中经过DWT变换,量化,扫描后的数据进行正确的编码。同时,在并行huffman解码基础上的熵解码器也可以解码出正确的数据提供给解码系统的后续反量化模块,进一步处理。在本文介绍的设计方案中,按照自顶向下的设计方法,对星载图像压缩系统中的熵编解码器进行分析,进而进行逻辑功能分割及模块划分,然后分别实现各子模块,并最终完成整个系统。在设计过程中,用高级硬件描述语言verilogHDL进行RTL级描述。利用了Altera公司的QuartusII开发平台进行设计输入、编译、仿真,同时还采用modelsim仿真工具和symplicity的综合工具,验证了设计的正确性。通过系统波形仿真和下板验证熵编码器最高频率可以达到127M,在62.5M的情况下工作正常。而熵解码器也可正常工作在62.5M,吞吐量可达到2500Mbps,也能满足性能要求。仿真验证的结果表明:设计能够满足性能要求,并具有一定的使用价值。
上传时间: 2013-05-19
上传用户:吴之波123