虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

编解码处理器

  • 基于FPGA 的低成本长距离高速传输系统的设计与实现

    为解决目前高速信号处理中的数据传输速度瓶颈以及传输距离的问题,设计并实现了一种基于FPGA 的高速数据传输系统,本系统借助Altera Cyclone III FPGA 的LVDS I/O 通道产生LVDS 信号,稳定地完成了数据的高速、远距离传输。系统所需的8B/10B 编解码、数据时钟恢复(CDR)、串/并行转换电路、误码率计算模块均在FPGA 内利用VHDL 语言设计实现,大大降低了系统互联的复杂度和成本,提高了系统集成度和稳定性。

    标签: FPGA 高速传输

    上传时间: 2013-10-30

    上传用户:zhishenglu

  • 采用高速串行收发器Rocket I/O实现数据率为2.5 G

    摘要: 串行传输技术具有更高的传输速率和更低的设计成本, 已成为业界首选, 被广泛应用于高速通信领域。提出了一种新的高速串行传输接口的设计方案, 改进了Aurora 协议数据帧格式定义的弊端, 并采用高速串行收发器Rocket I/O, 实现数据率为2.5 Gbps的高速串行传输。关键词: 高速串行传输; Rocket I/O; Aurora 协议 为促使FPGA 芯片与串行传输技术更好地结合以满足市场需求, Xilinx 公司适时推出了内嵌高速串行收发器RocketI/O 的Virtex II Pro 系列FPGA 和可升级的小型链路层协议———Aurora 协议。Rocket I/O支持从622 Mbps 至3.125 Gbps的全双工传输速率, 还具有8 B/10 B 编解码、时钟生成及恢复等功能, 可以理想地适用于芯片之间或背板的高速串行数据传输。Aurora 协议是为专有上层协议或行业标准的上层协议提供透明接口的第一款串行互连协议, 可用于高速线性通路之间的点到点串行数据传输, 同时其可扩展的带宽, 为系统设计人员提供了所需要的灵活性[4]。但该协议帧格式的定义存在弊端,会导致系统资源的浪费。本文提出的设计方案可以改进Aurora 协议的固有缺陷,提高系统性能, 实现数据率为2.5 Gbps 的高速串行传输, 具有良好的可行性和广阔的应用前景。

    标签: Rocket 2.5 高速串行 收发器

    上传时间: 2013-11-06

    上传用户:smallfish

  • 基于RocketIO的高速串行协议设计与实现

    采用Xilinx 公司Virtex- II Pro 系列FPGA 内嵌得SERDES 模块———RocketIO 作为高速串行协议的物理层, 利用其8B/10B的编解码和串化、解串功能, 实现了两板间基于数据帧的简单高速串行传输, 并在ISE 环境中对整个协议进行了仿真, 当系统频率为100MHz, 串行速率在2Gbps 时, 在验证板上用chipscope 抓取的数据表明能够实现两板间数据的高速无误串行传输。关键词: RocketIO;高速串行传输;SERDES;协议

    标签: RocketIO 高速串行 协议设计

    上传时间: 2013-10-21

    上传用户:xy@1314

  • 基于嵌入式Linux的无线多媒体传输系统设计与实现

    本课题来源于浙江省科技厅资助项目“基于DSP技术的全数字实时无线多媒体传输系统的研制”,通过对相关国际标准、关键技术和现有产品的研究和分析,完成系统整体设计方案,并实现了原型系统以进行技术验证。本论文的主要研究内容和成果如下:1.通过比较和研究多种音频、视频编解码标准,提出了适合在资源受限系统中应用的编解码规则,并且利用音视频同步算法和回音消除算法进行优化,使系统更好地满足了音视频传输实时性的需要;2.提出了无线多媒体系统的总体框架,介绍了基于ARM9($3C2410)处理器为硬件平台,嵌入式Linux操作系统为软件平台,WLAN为传输媒介的平台构架和环境搭建,其中包括软硬件选型,交叉编译环境的建立、Bootloader、Linux内核镜像、文件系统的编译、配置和下载:3.实现了上层应用程序模块化设计,从功能上分为五大模块:音视频采集模块、RTP协议无线传输模块、音视频同步模块、音视频播放,显示模块和回音消除模块,并通过Linux多线程编程技术实现了各个模块的代码化,论文给出了各个模块实现的关键技术和算法流程。最后的实验结果表明,媒体流能在整个系统中得到平稳、实时、同步地处理。本课题所研究的基于嵌入式Linux的无线多媒体系统可广泛应用于视频监控、信浙江工业大学硕士学位论文息家电、智能小区、远程抄表等领域,具有很强的实用价值,同时也对未来嵌入式系统研究和无线多媒体技术研究起到一定的参考作用。

    标签: Linux 嵌入式 传输 无线多媒体

    上传时间: 2013-11-15

    上传用户:sdfsdfs1

  • 基于FPGA 的低成本长距离高速传输系统的设计与实现

    为解决目前高速信号处理中的数据传输速度瓶颈以及传输距离的问题,设计并实现了一种基于FPGA 的高速数据传输系统,本系统借助Altera Cyclone III FPGA 的LVDS I/O 通道产生LVDS 信号,稳定地完成了数据的高速、远距离传输。系统所需的8B/10B 编解码、数据时钟恢复(CDR)、串/并行转换电路、误码率计算模块均在FPGA 内利用VHDL 语言设计实现,大大降低了系统互联的复杂度和成本,提高了系统集成度和稳定性。

    标签: FPGA 高速传输

    上传时间: 2013-11-25

    上传用户:爺的气质

  • 采用高速串行收发器Rocket I/O实现数据率为2.5 G

    摘要: 串行传输技术具有更高的传输速率和更低的设计成本, 已成为业界首选, 被广泛应用于高速通信领域。提出了一种新的高速串行传输接口的设计方案, 改进了Aurora 协议数据帧格式定义的弊端, 并采用高速串行收发器Rocket I/O, 实现数据率为2.5 Gbps的高速串行传输。关键词: 高速串行传输; Rocket I/O; Aurora 协议 为促使FPGA 芯片与串行传输技术更好地结合以满足市场需求, Xilinx 公司适时推出了内嵌高速串行收发器RocketI/O 的Virtex II Pro 系列FPGA 和可升级的小型链路层协议———Aurora 协议。Rocket I/O支持从622 Mbps 至3.125 Gbps的全双工传输速率, 还具有8 B/10 B 编解码、时钟生成及恢复等功能, 可以理想地适用于芯片之间或背板的高速串行数据传输。Aurora 协议是为专有上层协议或行业标准的上层协议提供透明接口的第一款串行互连协议, 可用于高速线性通路之间的点到点串行数据传输, 同时其可扩展的带宽, 为系统设计人员提供了所需要的灵活性[4]。但该协议帧格式的定义存在弊端,会导致系统资源的浪费。本文提出的设计方案可以改进Aurora 协议的固有缺陷,提高系统性能, 实现数据率为2.5 Gbps 的高速串行传输, 具有良好的可行性和广阔的应用前景。

    标签: Rocket 2.5 高速串行 收发器

    上传时间: 2013-10-13

    上传用户:lml1234lml

  • 基于Labview的远程虚拟通信实验室开发

    传统的通信类实验课程需要购置大量的仪器设备用于教学,在操作过程中设备、线路的故障和老化又会影响实验进度。针对《通信原理》、《现代通信技术》等实验课的教学现状,本文在Labview2009的平台上开发一个远程虚拟通信实验室系统,可根据主要知识点自主设计扩展实验项目,学生可以在任何时候通过网络访问该系统进行实验,加深学生对理论知识的理解,提高学习效率,也可为高校节约大量资金。文中以线性分组码编解码系统和2FSK调制解调系统为例,详细介绍了该系统的具体设计和实现。

    标签: Labview 远程 虚拟通信 实验室

    上传时间: 2013-11-13

    上传用户:dljwq

  • Hamming(7/4

    Hamming(7/4,8/4)纠错码的编解码器

    标签: Hamming

    上传时间: 2013-12-21

    上传用户:tianjinfan

  • dsp的东东

    dsp的东东,C54x用ADPCM编解码程序.rar

    标签: dsp

    上传时间: 2013-12-22

    上传用户:123啊

  • 自适应huffman编码

    自适应huffman编码,即在编/解码过程中根据已编/解码数据来计算各个码字的概率,并动态调整huffman树。包括编码器和解码器。 在vc++.net 2003下开发

    标签: huffman 编码

    上传时间: 2014-11-06

    上传用户:zl5712176