函数发生器又名任意波形发生器,是一种常用的信号源,广泛应用于通信、雷达、导航等现代电子技术领域。信号发生器的核心技术是频率合成技术,主要方法有:直接模拟频率合成、锁相环频率合成(PLL)、直接数字合成技术(DDS)。DDS是开环系统,无反馈环节,输出响应速度快,频率稳定度高。因此直接数字频率合成技术是目前频率合成的主要技术之一,其输出信号具有相对较大的带宽、快速的相位捷变、极高的相位分辨率和相位连续等优点。本文的主要工作是采用SOPC结合虚拟仪器技术,进行DDS智能函数发生器的研制。 本文介绍了虚拟仪器技术的基本理论,简要阐述了仪器驱动程序、VISA等相关技术。对SOPC技术进行了深入的研究:SOPC技术是基于可编程逻辑器件的可重构片上系统,它作为SOC和CPLD/FPGA相结合的一项综合技术,结合了两者的优点,集成了硬核或软核CPU、DSP、锁相环、存储器、I/O接口及可编程逻辑,可以灵活高效地解决SOC方案,而且设计周期短,设计成本低,非常适合本设计的应用。本文还对基于DDS原理的设计方案进行了分析,介绍了DDS的基本理论以及数学综合,在研究DDS原理的基础上,利用SOPC技术,在一片FPGA芯片上实现了整个函数发生器的硬件集成。 本文就函数发生器的设计制定了整体方案,对软硬件设计原理及实现方法进行了具体的介绍,包括整个系统的硬件电路,SOPC片上系统和PC端软件的设计。在设计中,LabVIEW波形编辑软件和函数发生器二者采用异步串口进行通信。利用LabVIEW的强大功能,把波形的编辑,系统的设置放到计算机上完 成,具有人机界面友好、系统升级方便、节约硬件成本等诸多优势。同时充分利用了FPGA内部大量的逻辑资源,将DDS模块和微处理器模块集成到一个单片FPGA上,改变了传统的系统设计思路。通过对系统仿真和实际测试,结果表明该智能型函数发生器不仅能产生理想的输出信号,还具有集成度高、稳定性好和扩展性强等优点。关键词:智能型函数发生器,虚拟仪器,可编程片上系统,直接数字合成技术,NiosⅡ处理器。
上传时间: 2013-07-09
上传用户:zw380105939
随着电力电子技术的发展,高压换流设备在工业应用中日益广泛。其核心元件晶闸管(SCR)的电压与电流越来越高(已达到10KV/10KA以上),应用场合要求也越来越高。在国际上,晶闸管的光控技术发展日益成熟。根据对国内晶闸管技术发展前景和需求的展望,本文采用自供电驱动技术与光控技术相结合,研发光控自供电晶闸管驱动控制板,然后与晶闸管本体相结合即形成光控晶闸管工程化实现模型,其可作为光控晶闸管的替代技术。 在工程应用中,光控晶闸管的典型应用场合为四象限高压变频器和国家大型直流输变电系统等。随着国家节能工程的实施,高压变频器的应用范围越来越广泛,已成为工业节能中的重要环节。高压直流换流系统难度大,技术复杂,要求高,本论文研究的光控晶闸管替代技术只作为其储备技术之一。本论文以电流源型高压变频器作为该光控晶闸管替代技术的应用背景重点阐述。 电流源型高压变频器为了提高单机容量,通常是数个SCR串联使用。随着系统容量越来越大,装置对高压开关器件的要求也越来越高。如果一组串联SCR中某一个SCR该导通时没有导通,那么加在该组SCR上的电压都将加到该SCR上形成过电压,造成该器件的击穿损坏,甚至于一组串联SCR都被烧坏。为了克服上述问题,保证高压变频器中串联晶闸管能够安全可靠的工作,提高系统可靠性,有必要为晶闸管配备后备驱动系统。本文提出了给SCR驱动电路增设自供电驱动系统——SPDS (Self—Powered Drive System)的解决办法。SPDS基本功能是通过高位取能电路利用RC缓冲电路中的能量为监测电路和后备触发电路提供正常工作所需要的能量。它的优点是由于缓冲电路与晶闸管同电位,自供电驱动系统要求的电压隔离水平可以从几千伏降低到几百伏,节省了高压隔离变压器,节省了成本和体积,提高了系统可靠性。国外对相关内容已经有了深入研究,并将其应用在高压变频器产品中。在国内,目前还没有查到相关文献。本文为基于晶闸管的电流源型高压变频器设计了一种高压晶闸管自供电驱动系统,填补了国内空白,为自供电驱动系统的推广应用和其他高压开关器件自供电驱动系统的研制提供了参考。 本文详细介绍了串联高压晶闸管驱动系统的要求和RC缓冲电路的工作特 点,进而提出了SPDS的工作原理和具体实现方式,阐述了SPDS各部分组成及其功能。SPDS的核心技术是取能回路和触发方式的设计。本文在比较各种高压取能方式和触发方式优缺点的基础上,选择采用RC缓冲取能方式和光纤触发方式。 论文基于Multisim10仿真软件,结合高压晶闸管自供电驱动系统取能电路的原理,对高压晶闸管自供电驱动系统的核心部分——SPDS取能电路进行了仿真。通过搭建带SPDS取能电路的单相晶闸管仿真电路和电流源型高压变频器前侧变流电路的仿真模型,详细讨论了影响RC取能回路正常工作的各种因素。同时,通过设定仿真电路的参数,分析了其工作状况。根据得到的仿真波形图,证明了高压晶闸管自供电驱动系统可以达到有效触发晶闸管导通的设计目标,具有可行性。 为考察SPDS的实际工作性能,本文搭建了简易的SPDS低压硬件实验平台,为其高压条件下的工程化应用打好了基础。 在论文的最后,对高压晶闸管自供电驱动系统的发展方向进行了展望。 关键词:高压变频器;晶闸管驱动;自供电系统;高压换流;光控晶闸管
上传时间: 2013-05-26
上传用户:riiqg1989
国内外目前的线束检测系统也有了一些应用,但要么功能单一,过于简单,要么价格昂贵,无法广泛应用。因此开发高性能的汽车线束检测系统对我国汽车行业有着重大的意义,可以提高汽车安全性的同时带来更好的经济效益。本文对基于LabVIEW的汽车线束检测系统的设计进行了研究。主要内容如下: ⑴阐述了当前国内外线束检测系统的现状和特点,在此基础上提出了一种基于LabVIEW的汽车线束检测系统整体架构。该方案采用计算机作为上位机系统,使用LabVIEW进行上位机软件设计,利用数据库技术对海量数据进行处理,使用虚拟仪器技术进行数据采集,使用功能强大的AVR ATMega64单片机作为下位机硬件核心,利用PCI总线实现上下位机的通信。 ⑵对研究的内容进行了详细的说明。首先介绍了系统设计中涉及到的理论基础,包括虚拟仪器,数据采集等;介绍了系统总体架构,对主要组成进行了阐述,同时分析了硬件和软件总体设计。 ⑶介绍了系统的硬件电路设计,主要介绍了数据采集卡上的总线通信电路、存储电路、单片机及其外围电路、缓冲驱动电路、数模转换及比较电路和导通检测卡上的检测电路、附加电路。 ⑷介绍了系统的上位机软件设计。首先进行了软件的需求分析,然后对系统主界面、选择线束、编辑模块库、编辑测试台、编辑线束、功能设置等软件主要界面进行介绍,主要介绍了各界面的功能,对某些重点功能的实现也进行了详细讲解;对于测试等功能进行了说明,给出了程序设计的具体流程;同时也介绍了LabVIEW软件程序生成可执行文件和安装文件的具体步骤。 ⑸本线束检测系统功能强大,最多能够支持到8192个线束点,能够完成线束的断路、短路、误配、二极管检测和气密测试;附加的模块库导入导出,自学习导入和Excel导入等功能,减小了用户的工作量;采用数据库技术对数据进行存储,也方便了用户的查找和对数据的移植。
上传时间: 2013-04-24
上传用户:天大地大
有源电力滤波器(Active Power Filter,简称 APF)是近年来治理电力系统谐波污染的非常有效的装置。众所周知,电力电子装置和非线性负载的广泛使用,使谐波电流和无功电流大量注入电网,严重威胁电网和电气设备的安全运行与正常使用,并且产生大量的能源浪费。随着我国“十一五”规划中关于建设节约型社会的战略方针的提出,应用APF进行谐波和无功治理的研究工作将会有很广阔的应用前景。 本文阐述了有源电力滤波器的基本原理,介绍了当前主要的几种APF的分类以及电路拓扑结构,分别对三相三线和三相四线制APF的结构进行分析,建立了两种数学模型,指出三相三线制APF在实际供电系统中应用的局限性。本文介绍了三种当前广泛采用的电流控制方法和一种比较先进的空间矢量控制方法。对于APF系统的核心--谐波检测,本文介绍了三种谐波检测理论,着重对本文设计的APF所采用的瞬时无功功率理论进行详细的理论分析,在MATLAB软件中建立一个三相四线制基于瞬时无功功率理论的APF系统仿真模型,验证瞬时无功功率理论的可行性。 在进行大量理论分析和验证的基础上,设计一台采用单片机和DSP双CPU的有源电力滤波器。硬件上设计单片机的时钟电路、仿真器接口电路;设计DSP的时钟电路,外接存储器扩展电路;设计APF系统的电压周期检测电路,电流绝对值转换电路等等。软件上编写单片机的主程序和中断程序、DSP的主程序和启动搬运程序,调试并给电进行实际测试和实验分析。
上传时间: 2013-04-24
上传用户:zuozuo1215
主要程序代码有 单片机与LED数码管接口 LED大屏幕显示器和接口 字符LCD 液晶显示和接口 单片机与键盘接口 A/D转换器接口 D/A 转换器接口 串行通信基础 MCS-51的串行接口 MCS-51单片机双机通信 RS-232C串行通信总线标准及其接口 存储器的扩展 串行口的I/O口扩展 数字钟的设计与制作 单片机温度检测记录系统
上传时间: 2013-08-01
上传用户:shwjl
近年来,在电气传动领域中三电平变频器得到了广泛的应用。三电平逆变器拓扑结构的出现为高电压、大功率变频器的实现提供了一个有效的途径。研究和开发三电平大功率变频器,无论在技术上还是在实际应用上都有十分重要的意义。本文围绕三电平大功率通用变频器的实用化技术进行了深入分析和研究。 论文首先介绍了三电平逆变器主电路的拓扑结构、控制要求、基本原理、特性和PWM控制策略以及调试中存在的问题和相关的解决方法。 中点电位不平衡是三电平拓扑结构的一个固有问题。针对这一问题,本论文分析了中点电压不平衡的根本原因,采用了一种基于滞环控制的电压平衡控制方法。该方法根据负载电流方向的不同组合,通过调整小矢量的冗余状态和作用时间,并充分考虑到中矢量对中点平衡的影响,动态调整两个电容器上的电压,同时,详细地分析了当参考电压矢量落到具有一种或两种冗余小矢量的小三角形区间时开关状态的选择、开关序列的顺序以及作用时间的分配。 基于载波的调制策略是三电平变频器采用的主要调制方式之一。本论文对所采用的基于载波的调制策略,作了深入分析,得出了相应的谐波特性。基于谐波总含量,对调制特性的优劣进行了比较,同时得出了不同载波调制策略输出电压谐波含量与调制度变化的对应关系,并通过实验和仿真对相关结果进行了验证。 主电路和控制电路的硬件设计将直接影响到变频器的运行性能。本论文介绍了在现场实际运行中变频器的主回路及其控制回路的硬件设计,采用理论计算与实践验证相结合的方法得出器件相关参数,并且针对变频器内外RCD缓冲电路在工作时所产生的电压不平衡作了分析,详细的给出了其缓冲吸收电路算法。 最后,把本文的部分研究结果应用于实际工业现场中,研制了690V/600kW的大功率中压变频器,给出了现场运行结果。运行结果表明该变频器输出波形良好,性能满足要求。
上传时间: 2013-08-04
上传用户:kirivir
本文以感应加热电源为研究对象,阐述了感应加热电源的基本原理及其发展趋势。对感应加热电源常用的两种拓扑结构--电流型逆变器和电压型逆变器做了比较分析,并分析了感应加热电源的各种调功方式。在对比几种功率调节方式的基础上,得出在整流侧调功有利于高频感应加热电源频率和功率的提高的结论,选择了不控整流加软斩波器调功的感应加热电源作为研究对象。针对传统硬斩波调功式感应加热电源功率损耗大的缺点,采用软斩波调功方式,设计了一种零电流开关准谐振变换器ZCS-QRCs(Zero-current-switching-Quasi-resonant)倍频式串联谐振高频感应加热电源。介绍了该软斩波调功器的组成结构及其工作原理,通过仿真和实验的方法研究了该软斩波器的性能,从而得出该软斩波器非常适合大功率高频感应加热电源应用场合的结论。同时设计了功率闭环控制系统和PI功率调节器,将感应加热电源的功率控制问题转化为Buck斩波器的电压控制问题。 针对目前IGBT器件频率较低的实际情况,本文提出了一种新的逆变拓扑-通过IGBT的并联来实现倍频,从而在保证感应加热电源大功率的前提下提高了其工作频率,并在分析其工作原理的基础上进行了仿真,验证了理论分析的正确性,达到了预期的效果。另外,本文还设计了数字锁相环(DPLL),使逆变器始终保持在功率因数近似为1的状态下工作,实现电源的高效运行。最后,分析并设计了IGBT的缓冲吸收电路。 本文第五章设计了一台150kHz、10KW的倍频式感应加热电源实验样机,其中斩波器频率为20kHz,逆变器工作频率为150kHz(每个IGBT工作频率为75kHz),控制核心采用TI公司的TMS320F2812DSP控制芯片,简化了系统结构。实验结果表明,该倍频式感应加热电源实现了斩波器和逆变器功率器件的软开关,有效的减小了开关损耗,并实现了数字化,提高了整机效率。文章给出了整机的结构设计,直流斩波部分控制框图,逆变控制框图,驱动电路的设计和保护电路的设计。同时,给出了关键电路的仿真和实验波形。 实验证明,以上分析和电路设计都是行之有效的,在实验中取得很好的效果。
上传时间: 2013-05-20
上传用户:lyy1234
一本很好的汇编语言教程,跟大家一起分享 课程介绍 第1章 预备知识 1.1 汇编语言的由来及其特点 1 机器语言 2 汇编语言 3 汇编程序 4 汇编语言的主要特点 5 汇编语言的使用领域 1.2 数据的表示和类型 1 数值数据的表示 2 非数值数据的表示 3 基本的数据类型 1.3 习题 第2章 CPU资源和存储器 2.1 寄存器组 1 寄存器组 2 通用寄存器的作用 3 专用寄存器的作用 2.2 存储器的管理模式 1 16位微机的内存管理模式 2 32位微机的内存管理模式 2.3 习题 第3章 操作数的寻址方式 3.1 立即寻址方式 3.2 寄存器寻址方式 3.3 直接寻址方式 3.4 寄存器间接寻址方式 3.5 寄存器相对寻址方式 3.6 基址加变址寻址方式 3.7 相对基址加变址寻址方式 3.8 32位地址的寻址方式 3.9 操作数寻址方式的小结 3.10 习题 第4章 标识符和表达式 4.1 标识符 4.2 简单内存变量的定义 1 内存变量定义的一般形式 2 字节变量 3 字变量 4 双字变量 5 六字节变量 6 八字节变量 7 十字节变量 4.3 调整偏移量伪指令 1 偶对齐伪指令 2 对齐伪指令 3 调整偏移量伪指令 4 偏移量计数器的值 4.4 复合内存变量的定义 1 重复说明符 2 结构类型的定义 3 联合类型的定义 4 记录类型的定义 5 数据类型的自定义 4.5 标号 4.6 内存变量和标号的属性 1 段属性操作符 2 偏移量属性操作符 3 类型属性操作符 4 长度属性操作符 5 容量属性操作符 6 强制属性操作符 7 存储单元别名操作符 4.7 表达式 1 进制伪指令 2 数值表达式 3 地址表达式 4.8 符号定义语句 1 等价语句 2 等号语句 3 符号名定义语句 4.9 习题 第5章 微机CPU的指令系统 5.1 汇编语言指令格式 1 指令格式 2 了解指令的几个方面 5.2 指令系统 1 数据传送指令 2 标志位操作指令 3 算术运算指令 4 逻辑运算指令 5 移位操作指令 6 位操作指令 7 比较运算指令 8 循环指令 9 转移指令 10 条件设置字节指令 11 字符串操作指令 12 ASCII-BCD码调整指令 13 处理器指令 5.3 习题 第6章 程序的基本结构 6.1 程序的基本组成 1 段的定义 2 段寄存器的说明语句 3 堆栈段的说明 4 源程序的结构 6.2 程序的基本结构 1 顺序结构 2 分支结构 3 循环结构 6.3 段的基本属性 1 对齐类型 2 组合类型 3 类别 4 段组 6.4 简化的段定义 1 存储模型说明伪指令 2 简化段定义伪指令 3 简化段段名的引用 6.5 源程序的辅助说明伪指令 1 模块名定义伪指令 2 页面定义伪指令 3 标题定义伪指令 4 子标题定义伪指令 6.6 习题 第7章 子程序和库 7.1 子程序的定义 7.2 子程序的调用和返回指令 1 调用指令 2 返回指令 7.3 子程序的参数传递 1 寄存器传递参数 2 存储单元传递参数 3 堆栈传递参数 7.4 寄存器的保护与恢复 7.5 子程序的完全定义 1 子程序完全定义格式 2 子程序的位距 3 子程序的语言类型 4 子程序的可见性 5 子程序的起始和结束操作 6 寄存器的保护和恢复 7 子程序的参数传递 8 子程序的原型说明 9 子程序的调用伪指令 10 局部变量的定义 7.6 子程序库 1 建立库文件命令 2 建立库文件举例 3 库文件的应用 4 库文件的好处 7.7 习题 第8章 输入输出和中断 8.1 输入输出的基本概念 1 I/O端口地址 2 I/O指令 8.2 中断 1 中断的基本概念 2 中断指令 3 中断返回指令 4 中断和子程序 8.3 中断的分类 1 键盘输入的中断功能 2 屏幕显示的中断功能 3 打印输出的中断功能 4 串行通信口的中断功能 5 鼠标的中断功能 6 目录和文件的中断功能 7 内存管理的中断功能 8 读取和设置中断向量 8.4 习题 第9章 宏 9.1 宏的定义和引用 1 宏的定义 2 宏的引用 3 宏的参数传递方式 4 宏的嵌套定义 5 宏与子程序的区别 9.2 宏参数的特殊运算符 1 连接运算符 2 字符串整体传递运算符 3 字符转义运算符 4 计算表达式运算符 9.3 与宏有关的伪指令 1 局部标号伪指令 2 取消宏定义伪指令 3 中止宏扩展伪指令 9.4 重复汇编伪指令 1 伪指令REPT 2 伪指令IRP 3 伪指令IRPC 9.5 条件汇编伪指令 1 条件汇编伪指令的功能 2 条件汇编伪指令的举例 9.6 宏的扩充 1 宏定义形式 2 重复伪指令REPEAT 3 循环伪指令WHILE 4 循环伪指令FOR 5 循环伪指令FORC 6 转移伪指令GOTO 7 宏扩充的举例 8 系统定义的宏 9.7 习题 第10章 应用程序的设计 10.1 字符串的处理程序 10.2 数据的分类统计程序 10.3 数据转换程序 10.4 文件操作程序 10.5 动态数据的编程 10.6 COM文件的编程 10.7 驻留程序 10.8 程序段前缀及其应用 1 程序段前缀的字段含义 2 程序段前缀的应用 10.9 习题 第11章 数值运算协处理器 11.1 协处理器的数据格式 1 有符号整数 2 BCD码数据 3 浮点数 11.2 协处理器的结构 11.3 协处理器的指令系统 1 操作符的命名规则 2 数据传送指令 3 数学运算指令 4 比较运算指令 5 超越函数运算指令 6 常数操作指令 7 协处理器控制指令 11.4 协处理器的编程举例 11.5 习题 第12章 汇编语言和C语言 12.1 汇编语言的嵌入 12.2 C语言程序的汇编输出 12.3 一个具体的例子 12.4 习题 附录
上传时间: 2013-07-05
上传用户:hw1688888
数字信息时代带来了“信息大爆炸”,使数据量大增,而数字图像数据更是如此,如果不对图像数据进行有效的压缩,那么图像信息的存储与传输将无法进行。显然,寻求一种高效的图像压缩系统具有很大的现实意义。 本文基于大规模现场可编程逻辑阵列(FPGA)和高速数字信号处理器(DSP)协同作业,来完成实时图像处理的系统设计。出于对系统设计上的性能和功耗方面的考虑,系统中FPGA 选用的是ALTERA公司的Cyclone系列芯片EP1C12Q240C8,DSP选用的是TI公司的55x系列芯片TMS320VC5502。该系统集图像采集、压缩、显示和存储功能于一体,其中DSP为主处理器负责图像处理,FPGA为协处理器负责系统的所有数字逻辑控制。FPGA和DSP的工作之间形成流水,并且借助于一片双口RAM(CY7C025AV-15AI)完成两者的通讯。结合FPGA和DSP自身的特点,本文提出一种新颖的信息通信方式,借助于一片双口RAM,其内部按其存储空间等分两块,利用乒乓技术完成对高速实时的图像数据缓冲。 该系统从视频采集、传输、压缩到图像存储等整个过程的工作,分别由FPGA和DSP承担。充分考虑到它们自身的优缺点,在满足系统实时性要求的同时,结构灵活,便于以后的扩展与升级。结果表明,在TMS320VC5502实现了对采集图像的JPEG压缩,效果良好且满足了实时性的要求,因此系统的功能得到了总体上的验证。 关键词:图像处理;FPGA;DSP;JPEG
上传时间: 2013-06-11
上传用户:hjshhyy
任意波形发生器已成为现代测试领域应用最为广泛的通用仪器之一,代表了信号源的发展方向。直接数字频率合成(DDS)是二十世纪七十年代初提出的一种全数字的频率合成技术,其查表合成波形的方法可以满足产生任意波形的要求。由于现场可编程门阵列(FPGA)具有高集成度、高速度、可实现大容量存储器功能的特性,能有效地实现DDS技术,极大的提高函数发生器的性能,降低生产成本。 本文首先介绍了函数波形发生器的研究背景和DDS的理论。然后详尽地叙述了用FPGA完成DDS模块的设计过程,接着分析了整个设计中应处理的问题,根据设计原理就功能上进行了划分,将整个仪器功能划分为控制模块、外围硬件、FPGA器件三个部分来实现。最后就这三个部分分别详细地进行了阐述。 在实现过程中,本设计选用了Altera公司的EP2C35F672C6芯片作为产生波形数据的主芯片,充分利用了该芯片的超大集成性和快速性。在控制芯片上选用了三星公司的上S3C2440作为控制芯片。本设计中,FPGA芯片的设计和与控制芯片的接口设计是一个难点,本文利用Altera的设计工具QuartusⅡ并结合Verilog—HDL语言,采用硬件编程的方法很好地解决了这一问题。论文最后给出了系统的测量结果,并对误差进行了一定分析,结果表明,可输出步进为0.01Hz,频率范围0.01Hz~20MHz的正弦波、三角波、锯齿波、方波,或0.01Hz~20KHz的任意波。通过实验结果表明,本设计达到了预定的要求,并证明了采用软硬件结合,利用FPGA技术实现任意波形发生器的方法是可行的。
上传时间: 2013-08-03
上传用户:1079836864