虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

绝对式编码器

绝对型旋转光电编码器,因其每一个位置绝对唯一、抗干扰、无需掉电记忆,已经越来越广泛地应用于各种工业系统中的角度、长度测量和定位控制。
  • java编写的哈夫蔓编码译码器(绝对原创)

    java编写的哈夫蔓编码译码器(绝对原创)

    标签: java 编写 编码译码器

    上传时间: 2014-01-10

    上传用户:fanboynet

  • 转换式电源供给器原理与设计

    转换式电源供给器原理与设计

    标签: 转换式 电源供给器

    上传时间: 2013-05-16

    上传用户:eeworm

  • 剖析切換式電源供應器的原理及常用元件規格

    剖析切換式電源供應器的原理及常用元件規格

    标签: 元件

    上传时间: 2013-06-27

    上传用户:eeworm

  • 转换式电源供给器原理与设计-238页-4.1M.pdf

    专辑类-开关电源相关专辑-119册-749M 转换式电源供给器原理与设计-238页-4.1M.pdf

    标签: 238 4.1 转换式

    上传时间: 2013-07-31

    上传用户:哈哈hah

  • 剖析切換式電源供應器的原理及常用元件規格.pdf

    专辑类-开关电源相关专辑-119册-749M 剖析切換式電源供應器的原理及常用元件規格.pdf

    标签: 元件

    上传时间: 2013-06-16

    上传用户:huangzchytems

  • 级联式流馈推挽DCDC变换器的研究.rar

    由于下一代微处理器的工作电压越来越低,所需电流越来越大,现有的5V、12V输入的电压调节模块(VRM)已经不能满足它的要求了,因此把VRM的输入母线电压提高到48V是必然的趋势。这样做能够减小输入电流从而使得母线损耗减小,有利于效率提高,同时可以大大减小输入滤波器体积。 本课题首先分析了VRM的发展现状和常用拓扑,以及未来的发展趋势,并在此基础上介绍了级联式流馈推挽DC/DC变换器的概念。接着,具体分析了Buck与推挽级联式流馈DC/DC变换器、双通道交错并联型Buck与推挽级联式流馈DC/DC变换器的原理和工作过程。再接着,分别介绍了Buck与推挽级联式流馈DC/DC变换器、双通道交错并联型Buck与推挽级联式流馈DC/DC变换器及其控制同路的建模和设计方法,并给出设计实例。最后,分别用这两种拓扑结构制作了两台48V输入、3.3V/10A输出的样机,并对两者进行了一定的实验比较研究,以验证设计的有效性。

    标签: DCDC 级联 变换器

    上传时间: 2013-07-29

    上传用户:gxrui1991

  • 基于FPGA的TS流复用器及其接口的设计与实现.rar

    在数字电视系统中,MPEG-2编码复用器是系统传输的核心环节,所有的节目、数据以及各种增值服务都是通过复用打包成传输流传输出去。目前,只有少数公司掌握复用器的核心算法技术,能够采用MPEG-2可变码率统计复用方法提高带宽利用率,保证高质量图像传输。由于目前正处广播电视全面向数字化过渡期间,市场潜力巨大,因此对复用器的研究开发非常重要。本文针对复用器及其接口技术进行研究并设计出成形产品。 文中首先对MPEG-2标准及NIOS Ⅱ软核进行分析。重点研究了复用器中的部分关键技术:PSI信息提取及重构算法、PID映射方法、PCR校正及CRC校验算法,给出了实现方法,并通过了硬件验证。然后对复用器中主要用到的AsI接口和DS3接口进行了分析与研究,给出了设计方法,并通过了硬件验证。 本文的主要工作如下: ●首先对复用器整体功能进行详细分析,并划分软硬件各自需要完成的功能。给出复用器的整体方案以及ASI接口和DS3接口设计方案。 ●在FPGA上采用c语言实现了PSI信息提取与重构算法。 ●给出了实现快速的PID映射方法,并根据FPGA特点给出一种新的PID映射方法,减少了逻辑资源的使用,提高了稳定性。 ●采用Verilog设计了SI信息提取与重构的硬件平台,并用c语言实现了SDT表的提取与重构算法,在FPGA中成功实现了动态分配内存空间。 ●在FPGA上实现了.ASI接口,主要分析了位同步的实现过程,实现了一种新的快速实现字节同步的设计。 ●在FPGA上实现了DS3接口,提出并实现了一种兼容式DS3接口设计。并对帧同步设计进行改进。 ●完成部分PCB版图设计,并进行调试监测。 本复用器设计最大特点是将软件设计和硬件设计进行合理划分,硬件平台及接口采用Verilog语言实现,PSI信息算法主要采用c语言实现。这种软硬件的划分使系统设计更加灵活,且软件设计与硬件设计可同时进行,极大的提高了工作效率。 整个项目设计采用verilog和c两种语言完成,采用Altera公司的FPGA芯片EP1C20,在Quartus和NIOS IDE两种设计平台下设计实现。根据此方案已经开发出两台带有ASI和DS3接口的数字电视TS流复用器,经测试达到了预期的性能和技术指标。

    标签: FPGA TS流 复用器

    上传时间: 2013-08-03

    上传用户:gdgzhym

  • H.264编码解码器源码(c语言).zip

    可以用H.264编码解码器源码(c语言)

    标签: 264 zip 编码解码器 源码

    上传时间: 2013-07-08

    上传用户:wmwai1314

  • TS流复用器及其接口

    在数字电视系统中,MPEG-2编码复用器是系统传输的核心环节,所有的节目、数据以及各种增值服务都是通过复用打包成传输流传输出去。目前,只有少数公司掌握复用器的核心算法技术,能够采用MPEG-2可变码率统计复用方法提高带宽利用率,保证高质量图像传输。由于目前正处广播电视全面向数字化过渡期间,市场潜力巨大,因此对复用器的研究开发非常重要。本文针对复用器及其接口技术进行研究并设计出成形产品。 文中首先对MPEG-2标准及NIOS Ⅱ软核进行分析。重点研究了复用器中的部分关键技术:PSI信息提取及重构算法、PID映射方法、PCR校正及CRC校验算法,给出了实现方法,并通过了硬件验证。然后对复用器中主要用到的AsI接口和DS3接口进行了分析与研究,给出了设计方法,并通过了硬件验证。 本文的主要工作如下: ●首先对复用器整体功能进行详细分析,并划分软硬件各自需要完成的功能。给出复用器的整体方案以及ASI接口和DS3接口设计方案。 ●在FPGA上采用c语言实现了PSI信息提取与重构算法。 ●给出了实现快速的PID映射方法,并根据FPGA特点给出一种新的PID映射方法,减少了逻辑资源的使用,提高了稳定性。 ●采用Verilog设计了SI信息提取与重构的硬件平台,并用c语言实现了SDT表的提取与重构算法,在FPGA中成功实现了动态分配内存空间。 ●在FPGA上实现了.ASI接口,主要分析了位同步的实现过程,实现了一种新的快速实现字节同步的设计。 ●在FPGA上实现了DS3接口,提出并实现了一种兼容式DS3接口设计。并对帧同步设计进行改进。 ●完成部分PCB版图设计,并进行调试监测。 本复用器设计最大特点是将软件设计和硬件设计进行合理划分,硬件平台及接口采用Verilog语言实现,PSI信息算法主要采用c语言实现。这种软硬件的划分使系统设计更加灵活,且软件设计与硬件设计可同时进行,极大的提高了工作效率。 整个项目设计采用verilog和c两种语言完成,采用Altera公司的FPGA芯片EP1C20,在Quartus和NIOS IDE两种设计平台下设计实现。根据此方案已经开发出两台带有ASI和DS3接口的数字电视TS流复用器,经测试达到了预期的性能和技术指标。

    标签: TS流 复用器 接口

    上传时间: 2013-06-10

    上传用户:01010101

  • DVR-MPEG4编码播放器

    ·DVR-MPEG4编码播放器 相关函数/类: CWnd CDialog CDataExchange Sleep SetDlgItemText CWinApp DestroyIcon LoadIcon EnableWindow GetDlgItem IsIconic CPaintDC SendMessage GetSystemMetrics CRect GetClientRect Draw

    标签: DVR-MPEG 编码 播放器

    上传时间: 2013-04-24

    上传用户:dyy618