虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

绝对式<b>编码器</b>

  • VIP专区-嵌入式/单片机编程源码精选合集系列(108)

    VIP专区-嵌入式/单片机编程源码精选合集系列(108)资源包含以下内容:1. 启动代码实验 S3C2410的开发环境是ADS1.2.2. i2c是菲利普1987获得的专利必须得到菲利普的授权才能使用.3. 三星的S3C44B0X用IO口驱动LCD240128...对初学者比较有用。.4. 很不错的USB转232芯片.5. 无线芯片开发文档.6. samsung s3c2410 的sd/mmc driver.7. 数字化显示的时钟包含源程序哦。高精度.8. MSP430单片机对SD卡的操作例程.9. fat32 file system的规格文档(ver 1.03 2000). 对想实现或访问fat32文件系统的程序员来说是必不可少的资料.10. 基于PIC24 UCOS-II 2.83源程序下载.11. 18b20的c程序+串口通讯+595显示温度.12. 5.7的tft屏320X240点.13. mp4原理图和pcb设计 不知道是那家公司的 主芯片可能是巨力的.14. 一个小巧的嵌入式图形系统wGUI, 可以用VC编译.15. MF RC500的一个设计的源代码.16. 2006281380.17. DS1302四位八段数码管显示的完整程序-C语言 这段程序,不仅可以运用在数码管上,同样可以运用到液晶上进行显示.只要对程序上稍加改进就可以了..18. 摘 要 基于AC/DC 开关电源PWM 控制芯片的工作原理.19. 计算嵌入维程序.20. DS18B20中文质量.21. 本文是通过文中方法来求最小嵌入维程序.子程序,相重构程序..22. SED1335(RA8835)控制的320240液晶画任意斜率直线和任意大小的圆的算法程序.23. pastry算法的英文翻译和相关算法.24. 5402的最小系统原理图,很多网友要的,传上来5402的最小系统原理图.25. SPLC501液晶显示模组为128X64点阵.26. H263的解码编码器.27. 详细的关于arm处理器指令集的介绍。是很好的学习arm指令集的教材和编程参考收藏册.28. 采用matlab图形用户界面GUI制作阵列天线方向图.29. 以香农编码定理为依据,采用二进制香农编码方法,利用C语言在VC++平台上进行软件算法的实现.30. AT91SAM926中文数据手册 便于开发阅读.31. 9200的原理图 已经制版验证过 完全可以放心使用.32. pic电子书籍 PIC编程应用笔记 英文 但是很有用的.33. 自己做的数字PID控制的vc++源代码.34. protel原理图 H桥电机驱动器 特点:5-7V低电压供电.35. s3c2440的dma操作控制程序.36. s3c2440的CAMERA操作控制程序(OV9650摄像头).37. 交换机原理.38. PSpice教程.39. C8051F06x 系列单片机中文数据手册.40. 单片机开发板原理图 供处学者使用.

    标签: CAI 通信原理 电路

    上传时间: 2013-04-15

    上传用户:eeworm

  • VIP专区-嵌入式/单片机编程源码精选合集系列(160)

    VIP专区-嵌入式/单片机编程源码精选合集系列(160)资源包含以下内容:1. i2c ipcore of altera fpga that uses ahdl lauguage..2. 嵌入式C编程与Atmel AVR 美 Richard Barnett等著 清华 周俊杰 等译.3. 一个POWERPC的原理图,包括ORCAD格式的原理图等.4. 51s系列单片机入门的最佳编程器制作资料.5. 一个开源的嵌入式flash播放器的源代码.6. 一个用LINUX GTK开发的嵌入式浏览器.7. 用C语言编的带数码管显示的电子琴.8. 希望从事C/C++嵌入式开发的朋友.9. 步进电机的单片机控制.10. 小波变换及滤波 小波变换及滤波.11. 基于单片机实现遥控编码器PT2262的软件解码.12. c_c++嵌入式系统编程.13. spi driver code one marve.14. 正弦波表生成工具.15. 多级抽取程序,适用于软件无线电系统.16. keil和Proteus联调所必须的一个文件.17. 用比较器实现AD转换.18. FLASH读写操作.19. 51单片机的串行通信仿真例子.20. armok01100828.21. 主要介绍了使用MTV230芯片的开发.22. MinGW5 在线安装程序.23. 这是本人调用small rtos51的函数来仿真写的基本代码.24. s3c2440开发板原理图 s3c2440开发板原理图.25. AT89c51单片机下,液晶显示LCD1602的c语言驱动程序,原创代码.26. 这是我的开发板的原理图.27. 51单片机SPI读取SCA100角度值,带温度补偿,精度达到0.008度..28. motorala模式对CPLD的读写和译码.29. 关于nucleus系统的教程文档.30. 单片机 严青新板调试程序 单片机最小系统及流水灯程序 更新时间:2006-12-29 执行结果:在单片机的P1口上的8个发光二极管按流水灯顺序而跑动.31. 實現利用8051單片機透過軟體I2C驅動TSEM0108L感測器之程式庫.32. 20060531am--Windows嵌入式开发系列课程(1):Windows CE系统定制开发入门.33. s3c2410 tesy program.34. s3c2440开发板元件库,希望对初学者有用.35. s3c2440开发板元件库,希望对初学者有用.36. 能够较好地实现大多数车牌的识别.37. 计算机主板pcb文件,可以拿来学习一下..38. wince操作系统下USB设备的驱动程序源码.39. 一本介绍嵌入式OS原理及编程的英文书籍.40. 【cacti】Weathermap使用手册.

    标签: 强激光 传输 控制

    上传时间: 2013-04-15

    上传用户:eeworm

  • 电动汽车用DCDC变换器主电路拓扑结构及电磁干扰的研究.rar

    本论文主要针对燃料电池电动轿车FCEV(Fuel Cell Electrical Vehicle)用DC/DC变换器主电路拓扑结构及电磁干扰产生与抑制问题进行研究.针对燃料电池偏软的输出特性和电动汽车对DC/DC变换器的体积小、重量轻和效率高的要求,本论文分析比较了带变压器的隔离式直流变换器和非隔离式直流变换器的主要优点和缺点,指出隔离式变换电路不适合于FCEV用DC/DC变换器主电路,非隔离式降压(Buck)电路是最佳的主电路方案.在此基础上,分析了非隔离式降压(Buck)电路的工作原理和特点,运用模拟仿真软件PSPICE仿真分析了Buck主电路参数,并在分析比较了各种磁性材料特性的基础上对电感器进行了优化设计.本论文深入讨论了DC/DC变换器中构成电磁干扰的三个主要因素:电磁干扰源、传播途径和敏感设备.分析了DC/DC变换器主电路中存在的主要干扰源及干扰产生的机理以及干扰传播途径,在此基础上,重点讨论了抑制各种干扰的方法及措施(包括传导干扰抑制与辐射干扰抑制等),并给出了具体方案.本论文还从电磁兼容(EMC)测试的目的、组成等方面出发,对整个EMC测试进行了详细的分析,提出了基于汽车电子EMC测试标准的DC/DC变换器EMC测试大纲,并对其中的试验项目、试验仪器、试验场地、试验设置、所应达到的等级进行了详细的分析和介绍.

    标签: DCDC 电动汽车 变换器

    上传时间: 2013-08-03

    上传用户:20160811

  • 车用DCDC变换器主电路及其电磁兼容性研究.rar

    近年来,随着汽车工业的迅速发展,环境污染、全球变暖、能源短缺的压力使传统的内燃机汽车面临前所未有的挑战,燃料电池电动汽车已成为汽车工业新的热点。由于燃料电池输出特性的特殊性,输出端必须连接DC/DC变换器,使之与驱动器配合。因此,DC/DC变换器是燃料电池电动汽车的关键零部件之一。 本论文主要对燃料电池电动轿车FCEV(Fuel Cell Electric Vehicle)用DC/DC变换器的主电路拓扑结构、参数设计及电磁兼容(EMC)问题进行了研究。重点针对升降压和双向DC/DC变换器进行分析研究。 首先介绍分析了几种传统升降压直流变换器的工作原理和优缺点。针对燃料电池的特性和电动汽车对升降压DC/DC变换器的性能指标要求,分析比较了非隔离式直流变换器的一些优点和缺点,提出了Buck-Boost级联的升降压主电路方案并提出相关的控制策略。然后运用模拟仿真软件MATLAB仿真分析了控制策略的正确性。 其次分析研究了双向DC/DC变换器的应用与设计,综合比较现有的各种隔离与非隔离方案,结合车用要求,选择了非隔离式的Buck-Boost拓扑。针对其工作原理、特点进行了双向DC/DC变换器主电路与控制电路的设计研究,重点研究其过渡过程的控制策略。在利用MATLAB进行各种过渡过程的仿真分析的基础上,选取了最佳的过渡控制方案。并利用该控制策略编制DSP控制程序,制作了小功率1kW数字控制双向DC/DC变换器。 最后深入讨论了DC/DC变换器中的电磁兼容问题。分析了DC/DC变换器主电路中存在的主要干扰源、干扰产生的机理以及干扰传播途径,然后以此出发,重点讨论了各种抑制电磁骚扰(EMI)和电磁抗干扰(EMS)的方法及措施,给出具体方案。

    标签: DCDC 车用 变换器

    上传时间: 2013-05-24

    上传用户:hanli8870

  • 旋转变压器及其R2D电路的研究.rar

    在伺服系统中,为了实现高精度的控制,往往需要实时地检测出电动机转子的位置。用来检测电动机转子位置的角度传感器主要有光电编码器和旋转变压器。光电编码器虽然能够达到很高的精度,但是它的抗干扰性差,不宜应用在条件恶劣的场合中;相比较而言,旋转变压器(简称旋变)由于结构简单,坚固耐用,抗干扰性强,能够应用在各种条件恶劣的场合中,所以获得了越来越广泛的应用。 本文采用的旋变样机是一种新型的磁阻式旋转变压器。分析了它的定转子结构、定子绕组的连接方式以及转子形状的优化;并在此基础上,推导出了它的正余弦输出反电势的表达式;最后在电磁场分析软件Ansoft中,以样机为原型建立了仿真模型,分析了它内部的电磁场分布以及正余弦输出反电势的波形。 其次,本文设计了一种以DSP为核心的R2D电路系统。它以振荡电路产生的正弦波电压信号作为旋变的激励信号,加上相关的外围电路,构成了旋转变压器一数字转换器,解算出了旋变的轴角θ;并在此基础上,分析了产生角度解算误差的各种因素,同时计算出了旋变的转速n。 最后,在上述解算方案的基础上,本文又给出了第二种解算方案,即:DSP产生的方波经过滤波之后作为旋变的激励信号,解算出了旋变的轴角θ;然后比较了这两种解算方案的优缺点,重点分析了激励信号中的谐波分量对正余弦输出反电势以及角度解算的影响。

    标签: R2D 旋转变压器 电路

    上传时间: 2013-04-24

    上传用户:pioneer_lvbo

  • 基于DSP实现G729语音编码算法.rar

    高速发展的DSP技术为语音信号处理领域提供了良好的发展平台,使得实时实现各种复杂的算法称为可能。G.729语音编码是国际电信联盟(ITU-T)于1996年获准通过的采用共轭结构代数码激励线性预测技术的具有8 kbit/s码速率的语音算法建议,广泛应用于数字移动通信、IP电话和数字卫星通信中。本文研究了G.729语音编码原理和在TMS320C5416定点DSP芯片上实时实现该编码器过程中的软、硬件设计。主要涉及有以下几方面内容: 1.介绍语音编码技术和DSP技术的发展概况。 2.研究了基于CELP结构的G.729编码的算法原理。 3.根据G.729声码器实时实现的需要,介绍硬件平台的组成,研究了系统软件的设计和基于算法和实时需要的软件优化。 4.利用DSP代码调试工具对系统性能进行分析,得出测试结果。

    标签: G729 DSP 语音编码

    上传时间: 2013-07-11

    上传用户:woshiayin

  • 数字逻辑电路的ASIC设计.pdf.rar

    书名:数字逻辑电路的ASIC设计/实用电子电路设计丛书 作者:(日)小林芳直 著,蒋民 译,赵宝瑛 校 出版社:科学出版社 原价:30.00 出版日期:2004-9-1 ISBN:9787030133960 字数:348000 页数:293 印次: 版次:1 纸张:胶版纸 开本: 商品标识:8901735 编辑推荐 -------------------------------------------------------------------------------- 内容提要 -------------------------------------------------------------------------------- 本书是“实用电子电路设计丛书”之一。本书以实现高速高可靠性的数字系统设计为目标,以完全同步式电路为基础,从技术实现的角度介绍ASIC逻辑电路设计技术。内容包括:逻辑门电路、逻辑压缩、组合电路、Johnson计数器、定序器设计及应用等,并介绍了实现最佳设计的各种工程设计方法。 本书可供信息工程、电子工程、微电子技术、计算技术、控制工程等领域的高等院校师生及工程技术人员、研制开发人员学习参考。 目录 -------------------------------------------------------------------------------- 第1章 ASIC=同步式设计=更高可靠性设计方法的实现 1.1 面向高性能系统的设计 1.2 同步电路的不足 1.3 同步电路设计 1.4 ASIC机能设计方法有待思考的地方 第2章 逻辑门电路详解 2.1 逻辑门电路的最基本的知识 2.2 加法电路及其构成方法 2.3 其他输入信号为3位的逻辑单元 2.4 复合逻辑门电路的调整 第3章 逻辑压缩与奎恩·麦克拉斯基法 3.1 除去玻色项的方法 3.2 奎恩·麦克拉斯基法 第4章 组合电路设计 4.1 选择器、解码器、编码器 4.2 比较和运算电路的设计 第5章 计数器电路的设计 5.1 计数器设计的基础 5.2 各种各样的计数器设计 5.3 LFSR(M系列发生器)的设计 第6章 江逊计数器 6.1 设计高可靠性的江逊计数器 6.2 冲刷顺序的组成 第7章 定序器设计 7.1 定序器电路设计的基础知识 7.2 把江逊计数器制作成状态机 7.3 一比特热位状态机与江逊状态机 7.4 跳跃动作的设计 第8章 定序器的高可靠化技术 8.1 高可靠性定序器概述 8.2 关注高可靠性江逊状态机 第9章 定序器的应用设计 9.1 软件处理与硬件处理 9.2 自动扶梯的设计 9.3 信号机的设计 9.4 数码存钱箱的设计 9.5 数字锁相环的设计 第10章 实现最佳设计的方法 10.1 如何杜绝运行错误的产生 10.2 16位乘法器的电路整定 10.3 冒泡分类器(bubble sorter)的电路设定 参考文献

    标签: ASIC 数字逻辑电路

    上传时间: 2013-06-15

    上传用户:龙飞艇

  • TCN多功能车辆通信总线的FPGA设计.rar

    随着列车自动化控制和现场总线技术的发展,基于分布式控制系统的列车通信网络技术TCN(IEC-61375)在现代高速列车上得到广泛应用。TCN协议将列车通信网络分为绞线式列车总线WTB和多功能车辆总线MVB,其中WTB实现对开式列车中的互联车辆间的数据传输和通信,MVB实现车载设备的协同工作和互相交换信息。 本文介绍了国内外列车通信网络的发展情况和各自优势,分析了MVB一类设备底层协议。研究利用FPGA实现MVB控制芯片MVBC,用ARM作为微处理器实现MVB一类设备的嵌入式解决方案。其中,在FPGA芯片中主要采用自顶向下的设计方法,RLT硬件描述语言实现MVB控制芯片MVBC一类设备的主要功能,包括帧编码器、帧解码器和逻辑接口单元。ARM主要完成了软件程序的编写和实时操作系统的移植。在eCos实时操作系统上,完成了驱动和上层应用程序,包括端口初始化、端口配置、帧收发指令和报文分析。 为了验证设计的正确性,在设计的硬件平台基础上,搭建了MVB通信网络的最小系统,对网络进行系统功能测试。测试结果表明:设计方案正确,达到了设计的预期要求。

    标签: FPGA TCN 多功能

    上传时间: 2013-08-03

    上传用户:bruce5996

  • DVB系统信道编码的研究与FPGA实现.rar

    数字图像通信的最广泛的应用就是数字电视广播系统,与以往的模拟电视业务相比,数字电视在节省频谱资源、提高节目质量方面带来了一场新的革命,而与此对应的DVB(Digital Video Broadcasting)标准的建立更是加速了数字电视广播系统的大规模应用。DVB标准选定MPEG—2标准作为音频及视频的编码压缩方式,随后对MPEG—2码流进行打包形成TS流(transport stream),进行多个传输流复用,最后通过不同媒介进行传输。在DVB标准的传输系统中,无论是卫星传输,电缆传输还是地面传输,为了保障图像质量,使数字节目在传输过程中避免出现因受到各种信道噪声干扰而出现失真的现象,都采用了信道编码的方式来保护传输数据。信道编码是数字通信系统中一个必需的、重要的环节。 信道编码设计方案的优劣决定了DVB系统的成功与否,本文重点研究了DVB系统中的信道编码算法及其FPGA实现方案,主要进行了如下几项工作: 1)介绍了DVB系统信道编码的基本概念及特点,深入研究了DVB标准中信道编码部分的关键技术,并针对每个信道编码模块进行工作原理分析、算法分析。 2)根据DVB信道编码的特点,重点对信道编码中四个模块,包括扰码、RS编码、卷积交织编码和卷积编码的FPGA硬件实现算法进行了比较详细的分析,并阐述了每个模块及QPSK调制的设计方案及实现模块功能的程序流程。 3)在RS(204,188)编码过程中,利用有限域常数乘法器的特点,对编码器进行了优化,在很大程度上提高了编码效率,卷积交织器部分采用RAM移位法,实现起来更为简单且节省了FPGA器件内部资源。 4)设计以Altera公司的QuartusⅡ为开发平台,利用FPGA芯片EP1C6Q240C8完成了信道编码各模块及QPSK调制的硬件实现,通过Verilog HDL描述和时序仿真来验证算法的可行性,并给出系统设计中减少毛刺的方法,使系统更为稳定。最终的系统仿真结果表明该系统工作稳定,达到了DVB系统信道编码设计的要求。

    标签: FPGA DVB

    上传时间: 2013-06-26

    上传用户:allen-zhao123

  • 基于FPGA的RS255,223编解码器的高速并行实现.rar

    随着信息时代的到来,用户对数据保护和传输可靠性的要求也在不断提高。由于信道衰落,信号经信道传输后,到达接收端不可避免地会受到干扰而出现信号失真。因此需要采用差错控制技术来检测和纠正由信道失真引起的信息传输错误。RS(Reed—Solomon)码是差错控制领域中一类重要的线性分组码,由于它编解码结构相对固定,性能强,不但可以纠正随机差错,而且对突发错误的纠错能力也很强,被广泛应用在数字通信、数据存储系统中,以满足对数据传输通道可靠性的要求。因此设计一款高性能的RS编解码器不但具有很大的应用意义,而且具有相当大的经济价值。 本文首先介绍了线形分组码及其子码循环码、BCH码的基础理论知识,重点介绍了BCH码的重要分支RS码的常用编解码算法。由于其算法在有限域上进行,接着介绍了有限域的有关理论。基于RS码传统的单倍结构,本文提出了一种八倍并行编码及九倍并行解码方案,并用Verilog HDL语言实现。其中编码器基于传统的线性反馈移位寄存器除法电路并进行八倍并行扩展,译码器关键方程求解模块基于修正的欧几里德算法设计了一种便于硬件实现的脉动关键方程求解结构,其他模块均采用九倍并行实现。由于进行了超前运算、流水线及并行处理,使编解码的数据吞吐量大为提高,同时延时更小。 本论文设计了C++仿真平台,并与HDL代码结果进行了对比验证。Verilog HDL代码经过modelsim仿真验证,并在ALTERA STRATIX3 EP3SL15OF1152C2 FPGA上进行综合验证以及静态时序分析,综合软件为QUATURSⅡ V8.0。验证及测试表明,本设计在满足编解码基本功能的基础上,能够实现数据的高吞吐量和低延时传输,达到性能指标要求。本论文在基于FPGA的RS(255,223)编解码器的高速并行实现方面的研究成果,具有通用性、可移植性,有一定的理论及经济价值。

    标签: FPGA 255 223

    上传时间: 2013-04-24

    上传用户:思琦琦