随着电力电子技术的发展,模块化程度低、缺乏灵活性、设计复杂、标准化程度低等因素日益成为制约其发展的瓶颈。而电力电子结构块(PEBB)正是为解决以上问题而提出的方法。因此研究利用PEBB来组建功率变换器具有一定的优势和重要的意义。 本文将电子技术和计算机技术等领域先进的、成熟的集成相关的技术应用于电力电子系统集成中,对电力电子系统集成中的操作系统、分布式控制技术和通信技术进行了研究。 将电力电子系统进行结构划分,分为PEBB功率部分和通用控制部分。对于功率部分,采用分立元件设计了一个半桥PEBB,包括主电路、保护电路、驱动电路、吸收电路和滤波电路等。在分析和对比了各种通信接口后选择具有“即插即用”功能的通用串行接口(USB)做为PEBB的数字通信接口。对于通用控制部分,选用具有高性价比的ARM7芯片S3C44B0X做为核心处理单元,辅以相应的外围电路。采用USB主机控制芯片使其具有类似USB主机的功能,实现与PEBB的通信和方便“即插即用”的管理。在软件设计上引入实时操作系统UC/OS-Ⅱ,采用多任务系统的形式,满足电力电子操作系统实时性的要求。然后,用两个半桥PEBB和一个通用控制器组成了一个单相全桥电压逆变器,分析和解决PEBB之间的同步等问题。最后给出并分析了实验结果。 通过上述工作,验证了PEBB对解决当前电力电子技术系统集成问题的可行性,为后续研究打下基础。
上传时间: 2013-07-12
上传用户:weddps
随着通信产业的发展,尤其是今年3G牌照的发放,视频业务在移动多媒体方面将会有更加重要的地位,所以在移动终端上实现支持高效视频编码标准的解码功能就成为一项非常有实际意义的工作。 H.264作为新一代的高压缩率的视频标准,凭借其较高的压缩率和优秀图像质量,使得H.264只要利用较小的空间就能存储更多的视频数据,在更低的网络带宽条件下提供更优质量的视频。然而高度的压缩必然付出较高的硬件代价。如何能完成视频良好解码并能节约硬件资源成为研究热点。 考虑到H.264视频编解码的计算复杂度,在硬件选择上一般比较注重高性能处理器的选择。计算目前主流的实现方式包括ASIC的专用集成芯片实现或者是DSP的软件实现。ARM处理器伴随技术的进步,尤其是对支持数字信号处理的功能加强后,在视频编解码领域的应用也越来越广泛。 本文以WindowsCE5.0和S3C2440A嵌入式平台作为H.264解码器的载体,研究的代码版本是t264-src-0.14,主要进行了以下几个方面的工作: 研究了H.264视频压缩标准和它的体系结构,尤其是对解码器部分进行了硬件要求的分析。 深入研究了WINCE5.0和ARM结合的平台特性,根据实际的硬件平台需要,定制了相应的操作系统。 完成了基于T264代码的解码库在WINCE5.0下的移植,并进行了相应的代码和算法的优化并完成了基于WINCE5.0操作系统下播放程序的编写。 通过实验数据证明,在基于单核的ARM芯片中,主要靠软件进行QCIF格式的H.264视频解码从而获得良好播放效果的方法是有效的。
上传时间: 2013-07-24
上传用户:myworkpost
嵌入式系统发展到今天,应用越来越复杂,功能越来越强大,这就使得我们在嵌入式开发中必须加入对操作系统的支持,由此,产生了Bootloader的应用。作为嵌入式系统中的启动模块,Bootloader的作用就是引导和加载操作系统内核镜像。Bootloader的设计与移植工作已经成为嵌入式系统开发中的重要环节。 在实际的嵌入式系统开发项目中,人们经常选择移植通用Bootloader,例如U-Boot到自己的目标板。U-Boot虽然支持多种嵌入式操作系统和处理器架构,功能设置高度灵活,设备驱动丰富,但U-Boot代码组织结构过于庞大,启动流程机理和文件间的依赖关系复杂,这使得采用U-Boot进行Bootloader的开发往往会不得要领;另一方面,嵌入式系统是资源受限的,为了更好的适应市场,嵌入式产品的开发极其重视成本。以U-Boot-1.1.4来说,其源代码大小就有38.4M,移植后生成的可执行bin文件一般也要500K以上,这对于宝贵的Flash资源来说无疑是种浪费。 论文以ARM内核处理器应用为切入点,设计了一种小型ARMBootloader-MicroBootloader。在理论上,通过对Bootloader的分析,总结了其主要功能、启动过程,提出了Bootloader设计的典型框架,并按照这一典型框架对MicroBootloader进行了总体设计。在实现上,采用模块化设计原则组织源文件,使得整个MicroBootloader组织结构清晰简洁,便于维护与扩展,方便针对不同硬件平台的移植进行修改。 论文的创新点在于做到了代码量大小与功能的平衡。整个文件组织只有37个文件,代码总计为208K,生成的可执行bin文件仅35K。通过实验验证,MicroBootloader完全能够完成Bootloader的基本功能,其扩展功能也能实现下载操作系统镜像,并让其在目标板上成功运行,具有一定的现实意义和后续应用开发价值。
标签: Bootloader ARM 内核
上传时间: 2013-04-24
上传用户:qweqweqwe
在分析了家庭网络的结构后,针对其特点,提出了基于嵌入式Linux 的家庭网络中央控制器的体系结构,将嵌入式Linux 操作系统移植到ARM 微处理器平台上,组建了多文件系统结构,实现了
上传时间: 2013-04-24
上传用户:mikesering
在现代电网中,随着超高压、大容量、远距离输电线路的不断增多,对电力系统的安全稳定运行提出了更高、更严格的要求。距离保护作为线路保护的基本组成部分,其工作特性对电力系统的安全稳定运行有着直接和重要的影响。为了适应现代超高压电网稳定运行的要求,微机保护装置在硬件和软件上都提出了越来越高的要求。 高速数字信号处理芯片(DSP)技术的发展,为开发一种速度快、处理能力强的微机保护系统奠定了基础。在这样的背景下,我们采用DSP芯片和ARM处理器,设计了一个并列式双处理器微机保护系统。该系统采用一个DSP芯片负责控制数据采集、采样数据处理,实现保护功能。ARM微处理器承担人机接口管理,通过串行通信方式实现与DSP端口之间的数据通信,丰富的通讯接口,使得与上位机的通讯、下载程序定值灵活方便。新的微机保护装置不断推出,投入运行的微机保护装置不允许用来进行试验、培训,该装置还可作为试验教学系统,供学生学习认识微机保护装置的内部结构,并可自行设计保护算法、编制程序,通过上位机下载到实验装置,完成相应保护功能的测试。 本文实现了微机保护方案的整体软硬件设计,内容包括DSP2812微处理器芯片,ARM7微处理器LPC2220芯片,开关量输入/输出电路、数据采集电路、通讯和网络接口电路、人机界面的显示板电路,文中对各部分电路的功能、特点以及器件的选择、引脚连接进行了详细介绍。系统采用模块化设计,采用双CPU并行处理模式,针对基于LPC2220微处理器的监控管理系统,完成了最小系统设计,详细完成了启动电路的设计。 本文初步设计了人机操作界面,给出了软件设计的流程图,将实时操作系统μC/OS-Ⅱ与模块化硬件设计相结合,共同构成一个可以重复利用的软硬件数字系统平台,除了可以最大限度地提高开发的效率、减少资源的浪费外,还可以通过长期对于该平台的研究,逐步优化平台软硬件资源,提高其性能,并满足日益复杂的应用需求。
上传时间: 2013-04-24
上传用户:superhand
信息化社会的到来以及IP技术的兴起,正深刻的改变着电信网络的面貌以及未来技术发展的走向。无线通信技术的发展为实现数字化社区提供了有力的保证。而视频通信则成为多媒体业务的核心。如何在环境恶劣的无线环境中,实时传输高质量的视频面临着巨大的挑战,因此这也成为人们的研究热点。 对于无线移动信道来说,网络的可用带宽是有限的。由于多径、衰落、时延扩展、噪声影响和信道干扰等原因,无线移动通信不仅具有带宽波动的特点,而且信道误码率高,经常会出现连续的、突发性的传输错误。无线信道可用带宽与传输速率的时变特性,使得传输的可靠性大为降低。 视频播放具有严格的实时性要求,这就要求网络为视频的传输提供足够的带宽.有保障的延时和误码率。为了获得可接受的重建视频质量,视频传输至少需要28Kbps左右的带宽。而且视频传输对时延非常敏感。然而无线移动网络却无法提供可靠的服务质量。 基于无线视频通信面临的挑战,本文在对新一代视频编码国际标准H.264/AVC研究的基础上,主要在提高其编码效率和H.264的无线传输抗误码性能,以及如何在嵌入式环境下实现H.264解码器进行了研究。 结合低码率和帧内刷新,提出一种针对感兴趣区的可变帧内刷新方法。实验表明该方法可以使用较少的码率对感兴趣区域进行更好的错误控制,以提高区域图像质量,同时能根据感兴趣区及信道的状况自动调整宏块刷新数量,充分利用有限的码率。 为了有效的平衡编码效率和抗误码能力的之间的矛盾,笔者提出了一种自适应FMO(Flexible Macroblock Order)编码方法,可根据图像的复杂度自适应地选择编码所需的FMO模式。仿真结果表明这种FMO编码方式完全可行,且在运动复杂度频繁变化时效果更加明显,完全可应用在环境恶劣的无线信道中。 在对嵌入式PXA270硬件结构和X264研究的基础上,基本实现了基于H.264的嵌入式解码,在PXA270基础上进行环境的配置,定制WirtCE操作系统,并编译、产生开发所用的SDK和下载内核到目标机。利用开发工具EVC实现在PC机上的实时开发和在线仿真调试,最终实现了对无差错H.264码流实时解码。
上传时间: 2013-06-18
上传用户:也一样请求
无线传感器网络是一项融合计算机技术、半导体技术、通信技术、传感器技术等的新兴技术,它在军事、工业、农业、建筑、医疗、交通等各个领域均有广阔的应用前景。无线传感器网络中包含众多关键技术,因此需要一种功能强大的节点支持网络的正常运行,为用户提供多功能的服务。 目前无线传感器网络节点的硬件平台绝大部分是基于单片机实现的,它们具有有限的存储和处理能力,只能完成简单的传感器数据采集、处理和转发功能。有少部分硬件平台采用32位的处理器,但是这些平台的价格昂贵或者灵活性较差,不利于无线传感器网络的实验研究及应用的拓展。 基于上述研究现状,本文设计并实现一个基于32位ARM处理器和Linux操作系统的无线传感器网络节点。该节点具有强大的存储、处理能力,而且成本和功耗较低,能够配合不同类型的传感器节点使用,便于二次开发,对于无线传感器网络各种理论和算法的验证及实现各种应用有重大意义。论文主要分为三部分: 1、无线传感器网络节点硬件设计:在分析现有硬件平台缺点的基础上,设计本文的无线传感器网络节点硬件结构,进行硬件选型并分析各个模块的结构和硬件原理,搭建好硬件平台。 2、无线传感器网络节点软件实现:根据设计的无线传感器网络节点硬件结构分析软件应包含的内容及层次结构。由于Linux支持多种体系结构、开源等优点,因此本文选择其作为无线传感器网络节点的操作系统,并分层次地实现基于Linux的整个软件系统,包括引导程序、内核、根文件系统、驱动程序。 3、无线传感器网络节点的应用:在1、2部分完成的基本功能上需要扩充具体的应用程序才能将该节点应用到实际环境中。这部分首先分析本文所实现的节点的几种典型应用场景,然后在该节点上实现几种常用的服务程序,最后设计并实现质心定位应用案例,展示了在此节点上可方便地实现功能扩充和特定应用开发,同时也说明了该节点强大的功能。
上传时间: 2013-04-24
上传用户:wmwai1314
目前在各行各业中应用种类繁多的测量仪器随着仪器性能指标要求的逐渐提升以及功能的不断拓展,对仪器控制系统的实时性和集成化程度等性能的要求也越来越高。目前发展的趋势是开放式、集成度向芯片级靠拢的高实时性仪器。针对目前传统的系统设计存在着功能简单、速度慢、实时性差、对数据的再加工处理能力极为有限等问题,本文根据课题需要提出了一种基于ARM+FPGA架构的高速实时数据采集嵌入式系统方案,应用在小功率半导体测量仪器上。方案采用三星S3C2410的ARM处理器进行管理控制,处理数据,界面显示;Altera公司的Cyclone系列的1C12 FPGA器件用来进行高速数据采集,提高了系统的实时性和集成化程度。 本文首先给出了ARM+FPGA架构的总体设计。硬件方面,简要讨论了ARM处理器的特点和优势,FPGA在高速采集和并行性上的优势,给出了硬件的总体结构和主要部件及相关接口。软件方面,研究了基于嵌入式Linux的嵌入式系统的构建和BootLoader的启动以及内核和根文件系统的结构,构建了嵌入式Linux系统包括建立交叉开发环境,修改移植BootLoader和裁减移植Linux内核,并且根据课题实际需要精简建立了根文件系统。 为了满足测量仪器的实时性,设计了ARM与FPGA的高速数据采集接口。进行了FPGA内部与ARM接口相关部分的硬件电路设计;通过分析ARM与FPGA内部时序的差异,针对ARM与FPGA内部FIFO时序不匹配的问题,解决了测量仪器中高速数据采集与处理速度不匹配的问题。接着,通过研究Linux设备驱动基本原理和驱动程序的开发过程,设计了Linux下的FPGA数据采集接口驱动程序,并且实现了中断传输。使得FPGA芯片通过高效可靠的驱动程序可以很好的与ARM进行通讯。 最后为了方便用户操作,进行了人机交互系统的设计。为了降低成本和提高实用性利用FPGA芯片剩余的资源实现了对PS/2键盘鼠标接口的控制,应用到系统中,大大提高了人机交互能力;通过比较分析目前比较流行的几种嵌入式GUI图形设计工具的优缺点,结合课题的实际情况选择了MiniGUI作为课题图形界面的开发。根据具体要求设计了适合测量仪器方面上使用的人机交互界面,并且移植到了ARM平台上,给测量仪器的使用提供了更好的交互操作。 本课题完成了嵌入式Linux开发环境的建立,针对课题实际硬件电路设计修改移植了bootloader,裁减移植了内核以及根文件系统的建立;设计了FPGA内部硬件电路,解决了接口中ARM与FPGA时序不匹配的问题,实现了ARM与FPGA之间的高速数据采集;设计了高速采集接口在嵌入式Linux下的驱动程序以及中断传输和应用程序;合理设计了适合测量仪器使用的人机交互界面,并巧妙设计了PS/2键盘鼠标接口,进一步提高了交互操作。
上传时间: 2013-06-21
上传用户:01010101
本论文的工作是针对高等职业技术学院嵌入式系统实验和专业建设的实际需要而进行的。本文对ARM处理器及其寄存器结构做了认真的分析,对于文中涉及的系统硬件平台核心即基于ARM7TDMI的S3C44BOX芯片进行了研究,分析了ARM7TDMI内核结构和使用特点,并从设计实验的角度,研究了如何发挥器件的功能。在嵌入式操作系统的选择上,考虑了ARM7内核的具体情况,选择了μC/OS-II操作系统。论文对μC/OS-II的内核数据结构、运行机制以及μC/OS-II操作系统在S3C44BOX上的移植过程进行了详细的讨论。根据要求安排有A/D、D/A实验、LCD显示驱动、触摸屏及键盘:还安排了综合实验,内容包括:跑马灯、数码管、蜂鸣器、A/D、D/A、LCD等。 第一章介绍了嵌入式系统及嵌入式处理器的基础知识,包括目前常用的几种嵌入式处理器、操作系统,以及如何进行嵌入式系统的选型。 第二章介绍了嵌入式实验/开发系统使用的硬件平台,包括处理器、存储器、串行通信接口、以太网接口,提出了系统软件的调试方法。平台的硬件核心为SAMSUNG(三星)公司的S3C44BOX芯片。 第三章介绍了开发调试环境的建立,包括交叉编译环境的建立以及相关程序库、工具的安装,编写了相关程序。 第四章详细介绍了μC/OS-II系统的移植。包括Bootloader的移植、启动部分移植以及内存部分的移植,并给出了内核编译的基本方法。 第五章给出了本文研究的主要结论,并对系统的发展前景进行展望。
上传时间: 2013-06-27
上传用户:hakim
智能控制器是智能断路器的核心,不仅具有普通脱扣器的各种保护功能,而且还具有实时参数显示、故障记忆和查询、自诊断等多项功能。在回顾和总结了智能断路器的发展历程后,讨论了当前智能断路器的发展趋势,提出了基于ARM的断路器智能控制器的研究。本论文介绍了断路器智能控制器的设计原理,同时重点阐述了断路器智能控制器的各项参数测量及保护原理和算法,并进行了具体的硬件和软件模块的设计,旨在实现断路器的智能保护。 本文涉及的断路器智能控制器,在硬件上以PHILIPS公司的ARM芯片LPC2294为核心处理器,主要进行数据的实时采集处理和断路器的故障保护。硬件设计采用了标准化模块设计方法,硬件电路尽可能选择标准化、模块化结构的典型电路,以便扩展。其中,液晶选用的是SMG240128A,键盘芯片选用的是ZLG7290。软件的编制采用模块化编程方法,每一个模块相对独立,完成特定功能,便于维护添加新功能。编程工具为ARM公司提供的ADS1.2。为了保证智能控制器各种保护功能的可靠实现,论文中对智能控制器的干扰源进行了分析,从硬件和软件两个方面采取了多项设计措施,提高了智能控制器的稳定性和可靠性。实践证明,论文中构建的断路器智能控制器结构简单,易于实现,可以满足系统需要,因此具有较高的实用价值。
上传时间: 2013-06-10
上传用户:yy307115118