虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

红外热释电处理芯片

  • 高级ASIC芯片综合

    ·【内容简介】本书第2版描述了使用Synopsys工具进行ASIC芯片综合、物理综合、形式验证和静态时序分析的最新概念和技术,同时针对VDSM(超深亚微米)工艺的完整ASIC设计流程的设计方法进行了深入的探讨。.本书的重点是使用Synopsys32具解决各种VDSM问题的实际应用。读者将详细了解有效处理复杂亚微米ASIC的设计方法,其重点是HDL的编码风格、综合和优化、动态仿真、形式验证、DFT扫描

    标签: ASIC 芯片

    上传时间: 2013-05-20

    上传用户:diets

  • 可实现一键开关机的专用芯片

    可实现一键开关机的专用芯片,上电复位,长按开机,长按关机

    标签: 开关机 专用芯片

    上传时间: 2013-04-24

    上传用户:llandlu

  • 旋转led时钟

    LED旋转显示器时基于视觉暂留原理,开发的一种旋转式LED显示屏。其在具有一定转速地载体上安装16个LED发光器件,各LED发光管等间距排位一条直线,随着旋转速度的加快,在计算机软件精确的时序控制下,不断扫描出预设的文字,图案等。使用一个光耦(U型槽的红外对管)作为定位传感器,当旋转一周时,挡光板遮挡光源,光敏三极管的集电极输出高电平,当离开挡光板时,集电极再次输出低电平,从而给单片机一个下降沿的跳变型号,产生一个中断,从而更新显示。供电部分,因为整个装置是在不停的高速旋转当中,所以我们做了一个简单的电刷装置,把220V的交流电通过变压器变成12V的交流电,再由桥式整流电路,和滤波电路,变为平滑的直流电,最后通过7805芯片输出我们需要的5V直流电源,通过电刷把电源和指针板上的单片机连接为其供电。而旋转载体因为需要12V的电压源,所以采用分别供电的方式。

    标签: led 旋转 时钟

    上传时间: 2013-07-27

    上传用户:f1364628965

  • 基于CUDA的红外图像快速增强算法研究

    针对红外图像边缘模糊,对比度低的问题,文中研究了改进的中值滤波和改进的Sobel边缘检测对红外图像进行处理。在对处理后图像的特征进行分析的基础上,研究了改进的Laplace金字塔分解的图像融合算法,并基于CUDA并行处理技术,在可编程GPU上实现了红外图像快速增强的目的。该算法结合GPU的内存特点,应用纹理映射、多点访问、并行触发技术,优化数据的存储结构,提高数据处理速度,适用于对红外图像增强的实时性要求较高的领域。实验结果表明,该算法有较好的并行特性,能充分利用CUDA的并行计算能力,提高了红外图像增强的实时性,处理分辨率为3 096×3 096的红外图像时加速比达32.189。

    标签: CUDA 红外图像 算法研究

    上传时间: 2014-01-03

    上传用户:mh_zhaohy

  • CMOS工艺多功能数字芯片的输出缓冲电路设计

    为了提高数字集成电路芯片的驱动能力,采用优化比例因子的等比缓冲器链方法,通过Hspice软件仿真和版图设计测试,提出了一种基于CSMC 2P2M 0.6 μm CMOS工艺的输出缓冲电路设计方案。本文完成了系统的电原理图设计和版图设计,整体电路采用Hspice和CSMC 2P2M 的0.6 μm CMOS工艺的工艺库(06mixddct02v24)仿真,基于CSMC 2P2M 0.6 μm CMOS工艺完成版图设计,并在一款多功能数字芯片上使用,版图面积为1 mm×1 mm,并参与MPW(多项目晶圆)计划流片,流片测试结果表明,在输出负载很大时,本设计能提供足够的驱动电流,同时延迟时间短、并占用版图面积小。

    标签: CMOS 工艺 多功能 数字芯片

    上传时间: 2013-10-09

    上传用户:小鹏

  • 基于SPRITE探测器的低噪声前置放大器的设计

    为拓展热成像技术的应用,使其可以应用到除军事领域外的其它商业范围,本文就其中的微弱信号处理技术进行了研究. 采用国内市场可购得的AD797 作核心芯片,对SPRITE 探测器输出的微弱信号进行了放大、缓冲,并给出了有关参数及设计时应注意的几个问题.

    标签: SPRITE 探测器 低噪声 前置放大器

    上传时间: 2013-10-11

    上传用户:gxf2016

  • 时钟分相技术应用

    摘要: 介绍了时钟分相技术并讨论了时钟分相技术在高速数字电路设计中的作用。 关键词: 时钟分相技术; 应用 中图分类号: TN 79  文献标识码:A   文章编号: 025820934 (2000) 0620437203 时钟是高速数字电路设计的关键技术之一, 系统时钟的性能好坏, 直接影响了整个电路的 性能。尤其现代电子系统对性能的越来越高的要求, 迫使我们集中更多的注意力在更高频率、 更高精度的时钟设计上面。但随着系统时钟频率的升高。我们的系统设计将面临一系列的问 题。 1) 时钟的快速电平切换将给电路带来的串扰(Crosstalk) 和其他的噪声。 2) 高速的时钟对电路板的设计提出了更高的要求: 我们应引入传输线(T ransm ission L ine) 模型, 并在信号的匹配上有更多的考虑。 3) 在系统时钟高于100MHz 的情况下, 应使用高速芯片来达到所需的速度, 如ECL 芯 片, 但这种芯片一般功耗很大, 再加上匹配电阻增加的功耗, 使整个系统所需要的电流增大, 发 热量增多, 对系统的稳定性和集成度有不利的影响。 4) 高频时钟相应的电磁辐射(EM I) 比较严重。 所以在高速数字系统设计中对高频时钟信号的处理应格外慎重, 尽量减少电路中高频信 号的成分, 这里介绍一种很好的解决方法, 即利用时钟分相技术, 以低频的时钟实现高频的处 理。 1 时钟分相技术 我们知道, 时钟信号的一个周期按相位来分, 可以分为360°。所谓时钟分相技术, 就是把 时钟周期的多个相位都加以利用, 以达到更高的时间分辨。在通常的设计中, 我们只用到时钟 的上升沿(0 相位) , 如果把时钟的下降沿(180°相位) 也加以利用, 系统的时间分辨能力就可以 提高一倍(如图1a 所示)。同理, 将时钟分为4 个相位(0°、90°、180°和270°) , 系统的时间分辨就 可以提高为原来的4 倍(如图1b 所示)。 以前也有人尝试过用专门的延迟线或逻辑门延时来达到时钟分相的目的。用这种方法产生的相位差不够准确, 而且引起的时间偏移(Skew ) 和抖动 (J itters) 比较大, 无法实现高精度的时间分辨。 近年来半导体技术的发展, 使高质量的分相功能在一 片芯片内实现成为可能, 如AMCC 公司的S4405, CY2 PRESS 公司的CY9901 和CY9911, 都是性能优异的时钟 芯片。这些芯片的出现, 大大促进了时钟分相技术在实际电 路中的应用。我们在这方面作了一些尝试性的工作: 要获得 良好的时间性能, 必须确保分相时钟的Skew 和J itters 都 比较小。因此在我们的设计中, 通常用一个低频、高精度的 晶体作为时钟源, 将这个低频时钟通过一个锁相环(PLL ) , 获得一个较高频率的、比较纯净的时钟, 对这个时钟进行分相, 就可获得高稳定、低抖动的分 相时钟。 这部分电路在实际运用中获得了很好的效果。下面以应用的实例加以说明。2 应用实例 2. 1 应用在接入网中 在通讯系统中, 由于要减少传输 上的硬件开销, 一般以串行模式传输 图3 时钟分为4 个相位 数据, 与其同步的时钟信号并不传输。 但本地接收到数据时, 为了准确地获取 数据, 必须得到数据时钟, 即要获取与数 据同步的时钟信号。在接入网中, 数据传 输的结构如图2 所示。 数据以68MBös 的速率传输, 即每 个bit 占有14. 7ns 的宽度, 在每个数据 帧的开头有一个用于同步检测的头部信息。我们要找到与它同步性好的时钟信号, 一般时间 分辨应该达到1ö4 的时钟周期。即14. 7ö 4≈ 3. 7ns, 这就是说, 系统时钟频率应在300MHz 以 上, 在这种频率下, 我们必须使用ECL inp s 芯片(ECL inp s 是ECL 芯片系列中速度最快的, 其 典型门延迟为340p s) , 如前所述, 这样对整个系统设计带来很多的困扰。 我们在这里使用锁相环和时钟分相技术, 将一个16MHz 晶振作为时钟源, 经过锁相环 89429 升频得到68MHz 的时钟, 再经过分相芯片AMCCS4405 分成4 个相位, 如图3 所示。 我们只要从4 个相位的68MHz 时钟中选择出与数据同步性最好的一个。选择的依据是: 在每个数据帧的头部(HEAD) 都有一个8bit 的KWD (KeyWord) (如图1 所示) , 我们分别用 这4 个相位的时钟去锁存数据, 如果经某个时钟锁存后的数据在这个指定位置最先检测出这 个KWD, 就认为下一相位的时钟与数据的同步性最好(相关)。 根据这个判别原理, 我们设计了图4 所示的时钟分相选择电路。 在板上通过锁相环89429 和分相芯片S4405 获得我们所要的68MHz 4 相时钟: 用这4 个 时钟分别将输入数据进行移位, 将移位的数据与KWD 作比较, 若至少有7bit 符合, 则认为检 出了KWD。将4 路相关器的结果经过优先判选控制逻辑, 即可输出同步性最好的时钟。这里, 我们运用AMCC 公司生产的 S4405 芯片, 对68MHz 的时钟进行了4 分 相, 成功地实现了同步时钟的获取, 这部分 电路目前已实际地应用在某通讯系统的接 入网中。 2. 2 高速数据采集系统中的应用 高速、高精度的模拟- 数字变换 (ADC) 一直是高速数据采集系统的关键部 分。高速的ADC 价格昂贵, 而且系统设计 难度很高。以前就有人考虑使用多个低速 图5 分相技术应用于采集系统 ADC 和时钟分相, 用以替代高速的ADC, 但由 于时钟分相电路产生的相位不准确, 时钟的 J itters 和Skew 比较大(如前述) , 容易产生较 大的孔径晃动(Aperture J itters) , 无法达到很 好的时间分辨。 现在使用时钟分相芯片, 我们可以把分相 技术应用在高速数据采集系统中: 以4 分相后 图6 分相技术提高系统的数据采集率 的80MHz 采样时钟分别作为ADC 的 转换时钟, 对模拟信号进行采样, 如图5 所示。 在每一采集通道中, 输入信号经过 缓冲、调理, 送入ADC 进行模数转换, 采集到的数据写入存储器(M EM )。各个 采集通道采集的是同一信号, 不过采样 点依次相差90°相位。通过存储器中的数 据重组, 可以使系统时钟为80MHz 的采 集系统达到320MHz 数据采集率(如图6 所示)。 3 总结 灵活地运用时钟分相技术, 可以有效地用低频时钟实现相当于高频时钟的时间性能, 并 避免了高速数字电路设计中一些问题, 降低了系统设计的难度。

    标签: 时钟 分相 技术应用

    上传时间: 2013-12-17

    上传用户:xg262122

  • 基于bq24161+TPS2419的双电池供电方案设计分析

    随着便携式终端产品处理能力的不断提升以及功能的不断丰富,终端产品的功耗也越来越大,因此待机时间就成为产品的关键性能指标之一。由于便携式终端设备受到体积的限制,不能简单地通过不断增加单节锂电池容量来延长待机时间,因此主电池+备电池的双电池供电方案不啻成为延长待机时间的优选方案。本文介绍了基于充电管理芯片bq24161 以及ORing 控制芯片TPS2419 的双电池供电方案的设计,文中分析了双电池供电方案的设计要求,给出了设计框图以及原理图,在此基础上分析了充电管理电路、ORing 电路的具体设计方法,并且详细分析了各部分电路的工作原理。基于所设计的电路,对其供电可靠性等性能指标进行了测试。测试内容包括在静态负载电流以及动态负载电流条件下,备电插入、拔出过程中对系统供电可靠性的测试。测试结果表明:该方案能够在备电插入、拔出过程中保证系统供电的可靠性,并且能够对充电管理电路进行灵活管理,是一个适合于多种终端设备的双电池供电解决方案。

    标签: 24161 2419 TPS bq

    上传时间: 2014-12-24

    上传用户:u789u789u789

  • ASC8511-CN单节锂电充电IC

    ASC8511 是开关式、单节锂电池充电管理芯片,采用峰值电流模控制的BUCK 拓扑结构,最大充电电流可达2.5A. ASC8511 通过恒压控制环(CV)和恒流控制环(CC)来调整锂电池充电电压和恒流充电电流.ASC8511 集成电池过温保护、充电时间限制、输出短路等保护功能,通过NTC 检测电池温度,可以实现电池过热保护功能,两个LED 指示灯指示电池充电状态.ASC8511 采用16 脚T-SSOP 封装. 特点 ● 充电电压精度0.5% ● 最大充电电流2.5A ● 自耗电小于5uA ● 电阻可编程调节恒流充电电流 ● 开关频率500KHZ ● 适用于单节锂电池充电 ● 软启动 ● 电池过温保护 ● 芯片过热保护 ● 状态指示 ● 环境温度范围: -20℃~70℃ ● 16 脚T-SSOP 封装 应用 ● 手持设备、POS机 ● MID、数码产品 ● 移动DVD ● 笔记本、对讲机

    标签: 8511 ASC CN 单节

    上传时间: 2013-11-22

    上传用户:13788529953

  • 变频器维修手册大全

    变频器是利用电力半导体器件的通断作用将工频电源变换为另一频率的电能控制装置。主要由整流(交流变直流)、滤波、再次整流(直流变交流)、制动单元、驱动单元、检测单元微处理单元等组成的。 目前,通用型变频器绝大多数是交—直—交型变频器,通常尤以电压器变 频器为通用,其主回路图(见图1.1),它是变频器的核心电路,由整流回路(交—直交换),直流滤波电路(能耗电路)及逆变电路(直—交变换)组成,当然 还包括有限流电路、制动电路、控制电路等组成部分。 1)整流电路 如图所示,通用变频器的整流电路是由三相桥 式整流桥组成。它的功能是将工频电源进行整流,经中间直流环节平波后为逆变电路和控制电路提供所需的直流电源。三相交流电源一般需经过吸收电容和压敏电阻 网络引入整流桥的输入端。网络的作用,是吸收交流电网的高频谐波信号和浪涌过电压,从而避免由此而损坏变频器。当电源电压为三相380V时,整流器件的最 大反向电压一般为1200—1600V,最大整流电流为变频器额定电流的两倍。 2)滤波电路 逆变器的负载属感性负载的异步电动机,无论异步电 动机处于电动或发电状态,在直流滤波电路和异步电动机之间,总会有无功功率的交换,这种无功能量要靠直流中间电路的储能元件来缓冲。同时,三相整流桥输出 的电压和电流属直流脉冲电压和电流。为了减小直流电压和电流的波动,直流滤波电路起到对整流电路的输出进行滤波的作用。通用变频器直流滤波电 路的大容量铝电解电容,通常是由若干个电容器串联和并联构成电容器组,以得到所需的耐压值和容量。另外,因为电解电容器容量有较大的离散性,这将使它们随 的电压不相等。因此,电容器要各并联一个阻值等相的匀压电阻,消除离散性的影响,因而电容的寿命则会严重制约变频器的寿命。 3)逆变电路 逆变电路的作用是在控制电路的作用下,将直流电路输出的直流电源转换成频率和电压都可以任意调节的交流电源。逆变电路的输出就是变频器的输出,所以逆变电路是变频器的核心电路之一,起着非常重要的作用。最常见的逆变电路结构形式是利用六个功率开关器件(GTR、IGBT、GTO等)组成的三相桥式逆变电路,有规律的控制逆变器中功率开关器件的导通与关断,可以得到任意频率的三相交流输出。通常的中小容量的变频器主回路器件一般采用集成模块或智能模块。智能模块的内部高度集成了整流模块、逆变模块、各种传感器、保护电路及驱动电路。如三菱公司 生产的IPMPM50RSA120,富士公司生产的7MBP50RA060,西门子公司生产的BSM50GD120等,内部集成了整流模块、功率因数校正 电路、IGBT逆变模块及各种检测保护功能。模块的典型开关频率为20KHz,保护功能为欠电压、过电压和过热故障时输出故障信号灯。逆变电路中都设置有续流电路。续流电路的功能是当频率下降时,异步电 动机的同步转速也随之下降。为异步电动机的再生电能反馈至直流电路提供通道。在逆变过程中,寄生电感释放能量提供通道。另外,当位于同一桥臂上的两个开 关,同时处于开通状态时将会出现短路现象,并烧毁换流器件。所以在实际的通用变频器中还设有缓冲电路等各种相应的辅助电路,以保证电路的正常工作和在发生 意外情况时,对换流器件进行保护 。

    标签: 变频器 维修手册

    上传时间: 2013-10-18

    上传用户:子虚乌有