虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

系统硬件

  • 嵌入式系统硬件开发流程

    文档详细介绍了嵌入式系统硬件开发流程,有助于项目管理者学习

    标签: 嵌入式系统

    上传时间: 2022-02-28

    上传用户:

  • FANUC系统硬件介绍

    FANUC系统硬件介绍,有需要的可以参考!

    标签: fanuc 硬件

    上传时间: 2022-04-10

    上传用户:qdxqdxqdxqdx

  • CCD机器视觉系统硬件设计

    能够支持运动目标检测和跟踪的图像处理系统目前非常少见。这种系统一方面需要能够灵活转动的摄像器件,另一方面需要高速度的图像实时处理。此外,运动目标检测和跟踪算法一般都非常复杂,需要连续几帧甚至十几帧的图像,而且多为彩色的高分辩率图像。这就更需要图像处理系统功能强大,具有实时采集与处理能力。本文采用CCD摄像头采集图像数据,利用ADV7181B对图像数据解码处理,FPGA对采集来的数据信息进行预处理,储存和传输数据时采用双RAM的乒乓机构,实现数据的实时高速传输,在DSP中对数据进行最终处理,处理的结果上传到ARM中,ARM把运动规划等程序下载到第二块FPGA中来实现电机的精确控制。系统中着重介绍了图像处理要用到的各个功能模块和各模块间的连接接口,由于嵌入式系统必然涉及到高速电路板的设计,加之图像采集过程对信号的高要求,所以采用Cadence这款在高速电路板设计仿真中的独特优势的设计软件,来完成PCB板的设计,搭建好硬件平台,为以后的运动图像分析算法验证,芯片架构设计打好基础。在设计高速电路板的过程中涉及到了很多信号完整性和电源完整性的问题。最终积累了一定的嵌入式系统硬件设计的经验。

    标签: ccd 机器视觉系统

    上传时间: 2022-06-22

    上传用户:bluedrops

  • 机器视觉之如何选择自己需要的机器视觉系统-硬件篇

    文档为机器视觉之如何选择自己需要的机器视觉系统-硬件篇总结文档,是一份不错的参考资料,感兴趣的可以下载看看,,,,,,,,,,,,,,

    标签: 机器视觉

    上传时间: 2022-07-03

    上传用户:wangshoupeng199

  • 嵌入式系统硬件基础

    嵌入式系统硬件基础                          

    标签: 嵌入式系统

    上传时间: 2022-07-05

    上传用户:qingfengchizhu

  • 嵌入式硬件系统-硬件架构

    文档为嵌入式硬件系统-硬件架构讲解文档,是一份不错的参考资料,感兴趣的可以下载看看,,,,,,,,,,,,,,

    标签: 嵌入式

    上传时间: 2022-07-06

    上传用户:slq1234567890

  • 面向CameraLink接口的Kintex7与TMS320C6678视觉图像处理系统硬件设计说明

    面向CameraLink接口的Kintex7与TMS320C6678视觉图像处理系统硬件设计说明       

    标签: cameralink 接口 kintex7 tms320c6678 视觉图像处理系统

    上传时间: 2022-07-10

    上传用户:jason_vip1

  • 嵌入式教程--ARM系统硬件设计

    文档为嵌入式教程--ARM系统硬件设计总结文档,是一份不错的参考资料,感兴趣的可以下载看看,,,,,,,,,,,,,,,,,

    标签: 嵌入式

    上传时间: 2022-07-25

    上传用户:

  • 基于FPGA和DSP的车牌识别系统的硬件设计与实现.rar

    随着交通工具的迅猛发展,智能交通系统(Intelligent TransportationSystems,简称ITS)在交通管理中受到广泛的关注。而在ITS中,车牌识别(LicensePlate Recognition,简称LPR)是其核心技术。车牌识别系统主要由数据采集和车牌识别算法两个部分组成。由于车牌清晰程度、摄像机性能、气候条件等因素的影响,牌照中的字符可能出现不清楚、扭曲、缺损或污迹干扰,这都给识别造成一定难度。因此,在复杂背景中快速准确地进行车牌定位成为车牌识别系统的难点。 本文研究和设计了一种集图象采集,图象识别,图象传输等于一体的实时嵌入式系统。该平台包括硬件系统设计与应用程序开发两个方面,充分利用TI公司的C6000系列DSP强大的并行运算能力、以及FPGA的灵活时序逻辑控制技术,从硬件方面实现系统的高速运行。 本文的主要工作有两部分组成,具体如下: (1) 在硬件设计方面:实现由A/D、电源、FPGA、DSP以及SDRAM和FLASH所组成的车牌识别系统;设计并完成系统的原理图和印制板图;完成电路板调试,以及完成FPGA.在高速图像采集中的veriIog应用程序开发。 (2) 在软件开发方面:完成Philips公司的SAA7113H的配置代码开发,以及DSP底层的部分驱动程序开发。 该系统能够实现25帧每秒的数字视频流图像数据的输出,并由FPGA负责完成一幅720×572数据量的图像采集。DSP负责系统的嵌入式操作,包括系统的控制和车牌识别算法的实现。 目前,嵌入式车牌识别系统硬件平台已经搭建成功,系统软件代码程序也已经开发完成。本系统能够实现高速图像采集、嵌入式操作与车牌识别算法、UART数据通信等功能,具有速度快、稳定性高、体积小、功耗低等特点,为车牌识别算法提供一个较好的验证平台。

    标签: FPGA DSP 车牌识别系统

    上传时间: 2013-04-24

    上传用户:yangbo69

  • 基于DSP/FPGA的多波形数字脉冲压缩系统硬件的研究与实现

    现代雷达系统广泛采用脉冲压缩技术,用以解决作用距离与分辨能力之间的矛盾。脉冲压缩是指雷达通过发射宽脉冲,保证足够的最大作用距离,而接收时,采用相应的脉冲压缩法获得窄脉冲以提高距离分辨率的过程。同时,数字信号处理技术的迅猛发展和广泛应用,为雷达脉冲压缩处理的数字化实现提供了可能。 本文主要研究雷达多波形频域数字脉冲压缩系统的硬件系统实现。在匹配滤波理论的指导下,成功研制了基于FPGAEP1K100QC208-1和4片高性能ADSP21160M的多波形频域数字脉冲压缩系统。该系统可处理时宽在42μs以内、带宽在5MHz以下的线性调频信号(LFM),非线性调频信号(NLFM)和Taylor四相码信号,且技术指标完全满足实用系统的设计要求。 本文完成的主要工作和创新之处有:(1)基于双通道模数转换器AD10242设计高精度数据采集电路,为整个脉压系统的工作提供必要的条件。完成了前端模拟信号输入电路的优化和差分输入时钟的产生,以实现高精度采样。 (2)根据协议和脉压系统的工作要求,以基于FPGAEP1K100QC208完成系统控制,使整个脉压系统正确稳定地工作。同时以该FPGA生成双口RAM,实现数据暂存,以匹配采样速率和脉压系统频率。 (3)设计基于4片高性能ADSP21160M的紧耦合并行处理系统,以完成多波形频域数字脉冲压缩的全部运算工作。4片DSP共享外部总线,且各DSP以链路口互连,进行数据通信。各DSP还使用一个链路口连接到接口板DSP,将脉压结果送出。 (4)以一片ADSP21160M和一片EP1K100QC208为核心,设计输出板电路,完成数据对齐、求模和数据向下一级的输出,并产生模拟输出。 (5)调试并改进处理板和输出板。

    标签: FPGA DSP 多波形 压缩系统

    上传时间: 2013-06-11

    上传用户:qq277541717