%直接型到并联型的转换 % %[C,B,A]=dir2par(b,a) %C为当b的长度大于a时的多项式部分 %B为包含各bk的K乘2维实系数矩阵 %A为包含各ak的K乘3维实系数矩阵 %b为直接型分子多项式系数 %a为直接型分母多项式系数 %
上传时间: 2014-01-20
上传用户:lizhen9880
直接型到级联型的形式转换 % [b0,B,A]=dir2cas(b,a) %b 为直接型的分子多项式系数 %a 为直接型的分母多项式系数 %b0为增益系数 %B 为包含各bk的K乘3维实系数矩阵 %A 为包含各ak的K乘3维实系数矩阵 %
上传时间: 2013-12-30
上传用户:agent
《单片机接口技术实用子程序》配套源代码 包括:232,485,SPI总线,IIC,CAN,flash,16位AD7715,时钟日历芯片PCF8563的应用,等精度数字频率计的实现,直流电机的闭环和闭环控制等经典原代码!
上传时间: 2013-12-10
上传用户:comua
通过计算不了1S内下降沿个数,达到测频目的.
上传时间: 2015-10-02
上传用户:jichenxi0730
采样等精度测量的VHDL程序..在xilinx ISE 8.1上验证通过
上传时间: 2014-01-15
上传用户:1109003457
基于2812的一个测频程序 对于新手应该帮助不小
上传时间: 2014-08-01
上传用户:liglechongchong
本VHDL源代码由顶层模块、测频模块、驱动模块、计算模块、LCD显示模块、复位模块组成,能精确检测从1--100M频率,误差极小且恒定。
上传时间: 2015-10-18
上传用户:时代电子小智
用QUARTUS编译通过的等精度频率计,我错误,但有几个警告(不影响设计)。我的毕业设计啊!!!
上传时间: 2015-10-23
上传用户:lwwhust
这是个用VHDL写的测频源程序,最大可测10M,你可以任意修改,但请你更新后发一份给我
上传时间: 2015-11-20
上传用户:liglechongchong
等精度频率计的verilogHDL的实现,我花了好长时间才写的哦
标签: verilogHDL 等精度频率计
上传时间: 2013-12-20
上传用户:fanboynet