虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

端口通信

  • dephi实现RS232串口通信,包括发送端和接收段代码

    dephi实现RS232串口通信,包括发送端和接收段代码

    标签: dephi 232 RS 串口通信

    上传时间: 2014-01-01

    上传用户:daguda

  • 2008年第七期EMC技术期刊--无线数据采集器用滤波电容解通信端口的EFT问题

    2008年第七期EMC技术期刊--无线数据采集器用滤波电容解通信端口的EFT问题

    标签: 2008 EMC EFT 无线数据

    上传时间: 2014-01-10

    上传用户:hasan2015

  • tcpip 通信 固定ip 端口

    tcpip 通信 固定ip 端口,单个客户端

    标签: tcpip 通信 端口

    上传时间: 2017-05-19

    上传用户:busterman

  • 教鞭驱动程序的发送端、接收端、双机串口通信仿真

    教鞭驱动程序的发送端、接收端、双机串口通信仿真

    标签: 驱动程序 发送 双机 串口通信

    上传时间: 2013-12-22

    上传用户:奇奇奔奔

  • 用AVR端口模拟SPI和AD9517的通信

    用AVR端口模拟SPI和AD9517的通信

    标签: 9517 AVR SPI AD

    上传时间: 2013-12-17

    上传用户:luke5347

  • VB平台单片机与PC机串口通信的PC端程序。小巧易用

    VB平台单片机与PC机串口通信的PC端程序。小巧易用,功能丰富

    标签: 单片机 PC机 串口通信 程序

    上传时间: 2014-01-01

    上传用户:shus521

  • VB平台单片机与PC机串口通信的PC端程序。小巧易用

    VB平台单片机与PC机串口通信的PC端程序。小巧易用,功能丰富

    标签: 单片机 PC机 串口通信 程序

    上传时间: 2017-06-16

    上传用户:咔乐坞

  • 实现学习板通过USB端口与PC机通信

    实现学习板通过USB端口与PC机通信,用户通过端点1(EP1)发 送0x11将启动ADC转换并将采样结果通过EP1发送给PC机, 用户通过EP1发送0x99停止ADC转换

    标签: USB PC机通信 端口

    上传时间: 2014-01-08

    上传用户:xiaohuanhuan

  • 嵌入式S3C44BOX平台通过串口线实现与PC超级端口之间的串行通信。

    嵌入式S3C44BOX平台通过串口线实现与PC超级端口之间的串行通信。

    标签: C44 BOX S3 3C

    上传时间: 2017-07-26

    上传用户:阿四AIR

  • FPGA中多标准可编程IO端口的设计.rar

    现场可编程门阵列(FPGA,Field Programmable Gate Array)是可编程逻辑器件的一种,它的出现是随着微电子技术的发展,设计与制造集成电路的任务已不完全由半导体厂商来独立承担。系统设计师们更愿意自己设计专用集成电路(ASIC,Application Specific Integrated Circuit).芯片,而且希望ASIC的设计周期尽可能短,最好是在实验室里就能设计出合适的ASIC芯片,并且立即投入实际应用之中。现在,FPGA已广泛地运用于通信领域、消费类电子和车用电子。 本文中涉及的I/O端口模块是FPGA中最主要的几个大模块之一,它的主要作用是提供封装引脚到CLB之间的接口,将外部信号引入FPGA内部进行逻辑功能的实现并把结果输出给外部电路,并且根据需要可以进行配置来支持多种不同的接口标准。FPGA允许使用者通过不同编程来配置实现各种逻辑功能,在IO端口中它可以通过选择配置方式来兼容不同信号标准的I/O缓冲器电路。总体而言,可选的I/O资源的特性包括:IO标准的选择、输出驱动能力的编程控制、摆率选择、输入延迟和维持时间控制等。 本文是关于FPGA中多标准兼容可编程输入输出电路(Input/Output Block)的设计和实现,该课题是成都华微电子系统有限公司FPGA大项目中的一子项,目的为在更新的工艺水平上设计出能够兼容单端标准的I/O电路模块;同时针对以前设计的I/O模块不支持双端标准的缺点,要求新的电路模块中扩展出双端标准的部分。文中以低压双端差分标准(LVDS)为代表构建双端标准收发转换电路,与单端标准比较,LVDS具有很多优点: (1)LVDS传输的信号摆幅小,从而功耗低,一般差分线上电流不超过4mA,负载阻抗为100Ω。这一特征使它适合做并行数据传输。 (2)LVDS信号摆幅小,从而使得该结构可以在2.5V的低电压下工作。 (3)LVDS输入单端信号电压可以从0V到2.4V变化,单端信号摆幅为400mV,这样允许输入共模电压从0.2V到2.2V范围内变化,也就是说LVDS允许收发两端地电势有±1V的落差。 本文采用0.18μm1.8V/3.3V混合工艺,辅助Xilinx公司FPGA开发软件ISE,设计完成了可以用于Virtex系列各低端型号FPGA的IOB结构,它有灵活的可配置性和出色的适应能力,能支持大量的I/O标准,其中包括单端标准,也包括双端标准如LVDS等。它具有适应性的优点、可选的特性和考虑到被文件描述的硬件结构特征,这些特点可以改进和简化系统级的设计,为最终的产品设计和生产打下基础。设计中对包括20种IO标准在内的各电器参数按照用户手册描述进行仿真验证,性能参数已达到预期标准。

    标签: FPGA 标准 可编程

    上传时间: 2013-05-15

    上传用户:shawvi