虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

移相全桥及LLC混合式DC-DC<b>变换器</b>-沙德尚

  • 5kW光伏并网逆变器的研究.rar

    太阳能资源具有可持续发展和绿色能源两大优势,太阳能发电作为一种太阳能资源的利用方式正逐渐受到各国重视,其中,光伏并网发电系统最具理论意义和实用价值。并网逆变器是光伏并网发电系统的关键环节,其硬件研制和控制算法研究是光伏并网领域的热点课题。本论文在充分研究近年来光伏发电领域重要研究成果的基础上,设计了一个5kW的三相光伏并网逆变器,并在硬件设计、控制算法研究和仿真方面进行了深入探讨。 该三相光伏并网逆变器由前级的DC-DC直流变换电路和后级的DC-AC三相并网逆变电路组成。其中,DC-DC电路采用多支路并联结构,各支路均采用独立的最大功率点跟踪控制,解决了各支路间功率不匹配问题,可应用于光伏与建筑一体化系统中;DC-AC电路采用三相PWM整流器电路结构和空间电压矢量控制方法,提高了直流电压利用率,减小了注入电网的谐波。本文在分析三相光伏并网逆变器电路工作原理和控制算法的基础上,采用计算机仿真验证了控制算法的可行性,并讨论了在不同电压范围内,三相光伏并网逆变器的工作特点及相应控制算法。 本文从检测与保护电路设计,电源电路设计,主电路参数选择等方面讨论了该逆变器的硬件设计方法,并进行仿真、调试,验证了模拟电路设计的正确性,为类似结构的光伏并网逆变器提供了硬件设计参考。

    标签: 5kW 光伏并网 逆变器

    上传时间: 2013-05-18

    上传用户:william345

  • 电梯系统中超级电容储能的研究.rar

    电梯在垂直升降的过程中,由于功率变化范围很大,节能潜力巨大。本文主要工作在于结合电梯系统的特点,对超级电容储能系统中超级电容容量需求及其他相关参数的设置进行详细讨论。也对与之配套的双向DC/DC变换器进行研究。 本文在研究了电梯系统的结构和运行特点的基础上,对其运行过程中能量状态的变化进行了详细分析,得到了储能装置中超级电容器容量的计算方法,并在此基础上,根据超级电容器容量需求与系统前级双向整流器功率的关系,提出了一套简单有效的能量管理方案,减少了储能装置中超级电容器的容量需求。并且对于超级电容容量设置给出了一般的原则。 储能装置与系统直流母线之间需要双向变换器进行能量传递,本文对于各种双向直流变换器拓扑的优缺点进行了比较,结合在超级电容储能装置中的具体应用需要,得出BUCK/BOOST型变换器更适合本文中的应用。 本文为储能装置设计了基于DSP(数字信号处理器)全数字控制的具有多种工作方式的双向DC/DC变换器的小功率样机,在电容器放电时,以恒流模式向直流母线输送能量;在电容器充电时,以分段恒流模式或恒压模式进行充电。文中给出了详细的硬件电路以及数字控制部分的设计过程,并通过实验进行了验证。

    标签: 电梯系统 储能 超级电容

    上传时间: 2013-04-24

    上传用户:冇尾飞铊

  • 基于ARMDSP架构的太阳能光伏智能并网逆变器.rar

    随着世界能源危机的到来,太阳能光伏发电在能源结构中正在发挥着越来越大的作用。而太阳能光伏发电系统的核心部件并网逆变器的性能还需要进一步提高。为了迎合市场上对高品质、高性能、智能化并网逆变器的需求,我们将ARM+DSP架构作为并网逆变器的控制系统。本系统集成了ARM和DSP的各自的强大功能,使并网逆变器的性能和智能化水平得到了显著提高。本论文是基于山东大学鲁能实习基地“光伏并网逆变器项目”,目前已经试制出样机。本人主要负责并网逆变器控制系统的软硬件设计工作。本文主要研究内容有: @@ 1.本并网逆变器采用了内高频环逆变技术。文中详细分析了这种逆变器的优缺点,进行了充分的系统分析和论证。 @@ 2.采用MATLAB/Simulink软件对并网逆变器的控制算法进行仿真,包括前级DC-DC变换的控制算法以及后级DC-AC逆变的控制算法。通过仿真验证了所设计算法的可行性,对DSP程序开发提供了很好的指导意义。 @@ 3.本文将ARM+DSP架构作为逆变器的控制系统,并设计了相应的硬件控制系统。DSP控制板硬件系统包括AD数据采集、硬件电流保护、电源、eCAN总线,SPI总线等硬件电路。ARM板硬件系统包括SPI总线、RS232总线、RS480总线、以太网总线、LCD显示、实时时钟、键盘等硬件电路。 @@ 4.本文设计和实现了两种最大功率点跟踪控制算法:功率扰动观察法或增量电导法;孤岛检测方法采用被动式和主动式两种检测方式,被动式所采用的方法是将过/欠电压和电压相位突变检测相结合的方式,主动式采用正反馈频率偏移法;为了实现并网逆变器的输出电流与电网电压同频同相,使用了软件锁相环控制技术。本文分别给出了以上各种算法的控制程序流程图。 @@ 5.本文也给出了AD数据采集、eCAN总线、RS232、RS485、以太网、PWM输出等程序流程图,以及DSP和ARM之间的SPI总线通信程序流程图。并且分别给出了ARM管理机控制系统主程序流程图和DSP控制机控制系统主程序流程图。 @@ 6.最后对并网逆变器样机进行实验结果分析。结果显示:该样机基本上实现了本文提出的设计方案所应完成的各项功能,样机的性能比较理想。 @@关键词:太阳能光伏;并网逆变器;SPWM; DSP; ARM

    标签: ARMDSP 架构 太阳能光伏

    上传时间: 2013-07-09

    上传用户:赵安qw

  • 基于FPGA的高频PWM开关电源控制器设计.rar

    电力电子装置的控制技术随着电力电子技术的发展而愈来愈复杂。开关电源是现代电力电子设备中不可或缺的组成部分,其质量的优劣以及体积的大小直接影响电子设备整体性能。高频化、小型化、数字化是开关电源的发展方向。 在应用数字技术进行控制系统设计时,数字控制器的性能决定了控制系统的整体性能。数字化电力电子设备中的控制部分多以MCU/DSP为核心,以软件实现离散域的运算及控制。在很多高频应用的场合,目前常用的控制器(高性能单片机或DSP)的速度往往不能完全满足要求。FPGA具有设计灵活、集成度高、速度快、设计周期短等优点,与单片机和DSP相比,FPGA具有更高的处理速度。同时FPGA应用在数字化电力电子设备中,还可以大大简化控制系统结构,并可实现多种高速算法,具有较高的性价比。 依据FPGA的这些突出优点,本文将FPGA应用于直流开关电源控制器设计中,以实现开关电源数字化和高频化的要求。主要研究工作如下: 介绍了基于FPGA的DC/DC数字控制器中A/D采样控制、数字PI算法的实现;重点描述了采用混合PWM方法实现高分辨率、高精度数字PWM的设计方案,并对各模块进行了仿真测试;用FPGA开发板进行了一部分系统的仿真和实际结果的检测,验证了文中的分析结论,证实了可编程逻辑器件在直流开关电源控制器设计中的应用优势。

    标签: FPGA PWM 高频

    上传时间: 2013-07-23

    上传用户:qulele

  • FPGA在相位激光测距信号处理技术中的应用

    本文简单介绍了脉冲式激光测距原理、相位式激光测距的原理及相位测量技术。根据课题的要求,给出了电路系统设计方案,选择了合适测相系统电路参数,分析了调制波的噪声对系统的影响,计算出能满足系统精度要求的最低信噪比,对偶然误差、信号变化幅度大小、零点漂移和电路的相位延迟等原因引起的测量误差,提出了具体的解决措施,这些措施提高了数字检相电路的测相精度和稳定性。  根据电路系统设计方案,着重对混频电路、整形电路和自动数字检相电路进行了较为深入的分析与讨论,其中自动数字检相电路采用大规模可编程逻辑器件FPGA实现。  文中述叙了利用FPGA实现自动数字检相的原理及方法步骤,分析了FPGA实现鉴相功能的可靠性。根据设计要求,选择合适的FPGA逻辑器件和配置器件,使用QuartusⅡ软件开发可编程逻辑器件及VHDL编程,给出了用QuartusⅡ软件进行数字检相测量的系统仿真结果和混频电路、比较电路、数字检相电路的实验结果,对在没有零角度位置标志信号和没有允许计数标志信号条件下的实验结果的精度进行了分析。根据误差结果分析,提出了下一步研究改进的措施和思路。  

    标签: FPGA 相位 激光测距 信号处理技术

    上传时间: 2013-04-24

    上传用户:yare

  • 基于ARMDSP架构的太阳能光伏智能并网逆变器

    随着世界能源危机的到来,太阳能光伏发电在能源结构中正在发挥着越来越大的作用。而太阳能光伏发电系统的核心部件并网逆变器的性能还需要进一步提高。为了迎合市场上对高品质、高性能、智能化并网逆变器的需求,我们将ARM+DSP架构作为并网逆变器的控制系统。本系统集成了ARM和DSP的各自的强大功能,使并网逆变器的性能和智能化水平得到了显著提高。本论文是基于山东大学鲁能实习基地“光伏并网逆变器项目”,目前已经试制出样机。本人主要负责并网逆变器控制系统的软硬件设计工作。本文主要研究内容有: 1.本并网逆变器采用了内高频环逆变技术。文中详细分析了这种逆变器的优缺点,进行了充分的系统分析和论证。 2.采用MATLAB/Simulink软件对并网逆变器的控制算法进行仿真,包括前级DC-DC变换的控制算法以及后级DC-AC逆变的控制算法。通过仿真验证了所设计算法的可行性,对DSP程序开发提供了很好的指导意义。 3.本文将ARM+DSP架构作为逆变器的控制系统,并设计了相应的硬件控制系统。DSP控制板硬件系统包括AD数据采集、硬件电流保护、电源、eCAN总线,SPI总线等硬件电路。ARM板硬件系统包括SPI总线、RS232总线、RS480总线、以太网总线、LCD显示、实时时钟、键盘等硬件电路。 4.本文设计和实现了两种最大功率点跟踪控制算法:功率扰动观察法或增量电导法;孤岛检测方法采用被动式和主动式两种检测方式,被动式所采用的方法是将过/欠电压和电压相位突变检测相结合的方式,主动式采用正反馈频率偏移法;为了实现并网逆变器的输出电流与电网电压同频同相,使用了软件锁相环控制技术。本文分别给出了以上各种算法的控制程序流程图。 5.本文也给出了AD数据采集、eCAN总线、RS232、RS485、以太网、PWM输出等程序流程图,以及DSP和ARM之间的SPI总线通信程序流程图。并且分别给出了ARM管理机控制系统主程序流程图和DSP控制机控制系统主程序流程图。 6.最后对并网逆变器样机进行实验结果分析。结果显示:该样机基本上实现了本文提出的设计方案所应完成的各项功能,样机的性能比较理想。

    标签: ARMDSP 架构 太阳能光伏 并网逆变器

    上传时间: 2013-07-10

    上传用户:sz_hjbf

  • FPGA在相位激光测距信号处理技术中的应用

    本文简单介绍了脉冲式激光测距原理、相位式激光测距的原理及相位测量技术。根据课题的要求,给出了电路系统设计方案,选择了合适测相系统电路参数,分析了调制波的噪声对系统的影响,计算出能满足系统精度要求的最低信噪比,对偶然误差、信号变化幅度大小、零点漂移和电路的相位延迟等原因引起的测量误差,提出了具体的解决措施,这些措施提高了数字检相电路的测相精度和稳定性。  根据电路系统设计方案,着重对混频电路、整形电路和自动数字检相电路进行了较为深入的分析与讨论,其中自动数字检相电路采用大规模可编程逻辑器件FPGA实现。  文中述叙了利用FPGA实现自动数字检相的原理及方法步骤,分析了FPGA实现鉴相功能的可靠性。根据设计要求,选择合适的FPGA逻辑器件和配置器件,使用QuartusⅡ软件开发可编程逻辑器件及VHDL编程,给出了用QuartusⅡ软件进行数字检相测量的系统仿真结果和混频电路、比较电路、数字检相电路的实验结果,对在没有零角度位置标志信号和没有允许计数标志信号条件下的实验结果的精度进行了分析。根据误差结果分析,提出了下一步研究改进的措施和思路。  

    标签: FPGA 相位 激光测距 信号处理技术

    上传时间: 2013-07-25

    上传用户:天涯

  • 基于ARM的开关磁阻电机驱动系统设计

    开关磁阻电机是电机技术与现代电力电子技术、微机控制技术相结合的产物,既具有结构简单坚固、成本低、容错能力强,耐高温等优点,又在高度发展的电力电子和微机控制技术的支持下获得了良好的可控性能,目前己经在多个工业部门得到应用。因此,开关磁阻电机在驱动调速领域有着良好的发展前景。本论文在对前人成果的广泛了解和研究基础上,以philip公司生产的LPC2101为主控芯片,充分利用其高速运算能力和面向电机控制的高效控制能力,设计并制作了SRM控制器与系统软件。本文以开关磁阻电机的调速控制策略及其控制实现方法为主要研究内容,对开关磁阻电机的数学模型、功率变换器技术、控制策略、控制方案的实现进行了全面深入的研究。 全文的研究工作分为五个部分,第一部分介绍了开关磁阻电机调速系统的构成及基本工作原理,综述了开关磁阻电机的国内外发展现状、特点及研究动向,总结了开关磁阻电机系统存在的技术问题,提出了本文的研究目的和主要研究内容。 第二部分引用并讨论了SR电动机的基本数学模型和准线性数学模型,然后基于此重点分析了与电动机运行特性密切相关的相电流波形与转子角位移的函数关系,最后根据课题所关心的控制系统设计,在理论分析的基础上提出了SR电动机控制方案并进行了原理性分析,对SR电动机各个运行阶段的特点进行分析并初步提出控制方案。 第三部分对SR电动机调速系统的硬件设计进行了详细说明,主要包括以LPC2101为核心的控制系统的研究与设计,根据SR电机的控制特点,尽可能地开发了LPC2101的硬件资源和软件资源,使控制系统具有很高的控制精度和灵活性,然后对功率变换器进行了设计和制作,分析了各种主电路形式的优缺点,采用了新型IGBT功率管作为主开关元器件,使功率变换器结构得到简化,设计了IGBT的功率驱动电路,并专门设计了电压钳位电路和诸如过压、过流保护等保护单元,保证了整个系统安全可靠地运行,然后分析了SR电动机控制系统位置传感器检测电路设计、电流及电压斩波电路设计、电流检测及保护电路设计等。 第四部分主要介绍了系统的总体控制思想,分析了各个运行阶段的控制策略,对控制策略的软件实现进行了设计,并给出了软件实现的具体流程图,直观地体现了软件编程思想。最后,对系统进行了实验研究及分析。目前,该控制系统已调试完毕,基本实现预期功能。 本文对以ARM为控制核心的开关磁阻电动机控制系统进行了研究,得出了基于有位置传感器检测的控制方案。针对SR电机的控制特点,充分利用了ARM的硬件资源,采用PID数字调节,发出相通断信号和PWM信号,并和电流、电压等保护信号相结合,实现对主功率元件的通断控制。并且设计了相应的外围硬件检测、保护、控制及人机接口电路,使控制系统结构紧凑,可靠性高;系统的控制软件设计,采用模块化的程序设计方法,增强了系统的可读性及可维护性,实现了一种电压斩波和电流斩波控制相结合的控制方式;结合系统的硬件设计,开发了相应的软件模块,使系统具有完善的保护和控制性能。 本系统经过试验,调速范围可达100~2000转/分,效率较高,性能优良,验证了控制思想和控制方法的正确性。

    标签: ARM 开关磁阻 电机驱动 系统设计

    上传时间: 2013-04-24

    上传用户:独孤求源

  • 可重构FPGA通讯纠错进化电路及其实现

    ASIC对产品成本和灵活性有一定的要求.基于MCU方式的ASIC具有较高的灵活性和较低的成本,然而抗干扰性和可靠性相对较低,运算速度也受到限制.常规ASIC的硬件具有速度优势和较高的可靠性及抗干扰能力,然而不是灵活性较差,就是成本较高.与传统硬件(CHW)相比,具有一定可配置特性的场可编程门阵列(FPGA)的出现,使建立在可再配置硬件基础上的进化硬件(EHW)成为智能硬件电路设计的一种新方法.作为进化算法和可编程器件技术相结合的产物,可重构FPGA的研究属于EHW的研究范畴,是研究EHW的一种具体的实现方法.论文认为面向分类的专用类可重构FPGA(ASR-FPGA)的研究,可使可重构电路粒度划分的针对性更强、设计更易实现.论文研究的可重构FPGA的BCH通讯纠错码进化电路是一类ASR-FPGA电路的具体方法,具有一定的实用价值.论文所做的工作主要包括:(1)BCH编译码电路的设计——求取实验用BCH码的生成多项式和校验多项式及其相应的矩阵并构造实验用BCH码;(2)建立基于可重构FPGA的基核——构造具有可重构特性的硬件功能单元,以此作为可重构BCH码电路的设计基础;(3)构造实现可重构BCH纠错码电路的方法——建立可重构纠错码硬件电路算法并进行实验验证;(4)在可重构纠错码电路基础上,构造进化硬件控制功能块的结构,完成各进化RLA控制模块的验证和实现.课题是将可重构BCH码的编译码电路的实现作为一类ASR-FPGA的研究目标,主要成果是根据可编程逻辑电路的特点,选择一种可编程树的电路模型,并将它作为可重构FPGA电路的基核T;通过对循环BCH纠错码的构造原理和电路结构的研究,将基核模型扩展为能满足纠错码电路需要的纠错码基本功能单元T;以T作为再划分的基本单元,对FPGA进行"格式化",使T规则排列在FPGA上,通过对T的控制端的不同配置来实现纠错码的各个功能单元;在可重构基核的基础上提出了纠错码重构电路的嵌套式GA理论模型,将嵌套式GA的染色体串作为进化硬件描述语言,通过转换为相应的VHDL语言描述以实现硬件电路;采用RLA模型的有限状态机FSM方式实现了可重构纠错码电路的EHW的各个控制功能块.在实验方面,利用Xilinx FPGA开发系统中的VHDL语言和电路图相结合的设计方法建立了循环纠错码基核单元的可重构模型,进行循环纠错BCH码的电路和功能仿真,在Xilinx公司的Virtex600E芯片进行了FPGA实现.课题在研究模型上选取的是比较基本的BCH纠错码电路,立足于解决基于可重构FPGA核的设计的基本问题.课题的研究成果及其总结的一套ASR-FPGA进化硬件电路的设计方法对实际的进化硬件设计具有一定的实际指导意义,提出的基于专用类基核FPGA电路结构的研究方法为新型进化硬件的器件结构的设计也可提供一种借鉴.

    标签: FPGA 可重构 通讯 纠错

    上传时间: 2013-07-01

    上传用户:myworkpost

  • 基于FPGA的FFT数字处理器的硬件实现

    DFT(Discrete Fourier Transformation)是数字信号分析与处理如图形、语音及图像等领域的重要变换工具,直接计算DFT的计算量与变换区间长度N的平方成正比.当N较大时,因计算量太大,直接用DFT算法进行谱分析和喜好的实时处理是不切实际的.快速傅里叶变换(Fast Fourier Transformation,简称FFT)使DFT运算效率提高1~2个数量级.本文的目的就是研究如何应用FPGA这种大规模可编程逻辑器件实现FFT的算法.本设计主要采用先进的基-4DIT算法研制一个具有实用价值的FFT实时硬件处理器.在FFT实时硬件处理器的设计实现过程中,利用递归结构以及成组浮点制运算方式,解决了蝶形计算、数据传输和存储操作协调一致问题.合理地解决了位增长问题.同时,采用并行高密度乘法器和流水线(pipeline)工作方式,并将双端口RAM、只读ROM全部内置在FPGA芯片内部,使整个系统的数据交换和处理速度得以很大提高,实际合理地解决了资源和速度之间相互制约的问题.本设计采用Verilog HDL硬件描述语言进行设计,由于在设计中采用Xilinx公司提供的称为Core的IP功能块极大地提高了设计效率.

    标签: FPGA FFT 数字处理器 硬件实现

    上传时间: 2013-06-20

    上传用户:小码农lz