基于STM32微处理器的SD卡(TF卡)文件系统读写. 103ZC,ZD等有SDIO,检查中。
上传时间: 2017-09-21
上传用户:lacsx
一个用VB编写的IC卡读写各种操作的源程序
上传时间: 2014-11-22
上传用户:梧桐
IC卡读写程序,调试通过了的,希望对大家有所帮助
上传时间: 2017-09-26
上传用户:开怀常笑
0003、IC卡读写仿真
标签:
上传时间: 2014-04-09
上传用户:jshailingzzh
随着微电子技术的迅猛发展,集成电路组成的电子系统集成度越来越高,使得芯片 的复杂性不断上升,单片的成本却不断降低。FPGA产品的逻辑单元越来越多,性能越 来越高,单位成本和功耗向越来越低的方向发展,使得可编程片上系统SOPC(System On Programmable Chip)设计成为必然趋势。SD存储卡因具备体积小、储容量高、可擦写、 价格低以及非易失性等特点被广泛应用于手机、数码相机、MP3播放器等领域。 美国Altera公司开发的基于SOPC技术的Nios U嵌入式处理器,是一个可变结构、 通用型的32位RISC嵌入式处理器,设计者可以非常方便地使用SOPC Builder系统开 发工具设计构造以处理器为基础的系统,针对自己的要求配置Nios II软核、Avalon总 线及外围接口系统,体现了面向用户,面向应用的SOPC技术设计思想。应用与Nios II 相关的集成开发平台和辅助开发工具,加快了NiosⅡ系统的设计与验证环节的开发速 度,对于嵌入式系统的产品开发和应用,具有广泛的价值和积极的意义。 本文介绍了基于Nios II嵌入式处理器的SOPC系统的软、硬件设计方法,结合实 验平台资源特点,构建了基于Nios II软核处理器的SD
上传时间: 2015-05-25
上传用户:wjc511
SD卡读写规范,很有用的,希望对大家有帮助
标签: SD卡读写规范
上传时间: 2015-07-14
上传用户:xywxywxyw
本程序为VC6.0开发环境下的源码程序,功能是实现Windows系统下对CF卡设备按照磁道地址进行直接读写。
上传时间: 2016-01-25
上传用户:17863960457
sd卡振南电子sd卡fat32读写系统keil工程项目,实现在SD卡上建立FAT32文件系统
上传时间: 2018-10-01
上传用户:cy2005abc
PN5180资料 NFC射频I感应 支持ISO15693 RFID高频IC卡ICODE2读写资料STM32读写源码
标签: pn5180 nfc 射频 iso15693 rfid
上传时间: 2021-10-19
上传用户:
FPGA读写SD卡读取BMP图片通过LCD显示例程实验 Verilog逻辑源码Quartus工程文件+文档说明,FPGA型号Cyclone4E系列中的EP4CE6F17C8,Quartus版本17.1。1 实验简介在前面的实验中我们练习了 SD 卡读写,VGA 视频显示等例程,本实验将 SD 卡里的 BMP 图片读出,写入到外部存储器,再通过 VGA、LCD 等显示。本实验如果通过液晶屏显示,需要有液晶屏模块。2 实验原理在前面的实验中我们在 VGA、LCD 上显示的是彩条,是 FPGA 内部产生的数据,本实验将彩条替换为 SD 内的 BMP 图片数据,但是 SD 卡读取速度远远不能满足显示速度的要求,只能先写入外部高速 RAM,再读出后给视频时序模块显示module top( input clk, input rst_n, input key1, output [5:0] seg_sel, output [7:0] seg_data, output vga_out_hs, //vga horizontal synchronization output vga_out_vs, //vga vertical synchronization output[4:0] vga_out_r, //vga red output[5:0] vga_out_g, //vga green output[4:0] vga_out_b, //vga blue output sd_ncs, //SD card chip select (SPI mode) output sd_dclk, //SD card clock output sd_mosi, //SD card controller data output input sd_miso, //SD card controller data input output sdram_clk, //sdram clock output sdram_cke, //sdram clock enable output sdram_cs_n, //sdram chip select output sdram_we_n, //sdram write enable output sdram_cas_n, //sdram column address strobe output sdram_ras_n, //sdram row address strobe output[1:0] sdram_dqm, //sdram data enable output[1:0] sdram_ba, //sdram bank address output[12:0] sdram_addr, //sdram address inout[15:0] sdram_dq //sdram data);parameter MEM_DATA_BITS = 16 ; //external memory user interface data widthparameter ADDR_BITS = 24
标签: fpga
上传时间: 2021-10-27
上传用户: