第一章设计任务书一、设计题目:乒乓球比赛游戏机二、设计要求:1.设计一个甲、乙双方参赛,裁判参与的乒乓球比赛游戏模拟机。2.用8个发光二极管排成一条直线,以中点为界,两边各代表参赛双方的位置,其中点亮的发光二极管代表“乒乓球”的当前位置,点亮的发光二极管依次由左向右或由右向左移动。3.当球运动到某方的最后一位时,参赛者应立即按下自己一方的按钮,即表示击球,若击中,则“球”向相反方向运动,若未击中,则对方得1分。4.设置自动计分电路,双方各用二位数码管来显示计分,每局10分。到达10分时产生报警信号。如上图1所示,该电路主要由球台驱动电路,控制电路,计数器,显示译码器和LED数码管等组成。图中标出的各种信号的含义:CP表示球台驱动电路和计数器的时钟信号:S表示灯(乒乓球)移动的信号;L表示发光二极管驱动信号,由L1-L8组成;CNT表示计数器的计数脉冲信号,由CNTI,CNT2组||成;KA.KB表示开关控制的外输入发球、击球信号。二、总体思路描述如下:1.用两个74LS194四位双向移位寄存器模拟兵乓球台,其中第一个74LS194的DL输出端接第二个的|右移串行输入端,这样当兵乓球往右准备移出第一个寄存器的时候就会在时钟脉冲的作用下被移入第二个寄存器。同样道理,第二个74L5194的AR输出端接第一个的左移串行输入端。2.用D触发器及逻辑门电路构成驱动控制电路3.用计数器、逻辑门电路和集成的4管脚的数码管组成计分电路
上传时间: 2022-07-02
上传用户:shjgzh
网上的资源,但是么有word形式。想免费分享,但必须有1积分。 FOC主要是通过对电机电流的控制实现对电机转矩(电流)、速度、位置的控制。通常是电流作为最内环,速度是中间环,位置作为最外环。本程序是DSP2812控制永磁同步电机高精度控制代码,根据Uref实际所在的扇区,确定Tx和Ty实际所对应的电压矢量,就可以计算出T1,T2,T3的值;然后再根据Uref所在的扇区画出类似图十三的三相PWM波形,就可以确定T1,T2,T3分别对应到三相A,B,C的哪一个通道,再赋值给对应通道的捕获比较寄存器,就完成了SVPWM算法。适合从事电机控制方面工作的研发人员作为参考学习使用。
上传时间: 2022-07-04
上传用户:
CPU:MSP430系列单片机的CPU和通用微处理器基本相同,只是在设计上采用了面向控制的结构和指令系统。MSP430的内核CPU结构是按照精简指令集和高透明的宗旨而设计的,使用的指令有硬件执行的内核指令和基于现有硬件结构的仿真指令。这样可以提高指令执行速度和效率,增强了MSP430的实时处理能力。存储器:存储程序、数据以及外围模块的运行控制信息。有程序存储器和数据存储器。对程序存储器访问总是以字形式取得代码,而对数据可以用字或字节方式访问。其中MSP430各系列单片机的程序存储器有ROM、OTP、EPROM和FLASH型。外围模块:经过MAB、MDB、中断服务及请求线与CPU相连。MSP430不同系列产品所包含外围模块的种类及数目可能不同。它们分别是以下一些外围模块的组合:时钟模块、看门狗、定时器A、定时器B、比较器A、串口0、1、硬件乘法器、液晶驱动器、模数转换、数模转换、端口、基本定时器、DMA控制器等。
上传时间: 2022-07-28
上传用户:slq1234567890
eeworm.com VIP专区 单片机源码系列 19资源包含以下内容:1. 点阵模块原理图.pdf2. XQ-1C单片机开发板原理图.pdf3. 点阵LED字模生成工具.rar4. 基于MSP430F5438单片机的交流电压测量.pdf5. 点阵实物程序(16-32两块级联程序).rar6. 基于51单片机的智能数据采集和电压监控系统.doc7. 点阵实物程序仿真(左移显示毕业设计).rar8. 16f877电压表.rar9. 基于单片机的点阵显示屏实验指南.pdf10. 单片机最小系统板时钟电路.doc11. 基于nRF24L01的无线加速度传感器在振动监测中的应用.pdf12. 51心桃跑马灯.rar13. pcf8563—lcd1602 按键修改.docx14. 基于单片机的八路数字温度巡检仪设计(最新).doc15. 基于单片机的远程温度显示实现.pdf16. Keil_uvision_4基本使用教程.pdf17. LED显示摇摇棒全套方案及源程序.rar18. SN8P2522数据手册.pdf19. 利用AT89S52单片机实现GSM短信的防火报警系统设计.pdf20. 自制廉价STC89c52串口ISP下载器.pdf21. SN8P2711A中文手册.pdf22. 单片机程序积累.docx23. 2个IO口识别6个按键.rar24. msp430定时器AD模块以及其他笔记.doc25. 盛群实验课讲义.pdf26. PIC16系列单片机C程序设计与proteus仿真学习.pdf27. MC9S12XS128寄存器.doc28. 基于光电传感器的智能车研究.pdf29. AVR例子程序和protues仿真.rar30. Kinetis应用研究.rar31. 自制电视红外遥控器.pdf32. k150编程器.rar33. 基于单片机的出租车计价器-稳定版.rar34. 16×16点阵LED电子显示屏的设计.doc35. led点阵右移.docx36. 基于单片机的GSM防盗系统的设计.doc37. 51单片机精确延时程序大集合.pdf38. 基于单片机的GSM短信系统.doc39. AVR代码.rar40. 《爱上单片机》_单片机学习必备.rar41. AVR单片机概述.ppt42. 51系列单片机常用子程序.rar43. C++Primer第三版(中文版).pdf44. 单片机仿真软件proteus V7.5 SP3中文版下载_单片机模拟仿真软件.rar45. 单片机门禁系统.doc46. proteus7.8安装入门教程.doc47. 课程设计汇编.docx48. pic18fxx8单片机通用同步异步收发器的接口电路和c源代码.doc49. USBISP下载说明.pdf50. PIC16和PIC18器件的高速串行自举程序.pdf51. 智能寻迹小车原理.pdf52. 数字时钟protues图和c程序.rar53. at89c51程序_51单片机LCD液晶测试.zip54. 详细介绍PIC单片机的C语言编程.pdf55. 51单片机系统开发板原理图.pdf56. 51单片机AD及DA工作原理及应用.ppt57. 基于单片机的双轴光伏寻日系统设计.zip58. 51单片机键盘学习课件.ppt59. AT89S51实例教程.zip60. STC89C52RC单片机用户手册.pdf61. 宏晶STC11F系列单片机中文手册.pdf62. LED段码数据捡取.exe63. 单片机数据通讯典型应用(光盘内容).rar64. STC12C5A60S2单片机各个模块程序代码.doc65. 项目3 基于AT89S52单片机控制步进电机.rar66. 单片机原理与应用复习.ppt67. 项目1 基于AT89S52单片机交通灯控制系统的设计.rar68. Protel 99 se软件设计的稳压电源.doc69. 51单片机_无线遥控应用.doc70. 红外避障小车c语言程序.pdf71. 基于单片机的电话遥控器毕业设计pcb原理图文件.rar72. ISD1760程序.pdf73. 基于单片机的贪吃蛇(原理图 pcb图 源程序 仿真文件).zip74. 模拟汽车左右转向灯控制.doc75. 单片机原理及应用课后全答案(完整张毅刚版).doc76. LED数码管及引脚图资料.doc77. TX-1C单片机实验板使用手册V3.0.pdf78. 基于MSC51单片机交通灯控制系统的研究.pdf79. 12864字符手册.zip80. 新概念51单片机C语言教程配套光盘内容.rar81. 基于单片机的数字时钟系统设计.doc82. MSP430实验箱.pdf83. 单片机应用系统(光盘内容).rar84. Modbus CRC 校验码的小程序.rar85. 项目5 基于AT89S52单片机多音阶电子琴的设计.rar86. 温控器说明书.doc87. 项目4 基于AT89S52单片机人体反应速度测试仪的设计.rar88. 液晶显示实验.ppt89. 键盘显示电路设计.doc90. 基于C51的点阵时钟显示仿真电路和源码.rar91. ht46f49e:盛群单片机使用书.pdf92. 单片机开发中注意的几个问题.docx93. 用PCA实现16位PWM.pdf94. 基于AT89C51的数字钟(闹钟功能).rar95. 基于AT89c2051的俄罗斯方块彩色显示.rar96. 安卓手机重力感应遥控车DIY.pdf97. 51单片机与protel协同仿真插件 vdmagdi.exe98. 带闹钟的数码管时钟.zip99. 51单片机电流电压测量知识.zip100. 飞思卡尔HCS08/HCS12系列MCU编程调试器的设计与实现.pdf
上传时间: 2013-05-15
上传用户:eeworm
双向DC/DC变换器(Bi-directionalDC/DCconverters)是能够根据需要调节能量双向传输的直流/直流变换器。随着科技的发展,双向DC/DC变换器的应用需求越来越多,正逐步应用到无轨电车、地铁、列车、电动车等直流电机驱动系统,直流不间断电源系统,航天电源等场合。一方面,双向DC/DC变换器为这些系统提供能量,另一方面,又使可回收能量反向给供电端充电,从而节约能量。 大多数双向DC/DC变换器采用复杂的辅助网络来实现软开关技术,本文所研究的Buck/Boost双向的DC/DC变换器从拓扑上解决器件软开关的问题;由于Buck/Boost双向DC/DC变换器的电流纹波较大,这会带来严重的电磁干扰,本文结合Buck/Boost双向DC/DC变换器拓扑与磁耦合技术使电感电流纹波减小;由于在同一频率下不同负载时电流纹波不同,本文在控制时根据负载改变PWM频率,从而使轻载时的电流纹波均较小。 本文所研究的双向DC/DC变换器采用DSP处理器进行控制,其原因在于:目前没有专门用于控制该Buck/Boost双向DC/DC变换器的控制芯片,而DSP具有多路的高分辨率PWM,通过对DSP寄存器的配置可以实现Buck/Boost双向DC/DC变换器的控制PWM;DSP具有多路高速的A/D转换接口,并可以通过配合PWM完成对反馈采样,具备一定的滤波功能。 本文所研究的数字双向DC/DC变换器实现了在Buck模式下功率MOSFET的零电压开通及零电压关断,电感电流的交迭使其电感输出端电流纹波明显变小,轻载时PWM频率的提升也使得电流纹波变小。
上传时间: 2013-06-08
上传用户:cy_ewhat
一本很好的汇编语言教程,跟大家一起分享 课程介绍 第1章 预备知识 1.1 汇编语言的由来及其特点 1 机器语言 2 汇编语言 3 汇编程序 4 汇编语言的主要特点 5 汇编语言的使用领域 1.2 数据的表示和类型 1 数值数据的表示 2 非数值数据的表示 3 基本的数据类型 1.3 习题 第2章 CPU资源和存储器 2.1 寄存器组 1 寄存器组 2 通用寄存器的作用 3 专用寄存器的作用 2.2 存储器的管理模式 1 16位微机的内存管理模式 2 32位微机的内存管理模式 2.3 习题 第3章 操作数的寻址方式 3.1 立即寻址方式 3.2 寄存器寻址方式 3.3 直接寻址方式 3.4 寄存器间接寻址方式 3.5 寄存器相对寻址方式 3.6 基址加变址寻址方式 3.7 相对基址加变址寻址方式 3.8 32位地址的寻址方式 3.9 操作数寻址方式的小结 3.10 习题 第4章 标识符和表达式 4.1 标识符 4.2 简单内存变量的定义 1 内存变量定义的一般形式 2 字节变量 3 字变量 4 双字变量 5 六字节变量 6 八字节变量 7 十字节变量 4.3 调整偏移量伪指令 1 偶对齐伪指令 2 对齐伪指令 3 调整偏移量伪指令 4 偏移量计数器的值 4.4 复合内存变量的定义 1 重复说明符 2 结构类型的定义 3 联合类型的定义 4 记录类型的定义 5 数据类型的自定义 4.5 标号 4.6 内存变量和标号的属性 1 段属性操作符 2 偏移量属性操作符 3 类型属性操作符 4 长度属性操作符 5 容量属性操作符 6 强制属性操作符 7 存储单元别名操作符 4.7 表达式 1 进制伪指令 2 数值表达式 3 地址表达式 4.8 符号定义语句 1 等价语句 2 等号语句 3 符号名定义语句 4.9 习题 第5章 微机CPU的指令系统 5.1 汇编语言指令格式 1 指令格式 2 了解指令的几个方面 5.2 指令系统 1 数据传送指令 2 标志位操作指令 3 算术运算指令 4 逻辑运算指令 5 移位操作指令 6 位操作指令 7 比较运算指令 8 循环指令 9 转移指令 10 条件设置字节指令 11 字符串操作指令 12 ASCII-BCD码调整指令 13 处理器指令 5.3 习题 第6章 程序的基本结构 6.1 程序的基本组成 1 段的定义 2 段寄存器的说明语句 3 堆栈段的说明 4 源程序的结构 6.2 程序的基本结构 1 顺序结构 2 分支结构 3 循环结构 6.3 段的基本属性 1 对齐类型 2 组合类型 3 类别 4 段组 6.4 简化的段定义 1 存储模型说明伪指令 2 简化段定义伪指令 3 简化段段名的引用 6.5 源程序的辅助说明伪指令 1 模块名定义伪指令 2 页面定义伪指令 3 标题定义伪指令 4 子标题定义伪指令 6.6 习题 第7章 子程序和库 7.1 子程序的定义 7.2 子程序的调用和返回指令 1 调用指令 2 返回指令 7.3 子程序的参数传递 1 寄存器传递参数 2 存储单元传递参数 3 堆栈传递参数 7.4 寄存器的保护与恢复 7.5 子程序的完全定义 1 子程序完全定义格式 2 子程序的位距 3 子程序的语言类型 4 子程序的可见性 5 子程序的起始和结束操作 6 寄存器的保护和恢复 7 子程序的参数传递 8 子程序的原型说明 9 子程序的调用伪指令 10 局部变量的定义 7.6 子程序库 1 建立库文件命令 2 建立库文件举例 3 库文件的应用 4 库文件的好处 7.7 习题 第8章 输入输出和中断 8.1 输入输出的基本概念 1 I/O端口地址 2 I/O指令 8.2 中断 1 中断的基本概念 2 中断指令 3 中断返回指令 4 中断和子程序 8.3 中断的分类 1 键盘输入的中断功能 2 屏幕显示的中断功能 3 打印输出的中断功能 4 串行通信口的中断功能 5 鼠标的中断功能 6 目录和文件的中断功能 7 内存管理的中断功能 8 读取和设置中断向量 8.4 习题 第9章 宏 9.1 宏的定义和引用 1 宏的定义 2 宏的引用 3 宏的参数传递方式 4 宏的嵌套定义 5 宏与子程序的区别 9.2 宏参数的特殊运算符 1 连接运算符 2 字符串整体传递运算符 3 字符转义运算符 4 计算表达式运算符 9.3 与宏有关的伪指令 1 局部标号伪指令 2 取消宏定义伪指令 3 中止宏扩展伪指令 9.4 重复汇编伪指令 1 伪指令REPT 2 伪指令IRP 3 伪指令IRPC 9.5 条件汇编伪指令 1 条件汇编伪指令的功能 2 条件汇编伪指令的举例 9.6 宏的扩充 1 宏定义形式 2 重复伪指令REPEAT 3 循环伪指令WHILE 4 循环伪指令FOR 5 循环伪指令FORC 6 转移伪指令GOTO 7 宏扩充的举例 8 系统定义的宏 9.7 习题 第10章 应用程序的设计 10.1 字符串的处理程序 10.2 数据的分类统计程序 10.3 数据转换程序 10.4 文件操作程序 10.5 动态数据的编程 10.6 COM文件的编程 10.7 驻留程序 10.8 程序段前缀及其应用 1 程序段前缀的字段含义 2 程序段前缀的应用 10.9 习题 第11章 数值运算协处理器 11.1 协处理器的数据格式 1 有符号整数 2 BCD码数据 3 浮点数 11.2 协处理器的结构 11.3 协处理器的指令系统 1 操作符的命名规则 2 数据传送指令 3 数学运算指令 4 比较运算指令 5 超越函数运算指令 6 常数操作指令 7 协处理器控制指令 11.4 协处理器的编程举例 11.5 习题 第12章 汇编语言和C语言 12.1 汇编语言的嵌入 12.2 C语言程序的汇编输出 12.3 一个具体的例子 12.4 习题 附录
上传时间: 2013-07-05
上传用户:hw1688888
通用异步收发器(Universal Asynchronous Receiver Transmitter,UART)是一种能同时支持短距离和长距离数据传输的串行通信接口,被广泛应用于微机和外设之间的数据交换。像8251、NS8250、NS16550等都是常用的UART芯片,但是这些专用的串行接口芯片的缺点是数据传输速率比较慢,难以满足高速率数据传输的场合,而更重要的就是它们都具有不可移植性,因此要利用这些芯片来实现PC机和FPGA芯片之间的通信,势必会增加接口连线的复杂程度以及降低整个系统的稳定性和有效性。 本课题就是针对UART的特点以及FPGA设计具有可移植性的优势,提出了一种基于FPGA芯片的嵌入式UART设计方法,其中主要包括状态机的描述形式以及自顶向下的设计方法,利用硬件描述语言来编制UART的各个子功能模块以及顶层模块,之后将其集成到FPGA芯片的内部,这样不仅能解决传统UART芯片的缺点而且同时也使整个系统变得更加具有紧凑性以及可靠性。 本课题所设计的LIART支持标准的RS-232C传输协议,主要设计有发送模块、接收模块、线路控制与中断仲裁模块、Modem控制模块以及两个独立的数据缓冲区FIFO模块。该模块具有可变的波特率、数据帧长度以及奇偶校验方式,还有多种中断源、中断优先级、较强的抗干扰数据接收能力以及芯片内部自诊断的能力,模块内分开的接收和发送数据缓冲寄存器能实现全双工通信。除此之外最重要的是利用IP模块复用技术设计数据缓冲区FIFO,采用两种可选择的数据缓冲模式。这样既可以应用于高速的数据传输环境,也能适合低速的数据传输场合,因此可以达到资源利用的最大化。 在具体的设计过程中,利用Synplify Pro综合工具、ModelSim仿真工具、ISE集成的软件开发环境中对各个功能模块进行综合优化、仿真验证以及下载实现。各项数据结果表明,本课题中所设计的UART满足预期设计目标。
上传时间: 2013-08-02
上传用户:rocketrevenge
在现代电子系统中,数字化已经成为发展的必然趋势,接收机数字化是电子系统数字化中的一项重要内容,对数字化接收机的研究具有重要的意义。随着数字化理论和微电子技术的迅速发展,高速的中频数字化接收机的实现已经成为可能。本文研究了一种基于FPGA的软件无线电数字接收平台的设计,并着重研究了其中数字中频处理单元的设计和实现。FPGA器件具有设计灵活、开发周期短和开发成本低等优点,所以广泛应用于各种通信系统中。相比于传统的DSP串行结构,FPGA能够进行流水线性设计,对数据进行并行处理,所以FPGA在进行数据量大,要求实时处理的系统设计时有很大的优势。 本文首先首先分析了软件无线电当前的发展趋势及技术现状,针对存在的处理速度跟不上的DSP瓶颈问题,提出了中频软件无线电的FPGA实现方案。本文以FPGA实现为重点,在深入分析软件无线电相关理论的基础上,着重研究和完成了中频软件无线电数字接收平台两大模块的FPGA实现:数字下变频相关模块和数字调制解调模块。其中,在深入研究数字下变频实现结构的基础上,首先对数字下变频模块的数控振荡器(NCO)采用了直接频率合成技术(DDS)实现,其频率分辨率高,灵活,易于实现;高效抽取滤波器组由积分梳状滤波器(CIC),半带滤波器(HB),FIR滤波器组成。对积分梳状滤波器(CIC)本文采用了Hogenaur“剪除”理论对内部寄存器的位宽进行改进,极大地节约了资源,提高了运行速率。对FIR滤波器和半带滤波器采用了(DA)分布式算法,它的运行速度只与数据的宽度有关,只有加减法运算和二进制除法,既缩减了系统资源又大大节省了运算时间,实现了高效的实时处理。对数字调制解调模块,重点研究和完成了2ASK和2FSK的调制解调的FPGA实现,模块有很好的通用性,能方便地移植到其它的系统中。在文章的最后还对整个系统进行了Matlab仿真,验证了系统设计思想的正确性。在系统各个关键模块的设计过程中,都是先依据一定的设计指标进行verilog编程,然后再在Quartus软件中编译,时序仿真测试,并与Matlab仿真结果进行对比,验证设计的正确性。
上传时间: 2013-05-18
上传用户:450976175
随着信息时代的到来,用户对数据保护和传输可靠性的要求也在不断提高。由于信道衰落,信号经信道传输后,到达接收端不可避免地会受到干扰而出现信号失真。因此需要采用差错控制技术来检测和纠正由信道失真引起的信息传输错误。RS(Reed—Solomon)码是差错控制领域中一类重要的线性分组码,由于它编解码结构相对固定,性能强,不但可以纠正随机差错,而且对突发错误的纠错能力也很强,被广泛应用在数字通信、数据存储系统中,以满足对数据传输通道可靠性的要求。因此设计一款高性能的RS编解码器不但具有很大的应用意义,而且具有相当大的经济价值。 本文首先介绍了线形分组码及其子码循环码、BCH码的基础理论知识,重点介绍了BCH码的重要分支RS码的常用编解码算法。由于其算法在有限域上进行,接着介绍了有限域的有关理论。基于RS码传统的单倍结构,本文提出了一种八倍并行编码及九倍并行解码方案,并用Verilog HDL语言实现。其中编码器基于传统的线性反馈移位寄存器除法电路并进行八倍并行扩展,译码器关键方程求解模块基于修正的欧几里德算法设计了一种便于硬件实现的脉动关键方程求解结构,其他模块均采用九倍并行实现。由于进行了超前运算、流水线及并行处理,使编解码的数据吞吐量大为提高,同时延时更小。 本论文设计了C++仿真平台,并与HDL代码结果进行了对比验证。Verilog HDL代码经过modelsim仿真验证,并在ALTERA STRATIX3 EP3SL15OF1152C2 FPGA上进行综合验证以及静态时序分析,综合软件为QUATURSⅡ V8.0。验证及测试表明,本设计在满足编解码基本功能的基础上,能够实现数据的高吞吐量和低延时传输,达到性能指标要求。本论文在基于FPGA的RS(255,223)编解码器的高速并行实现方面的研究成果,具有通用性、可移植性,有一定的理论及经济价值。
上传时间: 2013-04-24
上传用户:思琦琦
MP3音乐是目前最为流行的音乐格式,因其音质、复杂度与压缩比的完美折中,占据着广阔的市场,不仅在互联网上广为流传,而且在便携式设备领域深受人们喜爱。本文以MPEG-1的MP3音频解码器为研究对象,在实时性、面积等约束条件下,研究MP3解码电路的设计方法,实现FPGA原型芯片,研究MP3原型芯片的验证方法。 论文的主要贡献如下: (1)使用算法融合方法合并MP3解码过程的相关步骤,以减少缓冲区存储单元的容量和访存次数。如把重排序步骤融合到反量化模块,可以减少一半的读写RAM操作;把IMDCT模块内部的三个算法步骤融合在一起进行设计,可以省去存储中间计算结果的缓存区单元。 (2)反量化、立体声处理等模块中,采用流水线设计技术,设置寄存器把较长的组合逻辑路径隔开,提高了电路的性能和可靠性;使用连续访问公共缓存技术,合理规划各计算子模块的工作时序,将数据计算的时间隐藏在访存过程中;充分利用频率线的零值区特性,有效地减少数据计算量,加快了数据处理的速度。 (3)设计了MP3硬件解码器的FPGA原型芯片。采用Verilog HDL硬件描述语言设计RTL级电路,完成功能仿真,以Altera公司Stratix II系列的EP2S180 FPGA开发板为平台,实现MP3解码器的FPGA原型芯片。MP3硬件解码器在Stratix II EP2S180器件内的资源利用率约为5%,其中组合逻辑查找表ALUT为7189个,寄存器共有4024个,系统频率可达69.6MHz,充分满足了MP3解码过程的实时性要求。实验结果表明,MP3音频解码FPGA原型芯片可正常播放声音,解码音质良好。
上传时间: 2013-07-01
上传用户:xymbian